]> asedeno.scripts.mit.edu Git - linux.git/blob - arch/x86/include/asm/pgtable.h
x86/pgtable: Move two more functions from pgtable_64.h to pgtable.h
[linux.git] / arch / x86 / include / asm / pgtable.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef _ASM_X86_PGTABLE_H
3 #define _ASM_X86_PGTABLE_H
4
5 #include <linux/mem_encrypt.h>
6 #include <asm/page.h>
7 #include <asm/pgtable_types.h>
8
9 /*
10  * Macro to mark a page protection value as UC-
11  */
12 #define pgprot_noncached(prot)                                          \
13         ((boot_cpu_data.x86 > 3)                                        \
14          ? (__pgprot(pgprot_val(prot) |                                 \
15                      cachemode2protval(_PAGE_CACHE_MODE_UC_MINUS)))     \
16          : (prot))
17
18 /*
19  * Macros to add or remove encryption attribute
20  */
21 #define pgprot_encrypted(prot)  __pgprot(__sme_set(pgprot_val(prot)))
22 #define pgprot_decrypted(prot)  __pgprot(__sme_clr(pgprot_val(prot)))
23
24 #ifndef __ASSEMBLY__
25 #include <asm/x86_init.h>
26
27 extern pgd_t early_top_pgt[PTRS_PER_PGD];
28 int __init __early_make_pgtable(unsigned long address, pmdval_t pmd);
29
30 void ptdump_walk_pgd_level(struct seq_file *m, pgd_t *pgd);
31 void ptdump_walk_pgd_level_debugfs(struct seq_file *m, pgd_t *pgd, bool user);
32 void ptdump_walk_pgd_level_checkwx(void);
33
34 #ifdef CONFIG_DEBUG_WX
35 #define debug_checkwx() ptdump_walk_pgd_level_checkwx()
36 #else
37 #define debug_checkwx() do { } while (0)
38 #endif
39
40 /*
41  * ZERO_PAGE is a global shared page that is always zero: used
42  * for zero-mapped memory areas etc..
43  */
44 extern unsigned long empty_zero_page[PAGE_SIZE / sizeof(unsigned long)]
45         __visible;
46 #define ZERO_PAGE(vaddr) (virt_to_page(empty_zero_page))
47
48 extern spinlock_t pgd_lock;
49 extern struct list_head pgd_list;
50
51 extern struct mm_struct *pgd_page_get_mm(struct page *page);
52
53 extern pmdval_t early_pmd_flags;
54
55 #ifdef CONFIG_PARAVIRT
56 #include <asm/paravirt.h>
57 #else  /* !CONFIG_PARAVIRT */
58 #define set_pte(ptep, pte)              native_set_pte(ptep, pte)
59 #define set_pte_at(mm, addr, ptep, pte) native_set_pte_at(mm, addr, ptep, pte)
60
61 #define set_pte_atomic(ptep, pte)                                       \
62         native_set_pte_atomic(ptep, pte)
63
64 #define set_pmd(pmdp, pmd)              native_set_pmd(pmdp, pmd)
65
66 #ifndef __PAGETABLE_P4D_FOLDED
67 #define set_pgd(pgdp, pgd)              native_set_pgd(pgdp, pgd)
68 #define pgd_clear(pgd)                  (pgtable_l5_enabled() ? native_pgd_clear(pgd) : 0)
69 #endif
70
71 #ifndef set_p4d
72 # define set_p4d(p4dp, p4d)             native_set_p4d(p4dp, p4d)
73 #endif
74
75 #ifndef __PAGETABLE_PUD_FOLDED
76 #define p4d_clear(p4d)                  native_p4d_clear(p4d)
77 #endif
78
79 #ifndef set_pud
80 # define set_pud(pudp, pud)             native_set_pud(pudp, pud)
81 #endif
82
83 #ifndef __PAGETABLE_PUD_FOLDED
84 #define pud_clear(pud)                  native_pud_clear(pud)
85 #endif
86
87 #define pte_clear(mm, addr, ptep)       native_pte_clear(mm, addr, ptep)
88 #define pmd_clear(pmd)                  native_pmd_clear(pmd)
89
90 #define pgd_val(x)      native_pgd_val(x)
91 #define __pgd(x)        native_make_pgd(x)
92
93 #ifndef __PAGETABLE_P4D_FOLDED
94 #define p4d_val(x)      native_p4d_val(x)
95 #define __p4d(x)        native_make_p4d(x)
96 #endif
97
98 #ifndef __PAGETABLE_PUD_FOLDED
99 #define pud_val(x)      native_pud_val(x)
100 #define __pud(x)        native_make_pud(x)
101 #endif
102
103 #ifndef __PAGETABLE_PMD_FOLDED
104 #define pmd_val(x)      native_pmd_val(x)
105 #define __pmd(x)        native_make_pmd(x)
106 #endif
107
108 #define pte_val(x)      native_pte_val(x)
109 #define __pte(x)        native_make_pte(x)
110
111 #define arch_end_context_switch(prev)   do {} while(0)
112
113 #endif  /* CONFIG_PARAVIRT */
114
115 /*
116  * The following only work if pte_present() is true.
117  * Undefined behaviour if not..
118  */
119 static inline int pte_dirty(pte_t pte)
120 {
121         return pte_flags(pte) & _PAGE_DIRTY;
122 }
123
124
125 static inline u32 read_pkru(void)
126 {
127         if (boot_cpu_has(X86_FEATURE_OSPKE))
128                 return __read_pkru();
129         return 0;
130 }
131
132 static inline void write_pkru(u32 pkru)
133 {
134         if (boot_cpu_has(X86_FEATURE_OSPKE))
135                 __write_pkru(pkru);
136 }
137
138 static inline int pte_young(pte_t pte)
139 {
140         return pte_flags(pte) & _PAGE_ACCESSED;
141 }
142
143 static inline int pmd_dirty(pmd_t pmd)
144 {
145         return pmd_flags(pmd) & _PAGE_DIRTY;
146 }
147
148 static inline int pmd_young(pmd_t pmd)
149 {
150         return pmd_flags(pmd) & _PAGE_ACCESSED;
151 }
152
153 static inline int pud_dirty(pud_t pud)
154 {
155         return pud_flags(pud) & _PAGE_DIRTY;
156 }
157
158 static inline int pud_young(pud_t pud)
159 {
160         return pud_flags(pud) & _PAGE_ACCESSED;
161 }
162
163 static inline int pte_write(pte_t pte)
164 {
165         return pte_flags(pte) & _PAGE_RW;
166 }
167
168 static inline int pte_huge(pte_t pte)
169 {
170         return pte_flags(pte) & _PAGE_PSE;
171 }
172
173 static inline int pte_global(pte_t pte)
174 {
175         return pte_flags(pte) & _PAGE_GLOBAL;
176 }
177
178 static inline int pte_exec(pte_t pte)
179 {
180         return !(pte_flags(pte) & _PAGE_NX);
181 }
182
183 static inline int pte_special(pte_t pte)
184 {
185         return pte_flags(pte) & _PAGE_SPECIAL;
186 }
187
188 static inline unsigned long pte_pfn(pte_t pte)
189 {
190         return (pte_val(pte) & PTE_PFN_MASK) >> PAGE_SHIFT;
191 }
192
193 static inline unsigned long pmd_pfn(pmd_t pmd)
194 {
195         return (pmd_val(pmd) & pmd_pfn_mask(pmd)) >> PAGE_SHIFT;
196 }
197
198 static inline unsigned long pud_pfn(pud_t pud)
199 {
200         return (pud_val(pud) & pud_pfn_mask(pud)) >> PAGE_SHIFT;
201 }
202
203 static inline unsigned long p4d_pfn(p4d_t p4d)
204 {
205         return (p4d_val(p4d) & p4d_pfn_mask(p4d)) >> PAGE_SHIFT;
206 }
207
208 static inline unsigned long pgd_pfn(pgd_t pgd)
209 {
210         return (pgd_val(pgd) & PTE_PFN_MASK) >> PAGE_SHIFT;
211 }
212
213 static inline int p4d_large(p4d_t p4d)
214 {
215         /* No 512 GiB pages yet */
216         return 0;
217 }
218
219 #define pte_page(pte)   pfn_to_page(pte_pfn(pte))
220
221 static inline int pmd_large(pmd_t pte)
222 {
223         return pmd_flags(pte) & _PAGE_PSE;
224 }
225
226 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
227 static inline int pmd_trans_huge(pmd_t pmd)
228 {
229         return (pmd_val(pmd) & (_PAGE_PSE|_PAGE_DEVMAP)) == _PAGE_PSE;
230 }
231
232 #ifdef CONFIG_HAVE_ARCH_TRANSPARENT_HUGEPAGE_PUD
233 static inline int pud_trans_huge(pud_t pud)
234 {
235         return (pud_val(pud) & (_PAGE_PSE|_PAGE_DEVMAP)) == _PAGE_PSE;
236 }
237 #endif
238
239 #define has_transparent_hugepage has_transparent_hugepage
240 static inline int has_transparent_hugepage(void)
241 {
242         return boot_cpu_has(X86_FEATURE_PSE);
243 }
244
245 #ifdef __HAVE_ARCH_PTE_DEVMAP
246 static inline int pmd_devmap(pmd_t pmd)
247 {
248         return !!(pmd_val(pmd) & _PAGE_DEVMAP);
249 }
250
251 #ifdef CONFIG_HAVE_ARCH_TRANSPARENT_HUGEPAGE_PUD
252 static inline int pud_devmap(pud_t pud)
253 {
254         return !!(pud_val(pud) & _PAGE_DEVMAP);
255 }
256 #else
257 static inline int pud_devmap(pud_t pud)
258 {
259         return 0;
260 }
261 #endif
262
263 static inline int pgd_devmap(pgd_t pgd)
264 {
265         return 0;
266 }
267 #endif
268 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
269
270 static inline pte_t pte_set_flags(pte_t pte, pteval_t set)
271 {
272         pteval_t v = native_pte_val(pte);
273
274         return native_make_pte(v | set);
275 }
276
277 static inline pte_t pte_clear_flags(pte_t pte, pteval_t clear)
278 {
279         pteval_t v = native_pte_val(pte);
280
281         return native_make_pte(v & ~clear);
282 }
283
284 static inline pte_t pte_mkclean(pte_t pte)
285 {
286         return pte_clear_flags(pte, _PAGE_DIRTY);
287 }
288
289 static inline pte_t pte_mkold(pte_t pte)
290 {
291         return pte_clear_flags(pte, _PAGE_ACCESSED);
292 }
293
294 static inline pte_t pte_wrprotect(pte_t pte)
295 {
296         return pte_clear_flags(pte, _PAGE_RW);
297 }
298
299 static inline pte_t pte_mkexec(pte_t pte)
300 {
301         return pte_clear_flags(pte, _PAGE_NX);
302 }
303
304 static inline pte_t pte_mkdirty(pte_t pte)
305 {
306         return pte_set_flags(pte, _PAGE_DIRTY | _PAGE_SOFT_DIRTY);
307 }
308
309 static inline pte_t pte_mkyoung(pte_t pte)
310 {
311         return pte_set_flags(pte, _PAGE_ACCESSED);
312 }
313
314 static inline pte_t pte_mkwrite(pte_t pte)
315 {
316         return pte_set_flags(pte, _PAGE_RW);
317 }
318
319 static inline pte_t pte_mkhuge(pte_t pte)
320 {
321         return pte_set_flags(pte, _PAGE_PSE);
322 }
323
324 static inline pte_t pte_clrhuge(pte_t pte)
325 {
326         return pte_clear_flags(pte, _PAGE_PSE);
327 }
328
329 static inline pte_t pte_mkglobal(pte_t pte)
330 {
331         return pte_set_flags(pte, _PAGE_GLOBAL);
332 }
333
334 static inline pte_t pte_clrglobal(pte_t pte)
335 {
336         return pte_clear_flags(pte, _PAGE_GLOBAL);
337 }
338
339 static inline pte_t pte_mkspecial(pte_t pte)
340 {
341         return pte_set_flags(pte, _PAGE_SPECIAL);
342 }
343
344 static inline pte_t pte_mkdevmap(pte_t pte)
345 {
346         return pte_set_flags(pte, _PAGE_SPECIAL|_PAGE_DEVMAP);
347 }
348
349 static inline pmd_t pmd_set_flags(pmd_t pmd, pmdval_t set)
350 {
351         pmdval_t v = native_pmd_val(pmd);
352
353         return native_make_pmd(v | set);
354 }
355
356 static inline pmd_t pmd_clear_flags(pmd_t pmd, pmdval_t clear)
357 {
358         pmdval_t v = native_pmd_val(pmd);
359
360         return native_make_pmd(v & ~clear);
361 }
362
363 static inline pmd_t pmd_mkold(pmd_t pmd)
364 {
365         return pmd_clear_flags(pmd, _PAGE_ACCESSED);
366 }
367
368 static inline pmd_t pmd_mkclean(pmd_t pmd)
369 {
370         return pmd_clear_flags(pmd, _PAGE_DIRTY);
371 }
372
373 static inline pmd_t pmd_wrprotect(pmd_t pmd)
374 {
375         return pmd_clear_flags(pmd, _PAGE_RW);
376 }
377
378 static inline pmd_t pmd_mkdirty(pmd_t pmd)
379 {
380         return pmd_set_flags(pmd, _PAGE_DIRTY | _PAGE_SOFT_DIRTY);
381 }
382
383 static inline pmd_t pmd_mkdevmap(pmd_t pmd)
384 {
385         return pmd_set_flags(pmd, _PAGE_DEVMAP);
386 }
387
388 static inline pmd_t pmd_mkhuge(pmd_t pmd)
389 {
390         return pmd_set_flags(pmd, _PAGE_PSE);
391 }
392
393 static inline pmd_t pmd_mkyoung(pmd_t pmd)
394 {
395         return pmd_set_flags(pmd, _PAGE_ACCESSED);
396 }
397
398 static inline pmd_t pmd_mkwrite(pmd_t pmd)
399 {
400         return pmd_set_flags(pmd, _PAGE_RW);
401 }
402
403 static inline pmd_t pmd_mknotpresent(pmd_t pmd)
404 {
405         return pmd_clear_flags(pmd, _PAGE_PRESENT | _PAGE_PROTNONE);
406 }
407
408 static inline pud_t pud_set_flags(pud_t pud, pudval_t set)
409 {
410         pudval_t v = native_pud_val(pud);
411
412         return native_make_pud(v | set);
413 }
414
415 static inline pud_t pud_clear_flags(pud_t pud, pudval_t clear)
416 {
417         pudval_t v = native_pud_val(pud);
418
419         return native_make_pud(v & ~clear);
420 }
421
422 static inline pud_t pud_mkold(pud_t pud)
423 {
424         return pud_clear_flags(pud, _PAGE_ACCESSED);
425 }
426
427 static inline pud_t pud_mkclean(pud_t pud)
428 {
429         return pud_clear_flags(pud, _PAGE_DIRTY);
430 }
431
432 static inline pud_t pud_wrprotect(pud_t pud)
433 {
434         return pud_clear_flags(pud, _PAGE_RW);
435 }
436
437 static inline pud_t pud_mkdirty(pud_t pud)
438 {
439         return pud_set_flags(pud, _PAGE_DIRTY | _PAGE_SOFT_DIRTY);
440 }
441
442 static inline pud_t pud_mkdevmap(pud_t pud)
443 {
444         return pud_set_flags(pud, _PAGE_DEVMAP);
445 }
446
447 static inline pud_t pud_mkhuge(pud_t pud)
448 {
449         return pud_set_flags(pud, _PAGE_PSE);
450 }
451
452 static inline pud_t pud_mkyoung(pud_t pud)
453 {
454         return pud_set_flags(pud, _PAGE_ACCESSED);
455 }
456
457 static inline pud_t pud_mkwrite(pud_t pud)
458 {
459         return pud_set_flags(pud, _PAGE_RW);
460 }
461
462 static inline pud_t pud_mknotpresent(pud_t pud)
463 {
464         return pud_clear_flags(pud, _PAGE_PRESENT | _PAGE_PROTNONE);
465 }
466
467 #ifdef CONFIG_HAVE_ARCH_SOFT_DIRTY
468 static inline int pte_soft_dirty(pte_t pte)
469 {
470         return pte_flags(pte) & _PAGE_SOFT_DIRTY;
471 }
472
473 static inline int pmd_soft_dirty(pmd_t pmd)
474 {
475         return pmd_flags(pmd) & _PAGE_SOFT_DIRTY;
476 }
477
478 static inline int pud_soft_dirty(pud_t pud)
479 {
480         return pud_flags(pud) & _PAGE_SOFT_DIRTY;
481 }
482
483 static inline pte_t pte_mksoft_dirty(pte_t pte)
484 {
485         return pte_set_flags(pte, _PAGE_SOFT_DIRTY);
486 }
487
488 static inline pmd_t pmd_mksoft_dirty(pmd_t pmd)
489 {
490         return pmd_set_flags(pmd, _PAGE_SOFT_DIRTY);
491 }
492
493 static inline pud_t pud_mksoft_dirty(pud_t pud)
494 {
495         return pud_set_flags(pud, _PAGE_SOFT_DIRTY);
496 }
497
498 static inline pte_t pte_clear_soft_dirty(pte_t pte)
499 {
500         return pte_clear_flags(pte, _PAGE_SOFT_DIRTY);
501 }
502
503 static inline pmd_t pmd_clear_soft_dirty(pmd_t pmd)
504 {
505         return pmd_clear_flags(pmd, _PAGE_SOFT_DIRTY);
506 }
507
508 static inline pud_t pud_clear_soft_dirty(pud_t pud)
509 {
510         return pud_clear_flags(pud, _PAGE_SOFT_DIRTY);
511 }
512
513 #endif /* CONFIG_HAVE_ARCH_SOFT_DIRTY */
514
515 /*
516  * Mask out unsupported bits in a present pgprot.  Non-present pgprots
517  * can use those bits for other purposes, so leave them be.
518  */
519 static inline pgprotval_t massage_pgprot(pgprot_t pgprot)
520 {
521         pgprotval_t protval = pgprot_val(pgprot);
522
523         if (protval & _PAGE_PRESENT)
524                 protval &= __supported_pte_mask;
525
526         return protval;
527 }
528
529 static inline pgprotval_t check_pgprot(pgprot_t pgprot)
530 {
531         pgprotval_t massaged_val = massage_pgprot(pgprot);
532
533         /* mmdebug.h can not be included here because of dependencies */
534 #ifdef CONFIG_DEBUG_VM
535         WARN_ONCE(pgprot_val(pgprot) != massaged_val,
536                   "attempted to set unsupported pgprot: %016llx "
537                   "bits: %016llx supported: %016llx\n",
538                   (u64)pgprot_val(pgprot),
539                   (u64)pgprot_val(pgprot) ^ massaged_val,
540                   (u64)__supported_pte_mask);
541 #endif
542
543         return massaged_val;
544 }
545
546 static inline pte_t pfn_pte(unsigned long page_nr, pgprot_t pgprot)
547 {
548         return __pte(((phys_addr_t)page_nr << PAGE_SHIFT) |
549                      check_pgprot(pgprot));
550 }
551
552 static inline pmd_t pfn_pmd(unsigned long page_nr, pgprot_t pgprot)
553 {
554         return __pmd(((phys_addr_t)page_nr << PAGE_SHIFT) |
555                      check_pgprot(pgprot));
556 }
557
558 static inline pud_t pfn_pud(unsigned long page_nr, pgprot_t pgprot)
559 {
560         return __pud(((phys_addr_t)page_nr << PAGE_SHIFT) |
561                      check_pgprot(pgprot));
562 }
563
564 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
565 {
566         pteval_t val = pte_val(pte);
567
568         /*
569          * Chop off the NX bit (if present), and add the NX portion of
570          * the newprot (if present):
571          */
572         val &= _PAGE_CHG_MASK;
573         val |= check_pgprot(newprot) & ~_PAGE_CHG_MASK;
574
575         return __pte(val);
576 }
577
578 static inline pmd_t pmd_modify(pmd_t pmd, pgprot_t newprot)
579 {
580         pmdval_t val = pmd_val(pmd);
581
582         val &= _HPAGE_CHG_MASK;
583         val |= check_pgprot(newprot) & ~_HPAGE_CHG_MASK;
584
585         return __pmd(val);
586 }
587
588 /* mprotect needs to preserve PAT bits when updating vm_page_prot */
589 #define pgprot_modify pgprot_modify
590 static inline pgprot_t pgprot_modify(pgprot_t oldprot, pgprot_t newprot)
591 {
592         pgprotval_t preservebits = pgprot_val(oldprot) & _PAGE_CHG_MASK;
593         pgprotval_t addbits = pgprot_val(newprot);
594         return __pgprot(preservebits | addbits);
595 }
596
597 #define pte_pgprot(x) __pgprot(pte_flags(x))
598 #define pmd_pgprot(x) __pgprot(pmd_flags(x))
599 #define pud_pgprot(x) __pgprot(pud_flags(x))
600 #define p4d_pgprot(x) __pgprot(p4d_flags(x))
601
602 #define canon_pgprot(p) __pgprot(massage_pgprot(p))
603
604 static inline pgprot_t arch_filter_pgprot(pgprot_t prot)
605 {
606         return canon_pgprot(prot);
607 }
608
609 static inline int is_new_memtype_allowed(u64 paddr, unsigned long size,
610                                          enum page_cache_mode pcm,
611                                          enum page_cache_mode new_pcm)
612 {
613         /*
614          * PAT type is always WB for untracked ranges, so no need to check.
615          */
616         if (x86_platform.is_untracked_pat_range(paddr, paddr + size))
617                 return 1;
618
619         /*
620          * Certain new memtypes are not allowed with certain
621          * requested memtype:
622          * - request is uncached, return cannot be write-back
623          * - request is write-combine, return cannot be write-back
624          * - request is write-through, return cannot be write-back
625          * - request is write-through, return cannot be write-combine
626          */
627         if ((pcm == _PAGE_CACHE_MODE_UC_MINUS &&
628              new_pcm == _PAGE_CACHE_MODE_WB) ||
629             (pcm == _PAGE_CACHE_MODE_WC &&
630              new_pcm == _PAGE_CACHE_MODE_WB) ||
631             (pcm == _PAGE_CACHE_MODE_WT &&
632              new_pcm == _PAGE_CACHE_MODE_WB) ||
633             (pcm == _PAGE_CACHE_MODE_WT &&
634              new_pcm == _PAGE_CACHE_MODE_WC)) {
635                 return 0;
636         }
637
638         return 1;
639 }
640
641 pmd_t *populate_extra_pmd(unsigned long vaddr);
642 pte_t *populate_extra_pte(unsigned long vaddr);
643
644 #ifdef CONFIG_PAGE_TABLE_ISOLATION
645 pgd_t __pti_set_user_pgtbl(pgd_t *pgdp, pgd_t pgd);
646
647 /*
648  * Take a PGD location (pgdp) and a pgd value that needs to be set there.
649  * Populates the user and returns the resulting PGD that must be set in
650  * the kernel copy of the page tables.
651  */
652 static inline pgd_t pti_set_user_pgtbl(pgd_t *pgdp, pgd_t pgd)
653 {
654         if (!static_cpu_has(X86_FEATURE_PTI))
655                 return pgd;
656         return __pti_set_user_pgtbl(pgdp, pgd);
657 }
658 #else   /* CONFIG_PAGE_TABLE_ISOLATION */
659 static inline pgd_t pti_set_user_pgtbl(pgd_t *pgdp, pgd_t pgd)
660 {
661         return pgd;
662 }
663 #endif  /* CONFIG_PAGE_TABLE_ISOLATION */
664
665 #endif  /* __ASSEMBLY__ */
666
667
668 #ifdef CONFIG_X86_32
669 # include <asm/pgtable_32.h>
670 #else
671 # include <asm/pgtable_64.h>
672 #endif
673
674 #ifndef __ASSEMBLY__
675 #include <linux/mm_types.h>
676 #include <linux/mmdebug.h>
677 #include <linux/log2.h>
678 #include <asm/fixmap.h>
679
680 static inline int pte_none(pte_t pte)
681 {
682         return !(pte.pte & ~(_PAGE_KNL_ERRATUM_MASK));
683 }
684
685 #define __HAVE_ARCH_PTE_SAME
686 static inline int pte_same(pte_t a, pte_t b)
687 {
688         return a.pte == b.pte;
689 }
690
691 static inline int pte_present(pte_t a)
692 {
693         return pte_flags(a) & (_PAGE_PRESENT | _PAGE_PROTNONE);
694 }
695
696 #ifdef __HAVE_ARCH_PTE_DEVMAP
697 static inline int pte_devmap(pte_t a)
698 {
699         return (pte_flags(a) & _PAGE_DEVMAP) == _PAGE_DEVMAP;
700 }
701 #endif
702
703 #define pte_accessible pte_accessible
704 static inline bool pte_accessible(struct mm_struct *mm, pte_t a)
705 {
706         if (pte_flags(a) & _PAGE_PRESENT)
707                 return true;
708
709         if ((pte_flags(a) & _PAGE_PROTNONE) &&
710                         mm_tlb_flush_pending(mm))
711                 return true;
712
713         return false;
714 }
715
716 static inline int pmd_present(pmd_t pmd)
717 {
718         /*
719          * Checking for _PAGE_PSE is needed too because
720          * split_huge_page will temporarily clear the present bit (but
721          * the _PAGE_PSE flag will remain set at all times while the
722          * _PAGE_PRESENT bit is clear).
723          */
724         return pmd_flags(pmd) & (_PAGE_PRESENT | _PAGE_PROTNONE | _PAGE_PSE);
725 }
726
727 #ifdef CONFIG_NUMA_BALANCING
728 /*
729  * These work without NUMA balancing but the kernel does not care. See the
730  * comment in include/asm-generic/pgtable.h
731  */
732 static inline int pte_protnone(pte_t pte)
733 {
734         return (pte_flags(pte) & (_PAGE_PROTNONE | _PAGE_PRESENT))
735                 == _PAGE_PROTNONE;
736 }
737
738 static inline int pmd_protnone(pmd_t pmd)
739 {
740         return (pmd_flags(pmd) & (_PAGE_PROTNONE | _PAGE_PRESENT))
741                 == _PAGE_PROTNONE;
742 }
743 #endif /* CONFIG_NUMA_BALANCING */
744
745 static inline int pmd_none(pmd_t pmd)
746 {
747         /* Only check low word on 32-bit platforms, since it might be
748            out of sync with upper half. */
749         unsigned long val = native_pmd_val(pmd);
750         return (val & ~_PAGE_KNL_ERRATUM_MASK) == 0;
751 }
752
753 static inline unsigned long pmd_page_vaddr(pmd_t pmd)
754 {
755         return (unsigned long)__va(pmd_val(pmd) & pmd_pfn_mask(pmd));
756 }
757
758 /*
759  * Currently stuck as a macro due to indirect forward reference to
760  * linux/mmzone.h's __section_mem_map_addr() definition:
761  */
762 #define pmd_page(pmd)   pfn_to_page(pmd_pfn(pmd))
763
764 /*
765  * the pmd page can be thought of an array like this: pmd_t[PTRS_PER_PMD]
766  *
767  * this macro returns the index of the entry in the pmd page which would
768  * control the given virtual address
769  */
770 static inline unsigned long pmd_index(unsigned long address)
771 {
772         return (address >> PMD_SHIFT) & (PTRS_PER_PMD - 1);
773 }
774
775 /*
776  * Conversion functions: convert a page and protection to a page entry,
777  * and a page entry and page directory to the page they refer to.
778  *
779  * (Currently stuck as a macro because of indirect forward reference
780  * to linux/mm.h:page_to_nid())
781  */
782 #define mk_pte(page, pgprot)   pfn_pte(page_to_pfn(page), (pgprot))
783
784 /*
785  * the pte page can be thought of an array like this: pte_t[PTRS_PER_PTE]
786  *
787  * this function returns the index of the entry in the pte page which would
788  * control the given virtual address
789  */
790 static inline unsigned long pte_index(unsigned long address)
791 {
792         return (address >> PAGE_SHIFT) & (PTRS_PER_PTE - 1);
793 }
794
795 static inline pte_t *pte_offset_kernel(pmd_t *pmd, unsigned long address)
796 {
797         return (pte_t *)pmd_page_vaddr(*pmd) + pte_index(address);
798 }
799
800 static inline int pmd_bad(pmd_t pmd)
801 {
802         return (pmd_flags(pmd) & ~_PAGE_USER) != _KERNPG_TABLE;
803 }
804
805 static inline unsigned long pages_to_mb(unsigned long npg)
806 {
807         return npg >> (20 - PAGE_SHIFT);
808 }
809
810 #if CONFIG_PGTABLE_LEVELS > 2
811 static inline int pud_none(pud_t pud)
812 {
813         return (native_pud_val(pud) & ~(_PAGE_KNL_ERRATUM_MASK)) == 0;
814 }
815
816 static inline int pud_present(pud_t pud)
817 {
818         return pud_flags(pud) & _PAGE_PRESENT;
819 }
820
821 static inline unsigned long pud_page_vaddr(pud_t pud)
822 {
823         return (unsigned long)__va(pud_val(pud) & pud_pfn_mask(pud));
824 }
825
826 /*
827  * Currently stuck as a macro due to indirect forward reference to
828  * linux/mmzone.h's __section_mem_map_addr() definition:
829  */
830 #define pud_page(pud)   pfn_to_page(pud_pfn(pud))
831
832 /* Find an entry in the second-level page table.. */
833 static inline pmd_t *pmd_offset(pud_t *pud, unsigned long address)
834 {
835         return (pmd_t *)pud_page_vaddr(*pud) + pmd_index(address);
836 }
837
838 static inline int pud_large(pud_t pud)
839 {
840         return (pud_val(pud) & (_PAGE_PSE | _PAGE_PRESENT)) ==
841                 (_PAGE_PSE | _PAGE_PRESENT);
842 }
843
844 static inline int pud_bad(pud_t pud)
845 {
846         return (pud_flags(pud) & ~(_KERNPG_TABLE | _PAGE_USER)) != 0;
847 }
848 #else
849 static inline int pud_large(pud_t pud)
850 {
851         return 0;
852 }
853 #endif  /* CONFIG_PGTABLE_LEVELS > 2 */
854
855 static inline unsigned long pud_index(unsigned long address)
856 {
857         return (address >> PUD_SHIFT) & (PTRS_PER_PUD - 1);
858 }
859
860 #if CONFIG_PGTABLE_LEVELS > 3
861 static inline int p4d_none(p4d_t p4d)
862 {
863         return (native_p4d_val(p4d) & ~(_PAGE_KNL_ERRATUM_MASK)) == 0;
864 }
865
866 static inline int p4d_present(p4d_t p4d)
867 {
868         return p4d_flags(p4d) & _PAGE_PRESENT;
869 }
870
871 static inline unsigned long p4d_page_vaddr(p4d_t p4d)
872 {
873         return (unsigned long)__va(p4d_val(p4d) & p4d_pfn_mask(p4d));
874 }
875
876 /*
877  * Currently stuck as a macro due to indirect forward reference to
878  * linux/mmzone.h's __section_mem_map_addr() definition:
879  */
880 #define p4d_page(p4d)   pfn_to_page(p4d_pfn(p4d))
881
882 /* Find an entry in the third-level page table.. */
883 static inline pud_t *pud_offset(p4d_t *p4d, unsigned long address)
884 {
885         return (pud_t *)p4d_page_vaddr(*p4d) + pud_index(address);
886 }
887
888 static inline int p4d_bad(p4d_t p4d)
889 {
890         unsigned long ignore_flags = _KERNPG_TABLE | _PAGE_USER;
891
892         if (IS_ENABLED(CONFIG_PAGE_TABLE_ISOLATION))
893                 ignore_flags |= _PAGE_NX;
894
895         return (p4d_flags(p4d) & ~ignore_flags) != 0;
896 }
897 #endif  /* CONFIG_PGTABLE_LEVELS > 3 */
898
899 static inline unsigned long p4d_index(unsigned long address)
900 {
901         return (address >> P4D_SHIFT) & (PTRS_PER_P4D - 1);
902 }
903
904 #if CONFIG_PGTABLE_LEVELS > 4
905 static inline int pgd_present(pgd_t pgd)
906 {
907         if (!pgtable_l5_enabled())
908                 return 1;
909         return pgd_flags(pgd) & _PAGE_PRESENT;
910 }
911
912 static inline unsigned long pgd_page_vaddr(pgd_t pgd)
913 {
914         return (unsigned long)__va((unsigned long)pgd_val(pgd) & PTE_PFN_MASK);
915 }
916
917 /*
918  * Currently stuck as a macro due to indirect forward reference to
919  * linux/mmzone.h's __section_mem_map_addr() definition:
920  */
921 #define pgd_page(pgd)   pfn_to_page(pgd_pfn(pgd))
922
923 /* to find an entry in a page-table-directory. */
924 static inline p4d_t *p4d_offset(pgd_t *pgd, unsigned long address)
925 {
926         if (!pgtable_l5_enabled())
927                 return (p4d_t *)pgd;
928         return (p4d_t *)pgd_page_vaddr(*pgd) + p4d_index(address);
929 }
930
931 static inline int pgd_bad(pgd_t pgd)
932 {
933         unsigned long ignore_flags = _PAGE_USER;
934
935         if (!pgtable_l5_enabled())
936                 return 0;
937
938         if (IS_ENABLED(CONFIG_PAGE_TABLE_ISOLATION))
939                 ignore_flags |= _PAGE_NX;
940
941         return (pgd_flags(pgd) & ~ignore_flags) != _KERNPG_TABLE;
942 }
943
944 static inline int pgd_none(pgd_t pgd)
945 {
946         if (!pgtable_l5_enabled())
947                 return 0;
948         /*
949          * There is no need to do a workaround for the KNL stray
950          * A/D bit erratum here.  PGDs only point to page tables
951          * except on 32-bit non-PAE which is not supported on
952          * KNL.
953          */
954         return !native_pgd_val(pgd);
955 }
956 #endif  /* CONFIG_PGTABLE_LEVELS > 4 */
957
958 #endif  /* __ASSEMBLY__ */
959
960 /*
961  * the pgd page can be thought of an array like this: pgd_t[PTRS_PER_PGD]
962  *
963  * this macro returns the index of the entry in the pgd page which would
964  * control the given virtual address
965  */
966 #define pgd_index(address) (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD - 1))
967
968 /*
969  * pgd_offset() returns a (pgd_t *)
970  * pgd_index() is used get the offset into the pgd page's array of pgd_t's;
971  */
972 #define pgd_offset_pgd(pgd, address) (pgd + pgd_index((address)))
973 /*
974  * a shortcut to get a pgd_t in a given mm
975  */
976 #define pgd_offset(mm, address) pgd_offset_pgd((mm)->pgd, (address))
977 /*
978  * a shortcut which implies the use of the kernel's pgd, instead
979  * of a process's
980  */
981 #define pgd_offset_k(address) pgd_offset(&init_mm, (address))
982
983
984 #define KERNEL_PGD_BOUNDARY     pgd_index(PAGE_OFFSET)
985 #define KERNEL_PGD_PTRS         (PTRS_PER_PGD - KERNEL_PGD_BOUNDARY)
986
987 #ifndef __ASSEMBLY__
988
989 extern int direct_gbpages;
990 void init_mem_mapping(void);
991 void early_alloc_pgt_buf(void);
992 extern void memblock_find_dma_reserve(void);
993
994 #ifdef CONFIG_X86_64
995 /* Realmode trampoline initialization. */
996 extern pgd_t trampoline_pgd_entry;
997 static inline void __meminit init_trampoline_default(void)
998 {
999         /* Default trampoline pgd value */
1000         trampoline_pgd_entry = init_top_pgt[pgd_index(__PAGE_OFFSET)];
1001 }
1002 # ifdef CONFIG_RANDOMIZE_MEMORY
1003 void __meminit init_trampoline(void);
1004 # else
1005 #  define init_trampoline init_trampoline_default
1006 # endif
1007 #else
1008 static inline void init_trampoline(void) { }
1009 #endif
1010
1011 /* local pte updates need not use xchg for locking */
1012 static inline pte_t native_local_ptep_get_and_clear(pte_t *ptep)
1013 {
1014         pte_t res = *ptep;
1015
1016         /* Pure native function needs no input for mm, addr */
1017         native_pte_clear(NULL, 0, ptep);
1018         return res;
1019 }
1020
1021 static inline pmd_t native_local_pmdp_get_and_clear(pmd_t *pmdp)
1022 {
1023         pmd_t res = *pmdp;
1024
1025         native_pmd_clear(pmdp);
1026         return res;
1027 }
1028
1029 static inline pud_t native_local_pudp_get_and_clear(pud_t *pudp)
1030 {
1031         pud_t res = *pudp;
1032
1033         native_pud_clear(pudp);
1034         return res;
1035 }
1036
1037 static inline void native_set_pte_at(struct mm_struct *mm, unsigned long addr,
1038                                      pte_t *ptep , pte_t pte)
1039 {
1040         native_set_pte(ptep, pte);
1041 }
1042
1043 static inline void set_pmd_at(struct mm_struct *mm, unsigned long addr,
1044                               pmd_t *pmdp, pmd_t pmd)
1045 {
1046         native_set_pmd(pmdp, pmd);
1047 }
1048
1049 static inline void set_pud_at(struct mm_struct *mm, unsigned long addr,
1050                               pud_t *pudp, pud_t pud)
1051 {
1052         native_set_pud(pudp, pud);
1053 }
1054
1055 /*
1056  * We only update the dirty/accessed state if we set
1057  * the dirty bit by hand in the kernel, since the hardware
1058  * will do the accessed bit for us, and we don't want to
1059  * race with other CPU's that might be updating the dirty
1060  * bit at the same time.
1061  */
1062 struct vm_area_struct;
1063
1064 #define  __HAVE_ARCH_PTEP_SET_ACCESS_FLAGS
1065 extern int ptep_set_access_flags(struct vm_area_struct *vma,
1066                                  unsigned long address, pte_t *ptep,
1067                                  pte_t entry, int dirty);
1068
1069 #define __HAVE_ARCH_PTEP_TEST_AND_CLEAR_YOUNG
1070 extern int ptep_test_and_clear_young(struct vm_area_struct *vma,
1071                                      unsigned long addr, pte_t *ptep);
1072
1073 #define __HAVE_ARCH_PTEP_CLEAR_YOUNG_FLUSH
1074 extern int ptep_clear_flush_young(struct vm_area_struct *vma,
1075                                   unsigned long address, pte_t *ptep);
1076
1077 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR
1078 static inline pte_t ptep_get_and_clear(struct mm_struct *mm, unsigned long addr,
1079                                        pte_t *ptep)
1080 {
1081         pte_t pte = native_ptep_get_and_clear(ptep);
1082         return pte;
1083 }
1084
1085 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR_FULL
1086 static inline pte_t ptep_get_and_clear_full(struct mm_struct *mm,
1087                                             unsigned long addr, pte_t *ptep,
1088                                             int full)
1089 {
1090         pte_t pte;
1091         if (full) {
1092                 /*
1093                  * Full address destruction in progress; paravirt does not
1094                  * care about updates and native needs no locking
1095                  */
1096                 pte = native_local_ptep_get_and_clear(ptep);
1097         } else {
1098                 pte = ptep_get_and_clear(mm, addr, ptep);
1099         }
1100         return pte;
1101 }
1102
1103 #define __HAVE_ARCH_PTEP_SET_WRPROTECT
1104 static inline void ptep_set_wrprotect(struct mm_struct *mm,
1105                                       unsigned long addr, pte_t *ptep)
1106 {
1107         clear_bit(_PAGE_BIT_RW, (unsigned long *)&ptep->pte);
1108 }
1109
1110 #define flush_tlb_fix_spurious_fault(vma, address) do { } while (0)
1111
1112 #define mk_pmd(page, pgprot)   pfn_pmd(page_to_pfn(page), (pgprot))
1113
1114 #define  __HAVE_ARCH_PMDP_SET_ACCESS_FLAGS
1115 extern int pmdp_set_access_flags(struct vm_area_struct *vma,
1116                                  unsigned long address, pmd_t *pmdp,
1117                                  pmd_t entry, int dirty);
1118 extern int pudp_set_access_flags(struct vm_area_struct *vma,
1119                                  unsigned long address, pud_t *pudp,
1120                                  pud_t entry, int dirty);
1121
1122 #define __HAVE_ARCH_PMDP_TEST_AND_CLEAR_YOUNG
1123 extern int pmdp_test_and_clear_young(struct vm_area_struct *vma,
1124                                      unsigned long addr, pmd_t *pmdp);
1125 extern int pudp_test_and_clear_young(struct vm_area_struct *vma,
1126                                      unsigned long addr, pud_t *pudp);
1127
1128 #define __HAVE_ARCH_PMDP_CLEAR_YOUNG_FLUSH
1129 extern int pmdp_clear_flush_young(struct vm_area_struct *vma,
1130                                   unsigned long address, pmd_t *pmdp);
1131
1132
1133 #define pmd_write pmd_write
1134 static inline int pmd_write(pmd_t pmd)
1135 {
1136         return pmd_flags(pmd) & _PAGE_RW;
1137 }
1138
1139 #define __HAVE_ARCH_PMDP_HUGE_GET_AND_CLEAR
1140 static inline pmd_t pmdp_huge_get_and_clear(struct mm_struct *mm, unsigned long addr,
1141                                        pmd_t *pmdp)
1142 {
1143         return native_pmdp_get_and_clear(pmdp);
1144 }
1145
1146 #define __HAVE_ARCH_PUDP_HUGE_GET_AND_CLEAR
1147 static inline pud_t pudp_huge_get_and_clear(struct mm_struct *mm,
1148                                         unsigned long addr, pud_t *pudp)
1149 {
1150         return native_pudp_get_and_clear(pudp);
1151 }
1152
1153 #define __HAVE_ARCH_PMDP_SET_WRPROTECT
1154 static inline void pmdp_set_wrprotect(struct mm_struct *mm,
1155                                       unsigned long addr, pmd_t *pmdp)
1156 {
1157         clear_bit(_PAGE_BIT_RW, (unsigned long *)pmdp);
1158 }
1159
1160 #define pud_write pud_write
1161 static inline int pud_write(pud_t pud)
1162 {
1163         return pud_flags(pud) & _PAGE_RW;
1164 }
1165
1166 #ifndef pmdp_establish
1167 #define pmdp_establish pmdp_establish
1168 static inline pmd_t pmdp_establish(struct vm_area_struct *vma,
1169                 unsigned long address, pmd_t *pmdp, pmd_t pmd)
1170 {
1171         if (IS_ENABLED(CONFIG_SMP)) {
1172                 return xchg(pmdp, pmd);
1173         } else {
1174                 pmd_t old = *pmdp;
1175                 *pmdp = pmd;
1176                 return old;
1177         }
1178 }
1179 #endif
1180 /*
1181  * Page table pages are page-aligned.  The lower half of the top
1182  * level is used for userspace and the top half for the kernel.
1183  *
1184  * Returns true for parts of the PGD that map userspace and
1185  * false for the parts that map the kernel.
1186  */
1187 static inline bool pgdp_maps_userspace(void *__ptr)
1188 {
1189         unsigned long ptr = (unsigned long)__ptr;
1190
1191         return (((ptr & ~PAGE_MASK) / sizeof(pgd_t)) < PGD_KERNEL_START);
1192 }
1193
1194 static inline int pgd_large(pgd_t pgd) { return 0; }
1195
1196 #ifdef CONFIG_PAGE_TABLE_ISOLATION
1197 /*
1198  * All top-level PAGE_TABLE_ISOLATION page tables are order-1 pages
1199  * (8k-aligned and 8k in size).  The kernel one is at the beginning 4k and
1200  * the user one is in the last 4k.  To switch between them, you
1201  * just need to flip the 12th bit in their addresses.
1202  */
1203 #define PTI_PGTABLE_SWITCH_BIT  PAGE_SHIFT
1204
1205 /*
1206  * This generates better code than the inline assembly in
1207  * __set_bit().
1208  */
1209 static inline void *ptr_set_bit(void *ptr, int bit)
1210 {
1211         unsigned long __ptr = (unsigned long)ptr;
1212
1213         __ptr |= BIT(bit);
1214         return (void *)__ptr;
1215 }
1216 static inline void *ptr_clear_bit(void *ptr, int bit)
1217 {
1218         unsigned long __ptr = (unsigned long)ptr;
1219
1220         __ptr &= ~BIT(bit);
1221         return (void *)__ptr;
1222 }
1223
1224 static inline pgd_t *kernel_to_user_pgdp(pgd_t *pgdp)
1225 {
1226         return ptr_set_bit(pgdp, PTI_PGTABLE_SWITCH_BIT);
1227 }
1228
1229 static inline pgd_t *user_to_kernel_pgdp(pgd_t *pgdp)
1230 {
1231         return ptr_clear_bit(pgdp, PTI_PGTABLE_SWITCH_BIT);
1232 }
1233
1234 static inline p4d_t *kernel_to_user_p4dp(p4d_t *p4dp)
1235 {
1236         return ptr_set_bit(p4dp, PTI_PGTABLE_SWITCH_BIT);
1237 }
1238
1239 static inline p4d_t *user_to_kernel_p4dp(p4d_t *p4dp)
1240 {
1241         return ptr_clear_bit(p4dp, PTI_PGTABLE_SWITCH_BIT);
1242 }
1243 #endif /* CONFIG_PAGE_TABLE_ISOLATION */
1244
1245 /*
1246  * clone_pgd_range(pgd_t *dst, pgd_t *src, int count);
1247  *
1248  *  dst - pointer to pgd range anwhere on a pgd page
1249  *  src - ""
1250  *  count - the number of pgds to copy.
1251  *
1252  * dst and src can be on the same page, but the range must not overlap,
1253  * and must not cross a page boundary.
1254  */
1255 static inline void clone_pgd_range(pgd_t *dst, pgd_t *src, int count)
1256 {
1257         memcpy(dst, src, count * sizeof(pgd_t));
1258 #ifdef CONFIG_PAGE_TABLE_ISOLATION
1259         if (!static_cpu_has(X86_FEATURE_PTI))
1260                 return;
1261         /* Clone the user space pgd as well */
1262         memcpy(kernel_to_user_pgdp(dst), kernel_to_user_pgdp(src),
1263                count * sizeof(pgd_t));
1264 #endif
1265 }
1266
1267 #define PTE_SHIFT ilog2(PTRS_PER_PTE)
1268 static inline int page_level_shift(enum pg_level level)
1269 {
1270         return (PAGE_SHIFT - PTE_SHIFT) + level * PTE_SHIFT;
1271 }
1272 static inline unsigned long page_level_size(enum pg_level level)
1273 {
1274         return 1UL << page_level_shift(level);
1275 }
1276 static inline unsigned long page_level_mask(enum pg_level level)
1277 {
1278         return ~(page_level_size(level) - 1);
1279 }
1280
1281 /*
1282  * The x86 doesn't have any external MMU info: the kernel page
1283  * tables contain all the necessary information.
1284  */
1285 static inline void update_mmu_cache(struct vm_area_struct *vma,
1286                 unsigned long addr, pte_t *ptep)
1287 {
1288 }
1289 static inline void update_mmu_cache_pmd(struct vm_area_struct *vma,
1290                 unsigned long addr, pmd_t *pmd)
1291 {
1292 }
1293 static inline void update_mmu_cache_pud(struct vm_area_struct *vma,
1294                 unsigned long addr, pud_t *pud)
1295 {
1296 }
1297
1298 #ifdef CONFIG_HAVE_ARCH_SOFT_DIRTY
1299 static inline pte_t pte_swp_mksoft_dirty(pte_t pte)
1300 {
1301         return pte_set_flags(pte, _PAGE_SWP_SOFT_DIRTY);
1302 }
1303
1304 static inline int pte_swp_soft_dirty(pte_t pte)
1305 {
1306         return pte_flags(pte) & _PAGE_SWP_SOFT_DIRTY;
1307 }
1308
1309 static inline pte_t pte_swp_clear_soft_dirty(pte_t pte)
1310 {
1311         return pte_clear_flags(pte, _PAGE_SWP_SOFT_DIRTY);
1312 }
1313
1314 #ifdef CONFIG_ARCH_ENABLE_THP_MIGRATION
1315 static inline pmd_t pmd_swp_mksoft_dirty(pmd_t pmd)
1316 {
1317         return pmd_set_flags(pmd, _PAGE_SWP_SOFT_DIRTY);
1318 }
1319
1320 static inline int pmd_swp_soft_dirty(pmd_t pmd)
1321 {
1322         return pmd_flags(pmd) & _PAGE_SWP_SOFT_DIRTY;
1323 }
1324
1325 static inline pmd_t pmd_swp_clear_soft_dirty(pmd_t pmd)
1326 {
1327         return pmd_clear_flags(pmd, _PAGE_SWP_SOFT_DIRTY);
1328 }
1329 #endif
1330 #endif
1331
1332 #define PKRU_AD_BIT 0x1
1333 #define PKRU_WD_BIT 0x2
1334 #define PKRU_BITS_PER_PKEY 2
1335
1336 static inline bool __pkru_allows_read(u32 pkru, u16 pkey)
1337 {
1338         int pkru_pkey_bits = pkey * PKRU_BITS_PER_PKEY;
1339         return !(pkru & (PKRU_AD_BIT << pkru_pkey_bits));
1340 }
1341
1342 static inline bool __pkru_allows_write(u32 pkru, u16 pkey)
1343 {
1344         int pkru_pkey_bits = pkey * PKRU_BITS_PER_PKEY;
1345         /*
1346          * Access-disable disables writes too so we need to check
1347          * both bits here.
1348          */
1349         return !(pkru & ((PKRU_AD_BIT|PKRU_WD_BIT) << pkru_pkey_bits));
1350 }
1351
1352 static inline u16 pte_flags_pkey(unsigned long pte_flags)
1353 {
1354 #ifdef CONFIG_X86_INTEL_MEMORY_PROTECTION_KEYS
1355         /* ifdef to avoid doing 59-bit shift on 32-bit values */
1356         return (pte_flags & _PAGE_PKEY_MASK) >> _PAGE_BIT_PKEY_BIT0;
1357 #else
1358         return 0;
1359 #endif
1360 }
1361
1362 static inline bool __pkru_allows_pkey(u16 pkey, bool write)
1363 {
1364         u32 pkru = read_pkru();
1365
1366         if (!__pkru_allows_read(pkru, pkey))
1367                 return false;
1368         if (write && !__pkru_allows_write(pkru, pkey))
1369                 return false;
1370
1371         return true;
1372 }
1373
1374 /*
1375  * 'pteval' can come from a PTE, PMD or PUD.  We only check
1376  * _PAGE_PRESENT, _PAGE_USER, and _PAGE_RW in here which are the
1377  * same value on all 3 types.
1378  */
1379 static inline bool __pte_access_permitted(unsigned long pteval, bool write)
1380 {
1381         unsigned long need_pte_bits = _PAGE_PRESENT|_PAGE_USER;
1382
1383         if (write)
1384                 need_pte_bits |= _PAGE_RW;
1385
1386         if ((pteval & need_pte_bits) != need_pte_bits)
1387                 return 0;
1388
1389         return __pkru_allows_pkey(pte_flags_pkey(pteval), write);
1390 }
1391
1392 #define pte_access_permitted pte_access_permitted
1393 static inline bool pte_access_permitted(pte_t pte, bool write)
1394 {
1395         return __pte_access_permitted(pte_val(pte), write);
1396 }
1397
1398 #define pmd_access_permitted pmd_access_permitted
1399 static inline bool pmd_access_permitted(pmd_t pmd, bool write)
1400 {
1401         return __pte_access_permitted(pmd_val(pmd), write);
1402 }
1403
1404 #define pud_access_permitted pud_access_permitted
1405 static inline bool pud_access_permitted(pud_t pud, bool write)
1406 {
1407         return __pte_access_permitted(pud_val(pud), write);
1408 }
1409
1410 #include <asm-generic/pgtable.h>
1411 #endif  /* __ASSEMBLY__ */
1412
1413 #endif /* _ASM_X86_PGTABLE_H */