]> asedeno.scripts.mit.edu Git - linux.git/blob - arch/x86/include/asm/processor.h
x86/entry/32: Pull the MSR_IA32_SYSENTER_CS update code out of native_load_sp0()
[linux.git] / arch / x86 / include / asm / processor.h
1 #ifndef _ASM_X86_PROCESSOR_H
2 #define _ASM_X86_PROCESSOR_H
3
4 #include <asm/processor-flags.h>
5
6 /* Forward declaration, a strange C thing */
7 struct task_struct;
8 struct mm_struct;
9 struct vm86;
10
11 #include <asm/math_emu.h>
12 #include <asm/segment.h>
13 #include <asm/types.h>
14 #include <uapi/asm/sigcontext.h>
15 #include <asm/current.h>
16 #include <asm/cpufeatures.h>
17 #include <asm/page.h>
18 #include <asm/pgtable_types.h>
19 #include <asm/percpu.h>
20 #include <asm/msr.h>
21 #include <asm/desc_defs.h>
22 #include <asm/nops.h>
23 #include <asm/special_insns.h>
24 #include <asm/fpu/types.h>
25 #include <asm/unwind_hints.h>
26
27 #include <linux/personality.h>
28 #include <linux/cache.h>
29 #include <linux/threads.h>
30 #include <linux/math64.h>
31 #include <linux/err.h>
32 #include <linux/irqflags.h>
33 #include <linux/mem_encrypt.h>
34
35 /*
36  * We handle most unaligned accesses in hardware.  On the other hand
37  * unaligned DMA can be quite expensive on some Nehalem processors.
38  *
39  * Based on this we disable the IP header alignment in network drivers.
40  */
41 #define NET_IP_ALIGN    0
42
43 #define HBP_NUM 4
44 /*
45  * Default implementation of macro that returns current
46  * instruction pointer ("program counter").
47  */
48 static inline void *current_text_addr(void)
49 {
50         void *pc;
51
52         asm volatile("mov $1f, %0; 1:":"=r" (pc));
53
54         return pc;
55 }
56
57 /*
58  * These alignment constraints are for performance in the vSMP case,
59  * but in the task_struct case we must also meet hardware imposed
60  * alignment requirements of the FPU state:
61  */
62 #ifdef CONFIG_X86_VSMP
63 # define ARCH_MIN_TASKALIGN             (1 << INTERNODE_CACHE_SHIFT)
64 # define ARCH_MIN_MMSTRUCT_ALIGN        (1 << INTERNODE_CACHE_SHIFT)
65 #else
66 # define ARCH_MIN_TASKALIGN             __alignof__(union fpregs_state)
67 # define ARCH_MIN_MMSTRUCT_ALIGN        0
68 #endif
69
70 enum tlb_infos {
71         ENTRIES,
72         NR_INFO
73 };
74
75 extern u16 __read_mostly tlb_lli_4k[NR_INFO];
76 extern u16 __read_mostly tlb_lli_2m[NR_INFO];
77 extern u16 __read_mostly tlb_lli_4m[NR_INFO];
78 extern u16 __read_mostly tlb_lld_4k[NR_INFO];
79 extern u16 __read_mostly tlb_lld_2m[NR_INFO];
80 extern u16 __read_mostly tlb_lld_4m[NR_INFO];
81 extern u16 __read_mostly tlb_lld_1g[NR_INFO];
82
83 /*
84  *  CPU type and hardware bug flags. Kept separately for each CPU.
85  *  Members of this structure are referenced in head_32.S, so think twice
86  *  before touching them. [mj]
87  */
88
89 struct cpuinfo_x86 {
90         __u8                    x86;            /* CPU family */
91         __u8                    x86_vendor;     /* CPU vendor */
92         __u8                    x86_model;
93         __u8                    x86_mask;
94 #ifdef CONFIG_X86_64
95         /* Number of 4K pages in DTLB/ITLB combined(in pages): */
96         int                     x86_tlbsize;
97 #endif
98         __u8                    x86_virt_bits;
99         __u8                    x86_phys_bits;
100         /* CPUID returned core id bits: */
101         __u8                    x86_coreid_bits;
102         __u8                    cu_id;
103         /* Max extended CPUID function supported: */
104         __u32                   extended_cpuid_level;
105         /* Maximum supported CPUID level, -1=no CPUID: */
106         int                     cpuid_level;
107         __u32                   x86_capability[NCAPINTS + NBUGINTS];
108         char                    x86_vendor_id[16];
109         char                    x86_model_id[64];
110         /* in KB - valid for CPUS which support this call: */
111         int                     x86_cache_size;
112         int                     x86_cache_alignment;    /* In bytes */
113         /* Cache QoS architectural values: */
114         int                     x86_cache_max_rmid;     /* max index */
115         int                     x86_cache_occ_scale;    /* scale to bytes */
116         int                     x86_power;
117         unsigned long           loops_per_jiffy;
118         /* cpuid returned max cores value: */
119         u16                      x86_max_cores;
120         u16                     apicid;
121         u16                     initial_apicid;
122         u16                     x86_clflush_size;
123         /* number of cores as seen by the OS: */
124         u16                     booted_cores;
125         /* Physical processor id: */
126         u16                     phys_proc_id;
127         /* Logical processor id: */
128         u16                     logical_proc_id;
129         /* Core id: */
130         u16                     cpu_core_id;
131         /* Index into per_cpu list: */
132         u16                     cpu_index;
133         u32                     microcode;
134 } __randomize_layout;
135
136 struct cpuid_regs {
137         u32 eax, ebx, ecx, edx;
138 };
139
140 enum cpuid_regs_idx {
141         CPUID_EAX = 0,
142         CPUID_EBX,
143         CPUID_ECX,
144         CPUID_EDX,
145 };
146
147 #define X86_VENDOR_INTEL        0
148 #define X86_VENDOR_CYRIX        1
149 #define X86_VENDOR_AMD          2
150 #define X86_VENDOR_UMC          3
151 #define X86_VENDOR_CENTAUR      5
152 #define X86_VENDOR_TRANSMETA    7
153 #define X86_VENDOR_NSC          8
154 #define X86_VENDOR_NUM          9
155
156 #define X86_VENDOR_UNKNOWN      0xff
157
158 /*
159  * capabilities of CPUs
160  */
161 extern struct cpuinfo_x86       boot_cpu_data;
162 extern struct cpuinfo_x86       new_cpu_data;
163
164 extern struct tss_struct        doublefault_tss;
165 extern __u32                    cpu_caps_cleared[NCAPINTS];
166 extern __u32                    cpu_caps_set[NCAPINTS];
167
168 #ifdef CONFIG_SMP
169 DECLARE_PER_CPU_READ_MOSTLY(struct cpuinfo_x86, cpu_info);
170 #define cpu_data(cpu)           per_cpu(cpu_info, cpu)
171 #else
172 #define cpu_info                boot_cpu_data
173 #define cpu_data(cpu)           boot_cpu_data
174 #endif
175
176 extern const struct seq_operations cpuinfo_op;
177
178 #define cache_line_size()       (boot_cpu_data.x86_cache_alignment)
179
180 extern void cpu_detect(struct cpuinfo_x86 *c);
181
182 extern void early_cpu_init(void);
183 extern void identify_boot_cpu(void);
184 extern void identify_secondary_cpu(struct cpuinfo_x86 *);
185 extern void print_cpu_info(struct cpuinfo_x86 *);
186 void print_cpu_msr(struct cpuinfo_x86 *);
187 extern void init_scattered_cpuid_features(struct cpuinfo_x86 *c);
188 extern u32 get_scattered_cpuid_leaf(unsigned int level,
189                                     unsigned int sub_leaf,
190                                     enum cpuid_regs_idx reg);
191 extern unsigned int init_intel_cacheinfo(struct cpuinfo_x86 *c);
192 extern void init_amd_cacheinfo(struct cpuinfo_x86 *c);
193
194 extern void detect_extended_topology(struct cpuinfo_x86 *c);
195 extern void detect_ht(struct cpuinfo_x86 *c);
196
197 #ifdef CONFIG_X86_32
198 extern int have_cpuid_p(void);
199 #else
200 static inline int have_cpuid_p(void)
201 {
202         return 1;
203 }
204 #endif
205 static inline void native_cpuid(unsigned int *eax, unsigned int *ebx,
206                                 unsigned int *ecx, unsigned int *edx)
207 {
208         /* ecx is often an input as well as an output. */
209         asm volatile("cpuid"
210             : "=a" (*eax),
211               "=b" (*ebx),
212               "=c" (*ecx),
213               "=d" (*edx)
214             : "0" (*eax), "2" (*ecx)
215             : "memory");
216 }
217
218 #define native_cpuid_reg(reg)                                   \
219 static inline unsigned int native_cpuid_##reg(unsigned int op)  \
220 {                                                               \
221         unsigned int eax = op, ebx, ecx = 0, edx;               \
222                                                                 \
223         native_cpuid(&eax, &ebx, &ecx, &edx);                   \
224                                                                 \
225         return reg;                                             \
226 }
227
228 /*
229  * Native CPUID functions returning a single datum.
230  */
231 native_cpuid_reg(eax)
232 native_cpuid_reg(ebx)
233 native_cpuid_reg(ecx)
234 native_cpuid_reg(edx)
235
236 /*
237  * Friendlier CR3 helpers.
238  */
239 static inline unsigned long read_cr3_pa(void)
240 {
241         return __read_cr3() & CR3_ADDR_MASK;
242 }
243
244 static inline unsigned long native_read_cr3_pa(void)
245 {
246         return __native_read_cr3() & CR3_ADDR_MASK;
247 }
248
249 static inline void load_cr3(pgd_t *pgdir)
250 {
251         write_cr3(__sme_pa(pgdir));
252 }
253
254 #ifdef CONFIG_X86_32
255 /* This is the TSS defined by the hardware. */
256 struct x86_hw_tss {
257         unsigned short          back_link, __blh;
258         unsigned long           sp0;
259         unsigned short          ss0, __ss0h;
260         unsigned long           sp1;
261
262         /*
263          * We don't use ring 1, so ss1 is a convenient scratch space in
264          * the same cacheline as sp0.  We use ss1 to cache the value in
265          * MSR_IA32_SYSENTER_CS.  When we context switch
266          * MSR_IA32_SYSENTER_CS, we first check if the new value being
267          * written matches ss1, and, if it's not, then we wrmsr the new
268          * value and update ss1.
269          *
270          * The only reason we context switch MSR_IA32_SYSENTER_CS is
271          * that we set it to zero in vm86 tasks to avoid corrupting the
272          * stack if we were to go through the sysenter path from vm86
273          * mode.
274          */
275         unsigned short          ss1;    /* MSR_IA32_SYSENTER_CS */
276
277         unsigned short          __ss1h;
278         unsigned long           sp2;
279         unsigned short          ss2, __ss2h;
280         unsigned long           __cr3;
281         unsigned long           ip;
282         unsigned long           flags;
283         unsigned long           ax;
284         unsigned long           cx;
285         unsigned long           dx;
286         unsigned long           bx;
287         unsigned long           sp;
288         unsigned long           bp;
289         unsigned long           si;
290         unsigned long           di;
291         unsigned short          es, __esh;
292         unsigned short          cs, __csh;
293         unsigned short          ss, __ssh;
294         unsigned short          ds, __dsh;
295         unsigned short          fs, __fsh;
296         unsigned short          gs, __gsh;
297         unsigned short          ldt, __ldth;
298         unsigned short          trace;
299         unsigned short          io_bitmap_base;
300
301 } __attribute__((packed));
302 #else
303 struct x86_hw_tss {
304         u32                     reserved1;
305         u64                     sp0;
306         u64                     sp1;
307         u64                     sp2;
308         u64                     reserved2;
309         u64                     ist[7];
310         u32                     reserved3;
311         u32                     reserved4;
312         u16                     reserved5;
313         u16                     io_bitmap_base;
314
315 } __attribute__((packed));
316 #endif
317
318 /*
319  * IO-bitmap sizes:
320  */
321 #define IO_BITMAP_BITS                  65536
322 #define IO_BITMAP_BYTES                 (IO_BITMAP_BITS/8)
323 #define IO_BITMAP_LONGS                 (IO_BITMAP_BYTES/sizeof(long))
324 #define IO_BITMAP_OFFSET                offsetof(struct tss_struct, io_bitmap)
325 #define INVALID_IO_BITMAP_OFFSET        0x8000
326
327 struct tss_struct {
328         /*
329          * The hardware state:
330          */
331         struct x86_hw_tss       x86_tss;
332
333         /*
334          * The extra 1 is there because the CPU will access an
335          * additional byte beyond the end of the IO permission
336          * bitmap. The extra byte must be all 1 bits, and must
337          * be within the limit.
338          */
339         unsigned long           io_bitmap[IO_BITMAP_LONGS + 1];
340
341 #ifdef CONFIG_X86_32
342         /*
343          * Space for the temporary SYSENTER stack.
344          */
345         unsigned long           SYSENTER_stack_canary;
346         unsigned long           SYSENTER_stack[64];
347 #endif
348
349 } ____cacheline_aligned;
350
351 DECLARE_PER_CPU_SHARED_ALIGNED(struct tss_struct, cpu_tss);
352
353 /*
354  * sizeof(unsigned long) coming from an extra "long" at the end
355  * of the iobitmap.
356  *
357  * -1? seg base+limit should be pointing to the address of the
358  * last valid byte
359  */
360 #define __KERNEL_TSS_LIMIT      \
361         (IO_BITMAP_OFFSET + IO_BITMAP_BYTES + sizeof(unsigned long) - 1)
362
363 #ifdef CONFIG_X86_32
364 DECLARE_PER_CPU(unsigned long, cpu_current_top_of_stack);
365 #endif
366
367 /*
368  * Save the original ist values for checking stack pointers during debugging
369  */
370 struct orig_ist {
371         unsigned long           ist[7];
372 };
373
374 #ifdef CONFIG_X86_64
375 DECLARE_PER_CPU(struct orig_ist, orig_ist);
376
377 union irq_stack_union {
378         char irq_stack[IRQ_STACK_SIZE];
379         /*
380          * GCC hardcodes the stack canary as %gs:40.  Since the
381          * irq_stack is the object at %gs:0, we reserve the bottom
382          * 48 bytes of the irq stack for the canary.
383          */
384         struct {
385                 char gs_base[40];
386                 unsigned long stack_canary;
387         };
388 };
389
390 DECLARE_PER_CPU_FIRST(union irq_stack_union, irq_stack_union) __visible;
391 DECLARE_INIT_PER_CPU(irq_stack_union);
392
393 DECLARE_PER_CPU(char *, irq_stack_ptr);
394 DECLARE_PER_CPU(unsigned int, irq_count);
395 extern asmlinkage void ignore_sysret(void);
396 #else   /* X86_64 */
397 #ifdef CONFIG_CC_STACKPROTECTOR
398 /*
399  * Make sure stack canary segment base is cached-aligned:
400  *   "For Intel Atom processors, avoid non zero segment base address
401  *    that is not aligned to cache line boundary at all cost."
402  * (Optim Ref Manual Assembly/Compiler Coding Rule 15.)
403  */
404 struct stack_canary {
405         char __pad[20];         /* canary at %gs:20 */
406         unsigned long canary;
407 };
408 DECLARE_PER_CPU_ALIGNED(struct stack_canary, stack_canary);
409 #endif
410 /*
411  * per-CPU IRQ handling stacks
412  */
413 struct irq_stack {
414         u32                     stack[THREAD_SIZE/sizeof(u32)];
415 } __aligned(THREAD_SIZE);
416
417 DECLARE_PER_CPU(struct irq_stack *, hardirq_stack);
418 DECLARE_PER_CPU(struct irq_stack *, softirq_stack);
419 #endif  /* X86_64 */
420
421 extern unsigned int fpu_kernel_xstate_size;
422 extern unsigned int fpu_user_xstate_size;
423
424 struct perf_event;
425
426 typedef struct {
427         unsigned long           seg;
428 } mm_segment_t;
429
430 struct thread_struct {
431         /* Cached TLS descriptors: */
432         struct desc_struct      tls_array[GDT_ENTRY_TLS_ENTRIES];
433         unsigned long           sp0;
434         unsigned long           sp;
435 #ifdef CONFIG_X86_32
436         unsigned long           sysenter_cs;
437 #else
438         unsigned short          es;
439         unsigned short          ds;
440         unsigned short          fsindex;
441         unsigned short          gsindex;
442 #endif
443
444         u32                     status;         /* thread synchronous flags */
445
446 #ifdef CONFIG_X86_64
447         unsigned long           fsbase;
448         unsigned long           gsbase;
449 #else
450         /*
451          * XXX: this could presumably be unsigned short.  Alternatively,
452          * 32-bit kernels could be taught to use fsindex instead.
453          */
454         unsigned long fs;
455         unsigned long gs;
456 #endif
457
458         /* Save middle states of ptrace breakpoints */
459         struct perf_event       *ptrace_bps[HBP_NUM];
460         /* Debug status used for traps, single steps, etc... */
461         unsigned long           debugreg6;
462         /* Keep track of the exact dr7 value set by the user */
463         unsigned long           ptrace_dr7;
464         /* Fault info: */
465         unsigned long           cr2;
466         unsigned long           trap_nr;
467         unsigned long           error_code;
468 #ifdef CONFIG_VM86
469         /* Virtual 86 mode info */
470         struct vm86             *vm86;
471 #endif
472         /* IO permissions: */
473         unsigned long           *io_bitmap_ptr;
474         unsigned long           iopl;
475         /* Max allowed port in the bitmap, in bytes: */
476         unsigned                io_bitmap_max;
477
478         mm_segment_t            addr_limit;
479
480         unsigned int            sig_on_uaccess_err:1;
481         unsigned int            uaccess_err:1;  /* uaccess failed */
482
483         /* Floating point and extended processor state */
484         struct fpu              fpu;
485         /*
486          * WARNING: 'fpu' is dynamically-sized.  It *MUST* be at
487          * the end.
488          */
489 };
490
491 /*
492  * Thread-synchronous status.
493  *
494  * This is different from the flags in that nobody else
495  * ever touches our thread-synchronous status, so we don't
496  * have to worry about atomic accesses.
497  */
498 #define TS_COMPAT               0x0002  /* 32bit syscall active (64BIT)*/
499
500 /*
501  * Set IOPL bits in EFLAGS from given mask
502  */
503 static inline void native_set_iopl_mask(unsigned mask)
504 {
505 #ifdef CONFIG_X86_32
506         unsigned int reg;
507
508         asm volatile ("pushfl;"
509                       "popl %0;"
510                       "andl %1, %0;"
511                       "orl %2, %0;"
512                       "pushl %0;"
513                       "popfl"
514                       : "=&r" (reg)
515                       : "i" (~X86_EFLAGS_IOPL), "r" (mask));
516 #endif
517 }
518
519 static inline void
520 native_load_sp0(struct tss_struct *tss, struct thread_struct *thread)
521 {
522         tss->x86_tss.sp0 = thread->sp0;
523 }
524
525 static inline void native_swapgs(void)
526 {
527 #ifdef CONFIG_X86_64
528         asm volatile("swapgs" ::: "memory");
529 #endif
530 }
531
532 static inline unsigned long current_top_of_stack(void)
533 {
534 #ifdef CONFIG_X86_64
535         return this_cpu_read_stable(cpu_tss.x86_tss.sp0);
536 #else
537         /* sp0 on x86_32 is special in and around vm86 mode. */
538         return this_cpu_read_stable(cpu_current_top_of_stack);
539 #endif
540 }
541
542 #ifdef CONFIG_PARAVIRT
543 #include <asm/paravirt.h>
544 #else
545 #define __cpuid                 native_cpuid
546
547 static inline void load_sp0(struct tss_struct *tss,
548                             struct thread_struct *thread)
549 {
550         native_load_sp0(tss, thread);
551 }
552
553 #define set_iopl_mask native_set_iopl_mask
554 #endif /* CONFIG_PARAVIRT */
555
556 /* Free all resources held by a thread. */
557 extern void release_thread(struct task_struct *);
558
559 unsigned long get_wchan(struct task_struct *p);
560
561 /*
562  * Generic CPUID function
563  * clear %ecx since some cpus (Cyrix MII) do not set or clear %ecx
564  * resulting in stale register contents being returned.
565  */
566 static inline void cpuid(unsigned int op,
567                          unsigned int *eax, unsigned int *ebx,
568                          unsigned int *ecx, unsigned int *edx)
569 {
570         *eax = op;
571         *ecx = 0;
572         __cpuid(eax, ebx, ecx, edx);
573 }
574
575 /* Some CPUID calls want 'count' to be placed in ecx */
576 static inline void cpuid_count(unsigned int op, int count,
577                                unsigned int *eax, unsigned int *ebx,
578                                unsigned int *ecx, unsigned int *edx)
579 {
580         *eax = op;
581         *ecx = count;
582         __cpuid(eax, ebx, ecx, edx);
583 }
584
585 /*
586  * CPUID functions returning a single datum
587  */
588 static inline unsigned int cpuid_eax(unsigned int op)
589 {
590         unsigned int eax, ebx, ecx, edx;
591
592         cpuid(op, &eax, &ebx, &ecx, &edx);
593
594         return eax;
595 }
596
597 static inline unsigned int cpuid_ebx(unsigned int op)
598 {
599         unsigned int eax, ebx, ecx, edx;
600
601         cpuid(op, &eax, &ebx, &ecx, &edx);
602
603         return ebx;
604 }
605
606 static inline unsigned int cpuid_ecx(unsigned int op)
607 {
608         unsigned int eax, ebx, ecx, edx;
609
610         cpuid(op, &eax, &ebx, &ecx, &edx);
611
612         return ecx;
613 }
614
615 static inline unsigned int cpuid_edx(unsigned int op)
616 {
617         unsigned int eax, ebx, ecx, edx;
618
619         cpuid(op, &eax, &ebx, &ecx, &edx);
620
621         return edx;
622 }
623
624 /* REP NOP (PAUSE) is a good thing to insert into busy-wait loops. */
625 static __always_inline void rep_nop(void)
626 {
627         asm volatile("rep; nop" ::: "memory");
628 }
629
630 static __always_inline void cpu_relax(void)
631 {
632         rep_nop();
633 }
634
635 /*
636  * This function forces the icache and prefetched instruction stream to
637  * catch up with reality in two very specific cases:
638  *
639  *  a) Text was modified using one virtual address and is about to be executed
640  *     from the same physical page at a different virtual address.
641  *
642  *  b) Text was modified on a different CPU, may subsequently be
643  *     executed on this CPU, and you want to make sure the new version
644  *     gets executed.  This generally means you're calling this in a IPI.
645  *
646  * If you're calling this for a different reason, you're probably doing
647  * it wrong.
648  */
649 static inline void sync_core(void)
650 {
651         /*
652          * There are quite a few ways to do this.  IRET-to-self is nice
653          * because it works on every CPU, at any CPL (so it's compatible
654          * with paravirtualization), and it never exits to a hypervisor.
655          * The only down sides are that it's a bit slow (it seems to be
656          * a bit more than 2x slower than the fastest options) and that
657          * it unmasks NMIs.  The "push %cs" is needed because, in
658          * paravirtual environments, __KERNEL_CS may not be a valid CS
659          * value when we do IRET directly.
660          *
661          * In case NMI unmasking or performance ever becomes a problem,
662          * the next best option appears to be MOV-to-CR2 and an
663          * unconditional jump.  That sequence also works on all CPUs,
664          * but it will fault at CPL3 (i.e. Xen PV).
665          *
666          * CPUID is the conventional way, but it's nasty: it doesn't
667          * exist on some 486-like CPUs, and it usually exits to a
668          * hypervisor.
669          *
670          * Like all of Linux's memory ordering operations, this is a
671          * compiler barrier as well.
672          */
673 #ifdef CONFIG_X86_32
674         asm volatile (
675                 "pushfl\n\t"
676                 "pushl %%cs\n\t"
677                 "pushl $1f\n\t"
678                 "iret\n\t"
679                 "1:"
680                 : ASM_CALL_CONSTRAINT : : "memory");
681 #else
682         unsigned int tmp;
683
684         asm volatile (
685                 UNWIND_HINT_SAVE
686                 "mov %%ss, %0\n\t"
687                 "pushq %q0\n\t"
688                 "pushq %%rsp\n\t"
689                 "addq $8, (%%rsp)\n\t"
690                 "pushfq\n\t"
691                 "mov %%cs, %0\n\t"
692                 "pushq %q0\n\t"
693                 "pushq $1f\n\t"
694                 "iretq\n\t"
695                 UNWIND_HINT_RESTORE
696                 "1:"
697                 : "=&r" (tmp), ASM_CALL_CONSTRAINT : : "cc", "memory");
698 #endif
699 }
700
701 extern void select_idle_routine(const struct cpuinfo_x86 *c);
702 extern void amd_e400_c1e_apic_setup(void);
703
704 extern unsigned long            boot_option_idle_override;
705
706 enum idle_boot_override {IDLE_NO_OVERRIDE=0, IDLE_HALT, IDLE_NOMWAIT,
707                          IDLE_POLL};
708
709 extern void enable_sep_cpu(void);
710 extern int sysenter_setup(void);
711
712 extern void early_trap_init(void);
713 void early_trap_pf_init(void);
714
715 /* Defined in head.S */
716 extern struct desc_ptr          early_gdt_descr;
717
718 extern void cpu_set_gdt(int);
719 extern void switch_to_new_gdt(int);
720 extern void load_direct_gdt(int);
721 extern void load_fixmap_gdt(int);
722 extern void load_percpu_segment(int);
723 extern void cpu_init(void);
724
725 static inline unsigned long get_debugctlmsr(void)
726 {
727         unsigned long debugctlmsr = 0;
728
729 #ifndef CONFIG_X86_DEBUGCTLMSR
730         if (boot_cpu_data.x86 < 6)
731                 return 0;
732 #endif
733         rdmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
734
735         return debugctlmsr;
736 }
737
738 static inline void update_debugctlmsr(unsigned long debugctlmsr)
739 {
740 #ifndef CONFIG_X86_DEBUGCTLMSR
741         if (boot_cpu_data.x86 < 6)
742                 return;
743 #endif
744         wrmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
745 }
746
747 extern void set_task_blockstep(struct task_struct *task, bool on);
748
749 /* Boot loader type from the setup header: */
750 extern int                      bootloader_type;
751 extern int                      bootloader_version;
752
753 extern char                     ignore_fpu_irq;
754
755 #define HAVE_ARCH_PICK_MMAP_LAYOUT 1
756 #define ARCH_HAS_PREFETCHW
757 #define ARCH_HAS_SPINLOCK_PREFETCH
758
759 #ifdef CONFIG_X86_32
760 # define BASE_PREFETCH          ""
761 # define ARCH_HAS_PREFETCH
762 #else
763 # define BASE_PREFETCH          "prefetcht0 %P1"
764 #endif
765
766 /*
767  * Prefetch instructions for Pentium III (+) and AMD Athlon (+)
768  *
769  * It's not worth to care about 3dnow prefetches for the K6
770  * because they are microcoded there and very slow.
771  */
772 static inline void prefetch(const void *x)
773 {
774         alternative_input(BASE_PREFETCH, "prefetchnta %P1",
775                           X86_FEATURE_XMM,
776                           "m" (*(const char *)x));
777 }
778
779 /*
780  * 3dnow prefetch to get an exclusive cache line.
781  * Useful for spinlocks to avoid one state transition in the
782  * cache coherency protocol:
783  */
784 static inline void prefetchw(const void *x)
785 {
786         alternative_input(BASE_PREFETCH, "prefetchw %P1",
787                           X86_FEATURE_3DNOWPREFETCH,
788                           "m" (*(const char *)x));
789 }
790
791 static inline void spin_lock_prefetch(const void *x)
792 {
793         prefetchw(x);
794 }
795
796 #define TOP_OF_INIT_STACK ((unsigned long)&init_stack + sizeof(init_stack) - \
797                            TOP_OF_KERNEL_STACK_PADDING)
798
799 #ifdef CONFIG_X86_32
800 /*
801  * User space process size: 3GB (default).
802  */
803 #define IA32_PAGE_OFFSET        PAGE_OFFSET
804 #define TASK_SIZE               PAGE_OFFSET
805 #define TASK_SIZE_LOW           TASK_SIZE
806 #define TASK_SIZE_MAX           TASK_SIZE
807 #define DEFAULT_MAP_WINDOW      TASK_SIZE
808 #define STACK_TOP               TASK_SIZE
809 #define STACK_TOP_MAX           STACK_TOP
810
811 #define INIT_THREAD  {                                                    \
812         .sp0                    = TOP_OF_INIT_STACK,                      \
813         .sysenter_cs            = __KERNEL_CS,                            \
814         .io_bitmap_ptr          = NULL,                                   \
815         .addr_limit             = KERNEL_DS,                              \
816 }
817
818 /*
819  * TOP_OF_KERNEL_STACK_PADDING reserves 8 bytes on top of the ring0 stack.
820  * This is necessary to guarantee that the entire "struct pt_regs"
821  * is accessible even if the CPU haven't stored the SS/ESP registers
822  * on the stack (interrupt gate does not save these registers
823  * when switching to the same priv ring).
824  * Therefore beware: accessing the ss/esp fields of the
825  * "struct pt_regs" is possible, but they may contain the
826  * completely wrong values.
827  */
828 #define task_pt_regs(task) \
829 ({                                                                      \
830         unsigned long __ptr = (unsigned long)task_stack_page(task);     \
831         __ptr += THREAD_SIZE - TOP_OF_KERNEL_STACK_PADDING;             \
832         ((struct pt_regs *)__ptr) - 1;                                  \
833 })
834
835 #define KSTK_ESP(task)          (task_pt_regs(task)->sp)
836
837 #else
838 /*
839  * User space process size. 47bits minus one guard page.  The guard
840  * page is necessary on Intel CPUs: if a SYSCALL instruction is at
841  * the highest possible canonical userspace address, then that
842  * syscall will enter the kernel with a non-canonical return
843  * address, and SYSRET will explode dangerously.  We avoid this
844  * particular problem by preventing anything from being mapped
845  * at the maximum canonical address.
846  */
847 #define TASK_SIZE_MAX   ((1UL << __VIRTUAL_MASK_SHIFT) - PAGE_SIZE)
848
849 #define DEFAULT_MAP_WINDOW      ((1UL << 47) - PAGE_SIZE)
850
851 /* This decides where the kernel will search for a free chunk of vm
852  * space during mmap's.
853  */
854 #define IA32_PAGE_OFFSET        ((current->personality & ADDR_LIMIT_3GB) ? \
855                                         0xc0000000 : 0xFFFFe000)
856
857 #define TASK_SIZE_LOW           (test_thread_flag(TIF_ADDR32) ? \
858                                         IA32_PAGE_OFFSET : DEFAULT_MAP_WINDOW)
859 #define TASK_SIZE               (test_thread_flag(TIF_ADDR32) ? \
860                                         IA32_PAGE_OFFSET : TASK_SIZE_MAX)
861 #define TASK_SIZE_OF(child)     ((test_tsk_thread_flag(child, TIF_ADDR32)) ? \
862                                         IA32_PAGE_OFFSET : TASK_SIZE_MAX)
863
864 #define STACK_TOP               TASK_SIZE_LOW
865 #define STACK_TOP_MAX           TASK_SIZE_MAX
866
867 #define INIT_THREAD  {                                          \
868         .sp0                    = TOP_OF_INIT_STACK,            \
869         .addr_limit             = KERNEL_DS,                    \
870 }
871
872 #define task_pt_regs(tsk)       ((struct pt_regs *)(tsk)->thread.sp0 - 1)
873 extern unsigned long KSTK_ESP(struct task_struct *task);
874
875 #endif /* CONFIG_X86_64 */
876
877 extern void start_thread(struct pt_regs *regs, unsigned long new_ip,
878                                                unsigned long new_sp);
879
880 /*
881  * This decides where the kernel will search for a free chunk of vm
882  * space during mmap's.
883  */
884 #define __TASK_UNMAPPED_BASE(task_size) (PAGE_ALIGN(task_size / 3))
885 #define TASK_UNMAPPED_BASE              __TASK_UNMAPPED_BASE(TASK_SIZE_LOW)
886
887 #define KSTK_EIP(task)          (task_pt_regs(task)->ip)
888
889 /* Get/set a process' ability to use the timestamp counter instruction */
890 #define GET_TSC_CTL(adr)        get_tsc_mode((adr))
891 #define SET_TSC_CTL(val)        set_tsc_mode((val))
892
893 extern int get_tsc_mode(unsigned long adr);
894 extern int set_tsc_mode(unsigned int val);
895
896 DECLARE_PER_CPU(u64, msr_misc_features_shadow);
897
898 /* Register/unregister a process' MPX related resource */
899 #define MPX_ENABLE_MANAGEMENT() mpx_enable_management()
900 #define MPX_DISABLE_MANAGEMENT()        mpx_disable_management()
901
902 #ifdef CONFIG_X86_INTEL_MPX
903 extern int mpx_enable_management(void);
904 extern int mpx_disable_management(void);
905 #else
906 static inline int mpx_enable_management(void)
907 {
908         return -EINVAL;
909 }
910 static inline int mpx_disable_management(void)
911 {
912         return -EINVAL;
913 }
914 #endif /* CONFIG_X86_INTEL_MPX */
915
916 #ifdef CONFIG_CPU_SUP_AMD
917 extern u16 amd_get_nb_id(int cpu);
918 extern u32 amd_get_nodes_per_socket(void);
919 #else
920 static inline u16 amd_get_nb_id(int cpu)                { return 0; }
921 static inline u32 amd_get_nodes_per_socket(void)        { return 0; }
922 #endif
923
924 static inline uint32_t hypervisor_cpuid_base(const char *sig, uint32_t leaves)
925 {
926         uint32_t base, eax, signature[3];
927
928         for (base = 0x40000000; base < 0x40010000; base += 0x100) {
929                 cpuid(base, &eax, &signature[0], &signature[1], &signature[2]);
930
931                 if (!memcmp(sig, signature, 12) &&
932                     (leaves == 0 || ((eax - base) >= leaves)))
933                         return base;
934         }
935
936         return 0;
937 }
938
939 extern unsigned long arch_align_stack(unsigned long sp);
940 extern void free_init_pages(char *what, unsigned long begin, unsigned long end);
941
942 void default_idle(void);
943 #ifdef  CONFIG_XEN
944 bool xen_set_default_idle(void);
945 #else
946 #define xen_set_default_idle 0
947 #endif
948
949 void stop_this_cpu(void *dummy);
950 void df_debug(struct pt_regs *regs, long error_code);
951 #endif /* _ASM_X86_PROCESSOR_H */