]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_drv.c
d43c46de780749dd2d3ae6b2bbfc20455ad2d962
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_drv.h>
27 #include <drm/drm_gem.h>
28 #include <drm/drm_vblank.h>
29 #include "amdgpu_drv.h"
30
31 #include <drm/drm_pciids.h>
32 #include <linux/console.h>
33 #include <linux/module.h>
34 #include <linux/pci.h>
35 #include <linux/pm_runtime.h>
36 #include <linux/vga_switcheroo.h>
37 #include <drm/drm_probe_helper.h>
38
39 #include "amdgpu.h"
40 #include "amdgpu_irq.h"
41 #include "amdgpu_dma_buf.h"
42
43 #include "amdgpu_amdkfd.h"
44
45 #include "amdgpu_ras.h"
46
47 /*
48  * KMS wrapper.
49  * - 3.0.0 - initial driver
50  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
51  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
52  *           at the end of IBs.
53  * - 3.3.0 - Add VM support for UVD on supported hardware.
54  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
55  * - 3.5.0 - Add support for new UVD_NO_OP register.
56  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
57  * - 3.7.0 - Add support for VCE clock list packet
58  * - 3.8.0 - Add support raster config init in the kernel
59  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
60  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
61  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
62  * - 3.12.0 - Add query for double offchip LDS buffers
63  * - 3.13.0 - Add PRT support
64  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
65  * - 3.15.0 - Export more gpu info for gfx9
66  * - 3.16.0 - Add reserved vmid support
67  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
68  * - 3.18.0 - Export gpu always on cu bitmap
69  * - 3.19.0 - Add support for UVD MJPEG decode
70  * - 3.20.0 - Add support for local BOs
71  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
72  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
73  * - 3.23.0 - Add query for VRAM lost counter
74  * - 3.24.0 - Add high priority compute support for gfx9
75  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
76  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
77  * - 3.27.0 - Add new chunk to to AMDGPU_CS to enable BO_LIST creation.
78  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
79  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
80  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
81  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
82  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
83  * - 3.33.0 - Fixes for GDS ENOMEM failures in AMDGPU_CS.
84  * - 3.34.0 - Non-DC can flip correctly between buffers with different pitches
85  * - 3.35.0 - Add drm_amdgpu_info_device::tcc_disabled_mask
86  */
87 #define KMS_DRIVER_MAJOR        3
88 #define KMS_DRIVER_MINOR        35
89 #define KMS_DRIVER_PATCHLEVEL   0
90
91 int amdgpu_vram_limit = 0;
92 int amdgpu_vis_vram_limit = 0;
93 int amdgpu_gart_size = -1; /* auto */
94 int amdgpu_gtt_size = -1; /* auto */
95 int amdgpu_moverate = -1; /* auto */
96 int amdgpu_benchmarking = 0;
97 int amdgpu_testing = 0;
98 int amdgpu_audio = -1;
99 int amdgpu_disp_priority = 0;
100 int amdgpu_hw_i2c = 0;
101 int amdgpu_pcie_gen2 = -1;
102 int amdgpu_msi = -1;
103 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENTH];
104 int amdgpu_dpm = -1;
105 int amdgpu_fw_load_type = -1;
106 int amdgpu_aspm = -1;
107 int amdgpu_runtime_pm = -1;
108 uint amdgpu_ip_block_mask = 0xffffffff;
109 int amdgpu_bapm = -1;
110 int amdgpu_deep_color = 0;
111 int amdgpu_vm_size = -1;
112 int amdgpu_vm_fragment_size = -1;
113 int amdgpu_vm_block_size = -1;
114 int amdgpu_vm_fault_stop = 0;
115 int amdgpu_vm_debug = 0;
116 int amdgpu_vm_update_mode = -1;
117 int amdgpu_exp_hw_support = 0;
118 int amdgpu_dc = -1;
119 int amdgpu_sched_jobs = 32;
120 int amdgpu_sched_hw_submission = 2;
121 uint amdgpu_pcie_gen_cap = 0;
122 uint amdgpu_pcie_lane_cap = 0;
123 uint amdgpu_cg_mask = 0xffffffff;
124 uint amdgpu_pg_mask = 0xffffffff;
125 uint amdgpu_sdma_phase_quantum = 32;
126 char *amdgpu_disable_cu = NULL;
127 char *amdgpu_virtual_display = NULL;
128 /* OverDrive(bit 14) disabled by default*/
129 uint amdgpu_pp_feature_mask = 0xffffbfff;
130 int amdgpu_job_hang_limit = 0;
131 int amdgpu_lbpw = -1;
132 int amdgpu_compute_multipipe = -1;
133 int amdgpu_gpu_recovery = -1; /* auto */
134 int amdgpu_emu_mode = 0;
135 uint amdgpu_smu_memory_pool_size = 0;
136 /* FBC (bit 0) disabled by default*/
137 uint amdgpu_dc_feature_mask = 0;
138 int amdgpu_async_gfx_ring = 1;
139 int amdgpu_mcbp = 0;
140 int amdgpu_discovery = -1;
141 int amdgpu_mes = 0;
142 int amdgpu_noretry = 1;
143 int amdgpu_force_asic_type = -1;
144
145 struct amdgpu_mgpu_info mgpu_info = {
146         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
147 };
148 int amdgpu_ras_enable = -1;
149 uint amdgpu_ras_mask = 0xffffffff;
150
151 /**
152  * DOC: vramlimit (int)
153  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
154  */
155 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
156 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
157
158 /**
159  * DOC: vis_vramlimit (int)
160  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
161  */
162 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
163 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
164
165 /**
166  * DOC: gartsize (uint)
167  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
168  */
169 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
170 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
171
172 /**
173  * DOC: gttsize (int)
174  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
175  * otherwise 3/4 RAM size).
176  */
177 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
178 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
179
180 /**
181  * DOC: moverate (int)
182  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
183  */
184 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
185 module_param_named(moverate, amdgpu_moverate, int, 0600);
186
187 /**
188  * DOC: benchmark (int)
189  * Run benchmarks. The default is 0 (Skip benchmarks).
190  */
191 MODULE_PARM_DESC(benchmark, "Run benchmark");
192 module_param_named(benchmark, amdgpu_benchmarking, int, 0444);
193
194 /**
195  * DOC: test (int)
196  * Test BO GTT->VRAM and VRAM->GTT GPU copies. The default is 0 (Skip test, only set 1 to run test).
197  */
198 MODULE_PARM_DESC(test, "Run tests");
199 module_param_named(test, amdgpu_testing, int, 0444);
200
201 /**
202  * DOC: audio (int)
203  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
204  */
205 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
206 module_param_named(audio, amdgpu_audio, int, 0444);
207
208 /**
209  * DOC: disp_priority (int)
210  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
211  */
212 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
213 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
214
215 /**
216  * DOC: hw_i2c (int)
217  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
218  */
219 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
220 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
221
222 /**
223  * DOC: pcie_gen2 (int)
224  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
225  */
226 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
227 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
228
229 /**
230  * DOC: msi (int)
231  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
232  */
233 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
234 module_param_named(msi, amdgpu_msi, int, 0444);
235
236 /**
237  * DOC: lockup_timeout (string)
238  * Set GPU scheduler timeout value in ms.
239  *
240  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
241  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
242  * to the default timeout.
243  *
244  * - With one value specified, the setting will apply to all non-compute jobs.
245  * - With multiple values specified, the first one will be for GFX.
246  *   The second one is for Compute. The third and fourth ones are
247  *   for SDMA and Video.
248  *
249  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
250  * jobs is 10000. And there is no timeout enforced on compute jobs.
251  */
252 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: 10000 for non-compute jobs and infinity timeout for compute jobs."
253                 " 0: keep default value. negative: infinity timeout), "
254                 "format is [Non-Compute] or [GFX,Compute,SDMA,Video]");
255 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
256
257 /**
258  * DOC: dpm (int)
259  * Override for dynamic power management setting
260  * (0 = disable, 1 = enable, 2 = enable sw smu driver for vega20)
261  * The default is -1 (auto).
262  */
263 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
264 module_param_named(dpm, amdgpu_dpm, int, 0444);
265
266 /**
267  * DOC: fw_load_type (int)
268  * Set different firmware loading type for debugging (0 = direct, 1 = SMU, 2 = PSP). The default is -1 (auto).
269  */
270 MODULE_PARM_DESC(fw_load_type, "firmware loading type (0 = direct, 1 = SMU, 2 = PSP, -1 = auto)");
271 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
272
273 /**
274  * DOC: aspm (int)
275  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
276  */
277 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
278 module_param_named(aspm, amdgpu_aspm, int, 0444);
279
280 /**
281  * DOC: runpm (int)
282  * Override for runtime power management control for dGPUs in PX/HG laptops. The amdgpu driver can dynamically power down
283  * the dGPU on PX/HG laptops when it is idle. The default is -1 (auto enable). Setting the value to 0 disables this functionality.
284  */
285 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
286 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
287
288 /**
289  * DOC: ip_block_mask (uint)
290  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
291  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
292  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
293  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
294  */
295 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
296 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
297
298 /**
299  * DOC: bapm (int)
300  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
301  * The default -1 (auto, enabled)
302  */
303 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
304 module_param_named(bapm, amdgpu_bapm, int, 0444);
305
306 /**
307  * DOC: deep_color (int)
308  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
309  */
310 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
311 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
312
313 /**
314  * DOC: vm_size (int)
315  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
316  */
317 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
318 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
319
320 /**
321  * DOC: vm_fragment_size (int)
322  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
323  */
324 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
325 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
326
327 /**
328  * DOC: vm_block_size (int)
329  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
330  */
331 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
332 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
333
334 /**
335  * DOC: vm_fault_stop (int)
336  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
337  */
338 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
339 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
340
341 /**
342  * DOC: vm_debug (int)
343  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
344  */
345 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
346 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
347
348 /**
349  * DOC: vm_update_mode (int)
350  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
351  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
352  */
353 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
354 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
355
356 /**
357  * DOC: exp_hw_support (int)
358  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
359  */
360 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
361 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
362
363 /**
364  * DOC: dc (int)
365  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
366  */
367 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
368 module_param_named(dc, amdgpu_dc, int, 0444);
369
370 /**
371  * DOC: sched_jobs (int)
372  * Override the max number of jobs supported in the sw queue. The default is 32.
373  */
374 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
375 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
376
377 /**
378  * DOC: sched_hw_submission (int)
379  * Override the max number of HW submissions. The default is 2.
380  */
381 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
382 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
383
384 /**
385  * DOC: ppfeaturemask (uint)
386  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
387  * The default is the current set of stable power features.
388  */
389 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
390 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, uint, 0444);
391
392 /**
393  * DOC: pcie_gen_cap (uint)
394  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
395  * The default is 0 (automatic for each asic).
396  */
397 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
398 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
399
400 /**
401  * DOC: pcie_lane_cap (uint)
402  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
403  * The default is 0 (automatic for each asic).
404  */
405 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
406 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
407
408 /**
409  * DOC: cg_mask (uint)
410  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
411  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
412  */
413 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
414 module_param_named(cg_mask, amdgpu_cg_mask, uint, 0444);
415
416 /**
417  * DOC: pg_mask (uint)
418  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
419  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
420  */
421 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
422 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
423
424 /**
425  * DOC: sdma_phase_quantum (uint)
426  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
427  */
428 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
429 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
430
431 /**
432  * DOC: disable_cu (charp)
433  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
434  */
435 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
436 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
437
438 /**
439  * DOC: virtual_display (charp)
440  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
441  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
442  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
443  * device at 26:00.0. The default is NULL.
444  */
445 MODULE_PARM_DESC(virtual_display,
446                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
447 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
448
449 /**
450  * DOC: job_hang_limit (int)
451  * Set how much time allow a job hang and not drop it. The default is 0.
452  */
453 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
454 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
455
456 /**
457  * DOC: lbpw (int)
458  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
459  */
460 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
461 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
462
463 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
464 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
465
466 /**
467  * DOC: gpu_recovery (int)
468  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
469  */
470 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (1 = enable, 0 = disable, -1 = auto)");
471 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
472
473 /**
474  * DOC: emu_mode (int)
475  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
476  */
477 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
478 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
479
480 /**
481  * DOC: ras_enable (int)
482  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
483  */
484 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
485 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
486
487 /**
488  * DOC: ras_mask (uint)
489  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
490  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
491  */
492 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
493 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
494
495 /**
496  * DOC: si_support (int)
497  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
498  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
499  * otherwise using amdgpu driver.
500  */
501 #ifdef CONFIG_DRM_AMDGPU_SI
502
503 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
504 int amdgpu_si_support = 0;
505 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
506 #else
507 int amdgpu_si_support = 1;
508 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
509 #endif
510
511 module_param_named(si_support, amdgpu_si_support, int, 0444);
512 #endif
513
514 /**
515  * DOC: cik_support (int)
516  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
517  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
518  * otherwise using amdgpu driver.
519  */
520 #ifdef CONFIG_DRM_AMDGPU_CIK
521
522 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
523 int amdgpu_cik_support = 0;
524 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
525 #else
526 int amdgpu_cik_support = 1;
527 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
528 #endif
529
530 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
531 #endif
532
533 /**
534  * DOC: smu_memory_pool_size (uint)
535  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
536  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
537  */
538 MODULE_PARM_DESC(smu_memory_pool_size,
539         "reserve gtt for smu debug usage, 0 = disable,"
540                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
541 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
542
543 /**
544  * DOC: async_gfx_ring (int)
545  * It is used to enable gfx rings that could be configured with different prioritites or equal priorities
546  */
547 MODULE_PARM_DESC(async_gfx_ring,
548         "Asynchronous GFX rings that could be configured with either different priorities (HP3D ring and LP3D ring), or equal priorities (0 = disabled, 1 = enabled (default))");
549 module_param_named(async_gfx_ring, amdgpu_async_gfx_ring, int, 0444);
550
551 /**
552  * DOC: mcbp (int)
553  * It is used to enable mid command buffer preemption. (0 = disabled (default), 1 = enabled)
554  */
555 MODULE_PARM_DESC(mcbp,
556         "Enable Mid-command buffer preemption (0 = disabled (default), 1 = enabled)");
557 module_param_named(mcbp, amdgpu_mcbp, int, 0444);
558
559 /**
560  * DOC: discovery (int)
561  * Allow driver to discover hardware IP information from IP Discovery table at the top of VRAM.
562  * (-1 = auto (default), 0 = disabled, 1 = enabled)
563  */
564 MODULE_PARM_DESC(discovery,
565         "Allow driver to discover hardware IPs from IP Discovery table at the top of VRAM");
566 module_param_named(discovery, amdgpu_discovery, int, 0444);
567
568 /**
569  * DOC: mes (int)
570  * Enable Micro Engine Scheduler. This is a new hw scheduling engine for gfx, sdma, and compute.
571  * (0 = disabled (default), 1 = enabled)
572  */
573 MODULE_PARM_DESC(mes,
574         "Enable Micro Engine Scheduler (0 = disabled (default), 1 = enabled)");
575 module_param_named(mes, amdgpu_mes, int, 0444);
576
577 MODULE_PARM_DESC(noretry,
578         "Disable retry faults (0 = retry enabled, 1 = retry disabled (default))");
579 module_param_named(noretry, amdgpu_noretry, int, 0644);
580
581 /**
582  * DOC: force_asic_type (int)
583  * A non negative value used to specify the asic type for all supported GPUs.
584  */
585 MODULE_PARM_DESC(force_asic_type,
586         "A non negative value used to specify the asic type for all supported GPUs");
587 module_param_named(force_asic_type, amdgpu_force_asic_type, int, 0444);
588
589
590
591 #ifdef CONFIG_HSA_AMD
592 /**
593  * DOC: sched_policy (int)
594  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
595  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
596  * assigns queues to HQDs.
597  */
598 int sched_policy = KFD_SCHED_POLICY_HWS;
599 module_param(sched_policy, int, 0444);
600 MODULE_PARM_DESC(sched_policy,
601         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
602
603 /**
604  * DOC: hws_max_conc_proc (int)
605  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
606  * number of VMIDs assigned to the HWS, which is also the default.
607  */
608 int hws_max_conc_proc = 8;
609 module_param(hws_max_conc_proc, int, 0444);
610 MODULE_PARM_DESC(hws_max_conc_proc,
611         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
612
613 /**
614  * DOC: cwsr_enable (int)
615  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
616  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
617  * disables it.
618  */
619 int cwsr_enable = 1;
620 module_param(cwsr_enable, int, 0444);
621 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
622
623 /**
624  * DOC: max_num_of_queues_per_device (int)
625  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
626  * is 4096.
627  */
628 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
629 module_param(max_num_of_queues_per_device, int, 0444);
630 MODULE_PARM_DESC(max_num_of_queues_per_device,
631         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
632
633 /**
634  * DOC: send_sigterm (int)
635  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
636  * but just print errors on dmesg. Setting 1 enables sending sigterm.
637  */
638 int send_sigterm;
639 module_param(send_sigterm, int, 0444);
640 MODULE_PARM_DESC(send_sigterm,
641         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
642
643 /**
644  * DOC: debug_largebar (int)
645  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
646  * system. This limits the VRAM size reported to ROCm applications to the visible
647  * size, usually 256MB.
648  * Default value is 0, diabled.
649  */
650 int debug_largebar;
651 module_param(debug_largebar, int, 0444);
652 MODULE_PARM_DESC(debug_largebar,
653         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
654
655 /**
656  * DOC: ignore_crat (int)
657  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
658  * table to get information about AMD APUs. This option can serve as a workaround on
659  * systems with a broken CRAT table.
660  */
661 int ignore_crat;
662 module_param(ignore_crat, int, 0444);
663 MODULE_PARM_DESC(ignore_crat,
664         "Ignore CRAT table during KFD initialization (0 = use CRAT (default), 1 = ignore CRAT)");
665
666 /**
667  * DOC: halt_if_hws_hang (int)
668  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
669  * Setting 1 enables halt on hang.
670  */
671 int halt_if_hws_hang;
672 module_param(halt_if_hws_hang, int, 0644);
673 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
674
675 /**
676  * DOC: hws_gws_support(bool)
677  * Whether HWS support gws barriers. Default value: false (not supported)
678  * This will be replaced with a MEC firmware version check once firmware
679  * is ready
680  */
681 bool hws_gws_support;
682 module_param(hws_gws_support, bool, 0444);
683 MODULE_PARM_DESC(hws_gws_support, "MEC FW support gws barriers (false = not supported (Default), true = supported)");
684
685 /**
686   * DOC: queue_preemption_timeout_ms (int)
687   * queue preemption timeout in ms (1 = Minimum, 9000 = default)
688   */
689 int queue_preemption_timeout_ms = 9000;
690 module_param(queue_preemption_timeout_ms, int, 0644);
691 MODULE_PARM_DESC(queue_preemption_timeout_ms, "queue preemption timeout in ms (1 = Minimum, 9000 = default)");
692 #endif
693
694 /**
695  * DOC: dcfeaturemask (uint)
696  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
697  * The default is the current set of stable display features.
698  */
699 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
700 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
701
702 /**
703  * DOC: abmlevel (uint)
704  * Override the default ABM (Adaptive Backlight Management) level used for DC
705  * enabled hardware. Requires DMCU to be supported and loaded.
706  * Valid levels are 0-4. A value of 0 indicates that ABM should be disabled by
707  * default. Values 1-4 control the maximum allowable brightness reduction via
708  * the ABM algorithm, with 1 being the least reduction and 4 being the most
709  * reduction.
710  *
711  * Defaults to 0, or disabled. Userspace can still override this level later
712  * after boot.
713  */
714 uint amdgpu_dm_abm_level = 0;
715 MODULE_PARM_DESC(abmlevel, "ABM level (0 = off (default), 1-4 = backlight reduction level) ");
716 module_param_named(abmlevel, amdgpu_dm_abm_level, uint, 0444);
717
718 static const struct pci_device_id pciidlist[] = {
719 #ifdef  CONFIG_DRM_AMDGPU_SI
720         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
721         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
722         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
723         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
724         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
725         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
726         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
727         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
728         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
729         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
730         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
731         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
732         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
733         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
734         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
735         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
736         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
737         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
738         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
739         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
740         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
741         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
742         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
743         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
744         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
745         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
746         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
747         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
748         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
749         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
750         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
751         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
752         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
753         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
754         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
755         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
756         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
757         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
758         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
759         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
760         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
761         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
762         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
763         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
764         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
765         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
766         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
767         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
768         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
769         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
770         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
771         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
772         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
773         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
774         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
775         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
776         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
777         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
778         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
779         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
780         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
781         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
782         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
783         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
784         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
785         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
786         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
787         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
788         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
789         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
790         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
791         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
792 #endif
793 #ifdef CONFIG_DRM_AMDGPU_CIK
794         /* Kaveri */
795         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
796         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
797         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
798         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
799         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
800         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
801         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
802         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
803         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
804         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
805         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
806         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
807         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
808         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
809         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
810         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
811         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
812         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
813         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
814         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
815         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
816         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
817         /* Bonaire */
818         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
819         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
820         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
821         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
822         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
823         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
824         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
825         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
826         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
827         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
828         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
829         /* Hawaii */
830         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
831         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
832         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
833         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
834         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
835         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
836         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
837         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
838         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
839         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
840         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
841         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
842         /* Kabini */
843         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
844         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
845         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
846         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
847         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
848         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
849         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
850         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
851         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
852         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
853         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
854         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
855         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
856         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
857         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
858         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
859         /* mullins */
860         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
861         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
862         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
863         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
864         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
865         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
866         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
867         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
868         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
869         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
870         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
871         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
872         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
873         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
874         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
875         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
876 #endif
877         /* topaz */
878         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
879         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
880         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
881         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
882         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
883         /* tonga */
884         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
885         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
886         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
887         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
888         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
889         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
890         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
891         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
892         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
893         /* fiji */
894         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
895         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
896         /* carrizo */
897         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
898         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
899         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
900         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
901         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
902         /* stoney */
903         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
904         /* Polaris11 */
905         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
906         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
907         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
908         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
909         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
910         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
911         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
912         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
913         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
914         /* Polaris10 */
915         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
916         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
917         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
918         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
919         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
920         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
921         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
922         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
923         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
924         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
925         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
926         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
927         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
928         /* Polaris12 */
929         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
930         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
931         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
932         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
933         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
934         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
935         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
936         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
937         /* VEGAM */
938         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
939         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
940         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
941         /* Vega 10 */
942         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
943         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
944         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
945         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
946         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
947         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
948         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
949         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
950         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
951         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
952         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
953         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
954         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
955         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
956         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
957         /* Vega 12 */
958         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
959         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
960         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
961         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
962         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
963         /* Vega 20 */
964         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
965         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
966         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
967         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
968         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
969         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
970         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
971         /* Raven */
972         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
973         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
974         /* Arcturus */
975         {0x1002, 0x738C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
976         {0x1002, 0x7388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
977         {0x1002, 0x738E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
978         {0x1002, 0x7390, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
979         /* Navi10 */
980         {0x1002, 0x7310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
981         {0x1002, 0x7312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
982         {0x1002, 0x7318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
983         {0x1002, 0x7319, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
984         {0x1002, 0x731A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
985         {0x1002, 0x731B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
986         {0x1002, 0x731F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
987         /* Navi14 */
988         {0x1002, 0x7340, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
989         {0x1002, 0x7341, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
990         {0x1002, 0x7347, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
991
992         /* Renoir */
993         {0x1002, 0x1636, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU|AMD_EXP_HW_SUPPORT},
994
995         /* Navi12 */
996         {0x1002, 0x7360, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12|AMD_EXP_HW_SUPPORT},
997         {0x1002, 0x7362, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12|AMD_EXP_HW_SUPPORT},
998
999         {0, 0, 0}
1000 };
1001
1002 MODULE_DEVICE_TABLE(pci, pciidlist);
1003
1004 static struct drm_driver kms_driver;
1005
1006 static int amdgpu_pci_probe(struct pci_dev *pdev,
1007                             const struct pci_device_id *ent)
1008 {
1009         struct drm_device *dev;
1010         unsigned long flags = ent->driver_data;
1011         int ret, retry = 0;
1012         bool supports_atomic = false;
1013
1014         if (!amdgpu_virtual_display &&
1015             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
1016                 supports_atomic = true;
1017
1018         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
1019                 DRM_INFO("This hardware requires experimental hardware support.\n"
1020                          "See modparam exp_hw_support\n");
1021                 return -ENODEV;
1022         }
1023
1024         /* Get rid of things like offb */
1025         ret = drm_fb_helper_remove_conflicting_pci_framebuffers(pdev, 0, "amdgpudrmfb");
1026         if (ret)
1027                 return ret;
1028
1029         dev = drm_dev_alloc(&kms_driver, &pdev->dev);
1030         if (IS_ERR(dev))
1031                 return PTR_ERR(dev);
1032
1033         if (!supports_atomic)
1034                 dev->driver_features &= ~DRIVER_ATOMIC;
1035
1036         ret = pci_enable_device(pdev);
1037         if (ret)
1038                 goto err_free;
1039
1040         dev->pdev = pdev;
1041
1042         pci_set_drvdata(pdev, dev);
1043
1044 retry_init:
1045         ret = drm_dev_register(dev, ent->driver_data);
1046         if (ret == -EAGAIN && ++retry <= 3) {
1047                 DRM_INFO("retry init %d\n", retry);
1048                 /* Don't request EX mode too frequently which is attacking */
1049                 msleep(5000);
1050                 goto retry_init;
1051         } else if (ret)
1052                 goto err_pci;
1053
1054         return 0;
1055
1056 err_pci:
1057         pci_disable_device(pdev);
1058 err_free:
1059         drm_dev_put(dev);
1060         return ret;
1061 }
1062
1063 static void
1064 amdgpu_pci_remove(struct pci_dev *pdev)
1065 {
1066         struct drm_device *dev = pci_get_drvdata(pdev);
1067
1068 #ifdef MODULE
1069         if (THIS_MODULE->state != MODULE_STATE_GOING)
1070 #endif
1071                 DRM_ERROR("Hotplug removal is not supported\n");
1072         drm_dev_unplug(dev);
1073         drm_dev_put(dev);
1074         pci_disable_device(pdev);
1075         pci_set_drvdata(pdev, NULL);
1076 }
1077
1078 static void
1079 amdgpu_pci_shutdown(struct pci_dev *pdev)
1080 {
1081         struct drm_device *dev = pci_get_drvdata(pdev);
1082         struct amdgpu_device *adev = dev->dev_private;
1083
1084         if (amdgpu_ras_intr_triggered())
1085                 return;
1086
1087         /* if we are running in a VM, make sure the device
1088          * torn down properly on reboot/shutdown.
1089          * unfortunately we can't detect certain
1090          * hypervisors so just do this all the time.
1091          */
1092         adev->mp1_state = PP_MP1_STATE_UNLOAD;
1093         amdgpu_device_ip_suspend(adev);
1094         adev->mp1_state = PP_MP1_STATE_NONE;
1095 }
1096
1097 static int amdgpu_pmops_suspend(struct device *dev)
1098 {
1099         struct drm_device *drm_dev = dev_get_drvdata(dev);
1100
1101         return amdgpu_device_suspend(drm_dev, true, true);
1102 }
1103
1104 static int amdgpu_pmops_resume(struct device *dev)
1105 {
1106         struct drm_device *drm_dev = dev_get_drvdata(dev);
1107
1108         /* GPU comes up enabled by the bios on resume */
1109         if (amdgpu_device_is_px(drm_dev)) {
1110                 pm_runtime_disable(dev);
1111                 pm_runtime_set_active(dev);
1112                 pm_runtime_enable(dev);
1113         }
1114
1115         return amdgpu_device_resume(drm_dev, true, true);
1116 }
1117
1118 static int amdgpu_pmops_freeze(struct device *dev)
1119 {
1120         struct drm_device *drm_dev = dev_get_drvdata(dev);
1121
1122         return amdgpu_device_suspend(drm_dev, false, true);
1123 }
1124
1125 static int amdgpu_pmops_thaw(struct device *dev)
1126 {
1127         struct drm_device *drm_dev = dev_get_drvdata(dev);
1128
1129         return amdgpu_device_resume(drm_dev, false, true);
1130 }
1131
1132 static int amdgpu_pmops_poweroff(struct device *dev)
1133 {
1134         struct drm_device *drm_dev = dev_get_drvdata(dev);
1135
1136         return amdgpu_device_suspend(drm_dev, true, true);
1137 }
1138
1139 static int amdgpu_pmops_restore(struct device *dev)
1140 {
1141         struct drm_device *drm_dev = dev_get_drvdata(dev);
1142
1143         return amdgpu_device_resume(drm_dev, false, true);
1144 }
1145
1146 static int amdgpu_pmops_runtime_suspend(struct device *dev)
1147 {
1148         struct pci_dev *pdev = to_pci_dev(dev);
1149         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1150         int ret;
1151
1152         if (!amdgpu_device_is_px(drm_dev)) {
1153                 pm_runtime_forbid(dev);
1154                 return -EBUSY;
1155         }
1156
1157         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1158         drm_kms_helper_poll_disable(drm_dev);
1159
1160         ret = amdgpu_device_suspend(drm_dev, false, false);
1161         pci_save_state(pdev);
1162         pci_disable_device(pdev);
1163         pci_ignore_hotplug(pdev);
1164         if (amdgpu_is_atpx_hybrid())
1165                 pci_set_power_state(pdev, PCI_D3cold);
1166         else if (!amdgpu_has_atpx_dgpu_power_cntl())
1167                 pci_set_power_state(pdev, PCI_D3hot);
1168         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
1169
1170         return 0;
1171 }
1172
1173 static int amdgpu_pmops_runtime_resume(struct device *dev)
1174 {
1175         struct pci_dev *pdev = to_pci_dev(dev);
1176         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1177         int ret;
1178
1179         if (!amdgpu_device_is_px(drm_dev))
1180                 return -EINVAL;
1181
1182         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1183
1184         if (amdgpu_is_atpx_hybrid() ||
1185             !amdgpu_has_atpx_dgpu_power_cntl())
1186                 pci_set_power_state(pdev, PCI_D0);
1187         pci_restore_state(pdev);
1188         ret = pci_enable_device(pdev);
1189         if (ret)
1190                 return ret;
1191         pci_set_master(pdev);
1192
1193         ret = amdgpu_device_resume(drm_dev, false, false);
1194         drm_kms_helper_poll_enable(drm_dev);
1195         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
1196         return 0;
1197 }
1198
1199 static int amdgpu_pmops_runtime_idle(struct device *dev)
1200 {
1201         struct drm_device *drm_dev = dev_get_drvdata(dev);
1202         struct drm_crtc *crtc;
1203
1204         if (!amdgpu_device_is_px(drm_dev)) {
1205                 pm_runtime_forbid(dev);
1206                 return -EBUSY;
1207         }
1208
1209         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
1210                 if (crtc->enabled) {
1211                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
1212                         return -EBUSY;
1213                 }
1214         }
1215
1216         pm_runtime_mark_last_busy(dev);
1217         pm_runtime_autosuspend(dev);
1218         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
1219         return 1;
1220 }
1221
1222 long amdgpu_drm_ioctl(struct file *filp,
1223                       unsigned int cmd, unsigned long arg)
1224 {
1225         struct drm_file *file_priv = filp->private_data;
1226         struct drm_device *dev;
1227         long ret;
1228         dev = file_priv->minor->dev;
1229         ret = pm_runtime_get_sync(dev->dev);
1230         if (ret < 0)
1231                 return ret;
1232
1233         ret = drm_ioctl(filp, cmd, arg);
1234
1235         pm_runtime_mark_last_busy(dev->dev);
1236         pm_runtime_put_autosuspend(dev->dev);
1237         return ret;
1238 }
1239
1240 static const struct dev_pm_ops amdgpu_pm_ops = {
1241         .suspend = amdgpu_pmops_suspend,
1242         .resume = amdgpu_pmops_resume,
1243         .freeze = amdgpu_pmops_freeze,
1244         .thaw = amdgpu_pmops_thaw,
1245         .poweroff = amdgpu_pmops_poweroff,
1246         .restore = amdgpu_pmops_restore,
1247         .runtime_suspend = amdgpu_pmops_runtime_suspend,
1248         .runtime_resume = amdgpu_pmops_runtime_resume,
1249         .runtime_idle = amdgpu_pmops_runtime_idle,
1250 };
1251
1252 static int amdgpu_flush(struct file *f, fl_owner_t id)
1253 {
1254         struct drm_file *file_priv = f->private_data;
1255         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
1256         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
1257
1258         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
1259         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
1260
1261         return timeout >= 0 ? 0 : timeout;
1262 }
1263
1264 static const struct file_operations amdgpu_driver_kms_fops = {
1265         .owner = THIS_MODULE,
1266         .open = drm_open,
1267         .flush = amdgpu_flush,
1268         .release = drm_release,
1269         .unlocked_ioctl = amdgpu_drm_ioctl,
1270         .mmap = amdgpu_mmap,
1271         .poll = drm_poll,
1272         .read = drm_read,
1273 #ifdef CONFIG_COMPAT
1274         .compat_ioctl = amdgpu_kms_compat_ioctl,
1275 #endif
1276 };
1277
1278 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
1279 {
1280         struct drm_file *file;
1281
1282         if (!filp)
1283                 return -EINVAL;
1284
1285         if (filp->f_op != &amdgpu_driver_kms_fops) {
1286                 return -EINVAL;
1287         }
1288
1289         file = filp->private_data;
1290         *fpriv = file->driver_priv;
1291         return 0;
1292 }
1293
1294 static bool
1295 amdgpu_get_crtc_scanout_position(struct drm_device *dev, unsigned int pipe,
1296                                  bool in_vblank_irq, int *vpos, int *hpos,
1297                                  ktime_t *stime, ktime_t *etime,
1298                                  const struct drm_display_mode *mode)
1299 {
1300         return amdgpu_display_get_crtc_scanoutpos(dev, pipe, 0, vpos, hpos,
1301                                                   stime, etime, mode);
1302 }
1303
1304 static struct drm_driver kms_driver = {
1305         .driver_features =
1306             DRIVER_USE_AGP | DRIVER_ATOMIC |
1307             DRIVER_GEM |
1308             DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ,
1309         .load = amdgpu_driver_load_kms,
1310         .open = amdgpu_driver_open_kms,
1311         .postclose = amdgpu_driver_postclose_kms,
1312         .lastclose = amdgpu_driver_lastclose_kms,
1313         .unload = amdgpu_driver_unload_kms,
1314         .get_vblank_counter = amdgpu_get_vblank_counter_kms,
1315         .enable_vblank = amdgpu_enable_vblank_kms,
1316         .disable_vblank = amdgpu_disable_vblank_kms,
1317         .get_vblank_timestamp = drm_calc_vbltimestamp_from_scanoutpos,
1318         .get_scanout_position = amdgpu_get_crtc_scanout_position,
1319         .irq_handler = amdgpu_irq_handler,
1320         .ioctls = amdgpu_ioctls_kms,
1321         .gem_free_object_unlocked = amdgpu_gem_object_free,
1322         .gem_open_object = amdgpu_gem_object_open,
1323         .gem_close_object = amdgpu_gem_object_close,
1324         .dumb_create = amdgpu_mode_dumb_create,
1325         .dumb_map_offset = amdgpu_mode_dumb_mmap,
1326         .fops = &amdgpu_driver_kms_fops,
1327
1328         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
1329         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
1330         .gem_prime_export = amdgpu_gem_prime_export,
1331         .gem_prime_import = amdgpu_gem_prime_import,
1332         .gem_prime_get_sg_table = amdgpu_gem_prime_get_sg_table,
1333         .gem_prime_import_sg_table = amdgpu_gem_prime_import_sg_table,
1334         .gem_prime_vmap = amdgpu_gem_prime_vmap,
1335         .gem_prime_vunmap = amdgpu_gem_prime_vunmap,
1336         .gem_prime_mmap = amdgpu_gem_prime_mmap,
1337
1338         .name = DRIVER_NAME,
1339         .desc = DRIVER_DESC,
1340         .date = DRIVER_DATE,
1341         .major = KMS_DRIVER_MAJOR,
1342         .minor = KMS_DRIVER_MINOR,
1343         .patchlevel = KMS_DRIVER_PATCHLEVEL,
1344 };
1345
1346 static struct pci_driver amdgpu_kms_pci_driver = {
1347         .name = DRIVER_NAME,
1348         .id_table = pciidlist,
1349         .probe = amdgpu_pci_probe,
1350         .remove = amdgpu_pci_remove,
1351         .shutdown = amdgpu_pci_shutdown,
1352         .driver.pm = &amdgpu_pm_ops,
1353 };
1354
1355
1356
1357 static int __init amdgpu_init(void)
1358 {
1359         int r;
1360
1361         if (vgacon_text_force()) {
1362                 DRM_ERROR("VGACON disables amdgpu kernel modesetting.\n");
1363                 return -EINVAL;
1364         }
1365
1366         r = amdgpu_sync_init();
1367         if (r)
1368                 goto error_sync;
1369
1370         r = amdgpu_fence_slab_init();
1371         if (r)
1372                 goto error_fence;
1373
1374         DRM_INFO("amdgpu kernel modesetting enabled.\n");
1375         kms_driver.num_ioctls = amdgpu_max_kms_ioctl;
1376         amdgpu_register_atpx_handler();
1377
1378         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
1379         amdgpu_amdkfd_init();
1380
1381         /* let modprobe override vga console setting */
1382         return pci_register_driver(&amdgpu_kms_pci_driver);
1383
1384 error_fence:
1385         amdgpu_sync_fini();
1386
1387 error_sync:
1388         return r;
1389 }
1390
1391 static void __exit amdgpu_exit(void)
1392 {
1393         amdgpu_amdkfd_fini();
1394         pci_unregister_driver(&amdgpu_kms_pci_driver);
1395         amdgpu_unregister_atpx_handler();
1396         amdgpu_sync_fini();
1397         amdgpu_fence_slab_fini();
1398 }
1399
1400 module_init(amdgpu_init);
1401 module_exit(amdgpu_exit);
1402
1403 MODULE_AUTHOR(DRIVER_AUTHOR);
1404 MODULE_DESCRIPTION(DRIVER_DESC);
1405 MODULE_LICENSE("GPL and additional rights");