]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_gmc.h
drm/amdgpu: correctly sign extend 48bit addresses v3
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_gmc.h
1 /*
2  * Copyright 2018 Advanced Micro Devices, Inc.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the
7  * "Software"), to deal in the Software without restriction, including
8  * without limitation the rights to use, copy, modify, merge, publish,
9  * distribute, sub license, and/or sell copies of the Software, and to
10  * permit persons to whom the Software is furnished to do so, subject to
11  * the following conditions:
12  *
13  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
14  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
15  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
16  * THE COPYRIGHT HOLDERS, AUTHORS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM,
17  * DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR
18  * OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE
19  * USE OR OTHER DEALINGS IN THE SOFTWARE.
20  *
21  * The above copyright notice and this permission notice (including the
22  * next paragraph) shall be included in all copies or substantial portions
23  * of the Software.
24  *
25  */
26 #ifndef __AMDGPU_GMC_H__
27 #define __AMDGPU_GMC_H__
28
29 #include <linux/types.h>
30
31 #include "amdgpu_irq.h"
32
33 /* VA hole for 48bit addresses on Vega10 */
34 #define AMDGPU_GMC_HOLE_START   0x0000800000000000ULL
35 #define AMDGPU_GMC_HOLE_END     0xffff800000000000ULL
36
37 /*
38  * Hardware is programmed as if the hole doesn't exists with start and end
39  * address values.
40  *
41  * This mask is used to remove the upper 16bits of the VA and so come up with
42  * the linear addr value.
43  */
44 #define AMDGPU_GMC_HOLE_MASK    0x0000ffffffffffffULL
45
46 struct firmware;
47
48 /*
49  * VMHUB structures, functions & helpers
50  */
51 struct amdgpu_vmhub {
52         uint32_t        ctx0_ptb_addr_lo32;
53         uint32_t        ctx0_ptb_addr_hi32;
54         uint32_t        vm_inv_eng0_req;
55         uint32_t        vm_inv_eng0_ack;
56         uint32_t        vm_context0_cntl;
57         uint32_t        vm_l2_pro_fault_status;
58         uint32_t        vm_l2_pro_fault_cntl;
59 };
60
61 /*
62  * GPU MC structures, functions & helpers
63  */
64 struct amdgpu_gmc_funcs {
65         /* flush the vm tlb via mmio */
66         void (*flush_gpu_tlb)(struct amdgpu_device *adev,
67                               uint32_t vmid);
68         /* flush the vm tlb via ring */
69         uint64_t (*emit_flush_gpu_tlb)(struct amdgpu_ring *ring, unsigned vmid,
70                                        uint64_t pd_addr);
71         /* Change the VMID -> PASID mapping */
72         void (*emit_pasid_mapping)(struct amdgpu_ring *ring, unsigned vmid,
73                                    unsigned pasid);
74         /* write pte/pde updates using the cpu */
75         int (*set_pte_pde)(struct amdgpu_device *adev,
76                            void *cpu_pt_addr, /* cpu addr of page table */
77                            uint32_t gpu_page_idx, /* pte/pde to update */
78                            uint64_t addr, /* addr to write into pte/pde */
79                            uint64_t flags); /* access flags */
80         /* enable/disable PRT support */
81         void (*set_prt)(struct amdgpu_device *adev, bool enable);
82         /* set pte flags based per asic */
83         uint64_t (*get_vm_pte_flags)(struct amdgpu_device *adev,
84                                      uint32_t flags);
85         /* get the pde for a given mc addr */
86         void (*get_vm_pde)(struct amdgpu_device *adev, int level,
87                            u64 *dst, u64 *flags);
88 };
89
90 struct amdgpu_gmc {
91         resource_size_t         aper_size;
92         resource_size_t         aper_base;
93         /* for some chips with <= 32MB we need to lie
94          * about vram size near mc fb location */
95         u64                     mc_vram_size;
96         u64                     visible_vram_size;
97         u64                     gart_size;
98         u64                     gart_start;
99         u64                     gart_end;
100         u64                     vram_start;
101         u64                     vram_end;
102         unsigned                vram_width;
103         u64                     real_vram_size;
104         int                     vram_mtrr;
105         u64                     mc_mask;
106         const struct firmware   *fw;    /* MC firmware */
107         uint32_t                fw_version;
108         struct amdgpu_irq_src   vm_fault;
109         uint32_t                vram_type;
110         uint32_t                srbm_soft_reset;
111         bool                    prt_warning;
112         uint64_t                stolen_size;
113         /* apertures */
114         u64                     shared_aperture_start;
115         u64                     shared_aperture_end;
116         u64                     private_aperture_start;
117         u64                     private_aperture_end;
118         /* protects concurrent invalidation */
119         spinlock_t              invalidate_lock;
120         bool                    translate_further;
121         struct kfd_vm_fault_info *vm_fault_info;
122         atomic_t                vm_fault_info_updated;
123
124         const struct amdgpu_gmc_funcs   *gmc_funcs;
125 };
126
127 #define amdgpu_gmc_flush_gpu_tlb(adev, vmid) (adev)->gmc.gmc_funcs->flush_gpu_tlb((adev), (vmid))
128 #define amdgpu_gmc_emit_flush_gpu_tlb(r, vmid, addr) (r)->adev->gmc.gmc_funcs->emit_flush_gpu_tlb((r), (vmid), (addr))
129 #define amdgpu_gmc_emit_pasid_mapping(r, vmid, pasid) (r)->adev->gmc.gmc_funcs->emit_pasid_mapping((r), (vmid), (pasid))
130 #define amdgpu_gmc_set_pte_pde(adev, pt, idx, addr, flags) (adev)->gmc.gmc_funcs->set_pte_pde((adev), (pt), (idx), (addr), (flags))
131 #define amdgpu_gmc_get_vm_pde(adev, level, dst, flags) (adev)->gmc.gmc_funcs->get_vm_pde((adev), (level), (dst), (flags))
132 #define amdgpu_gmc_get_pte_flags(adev, flags) (adev)->gmc.gmc_funcs->get_vm_pte_flags((adev),(flags))
133
134 /**
135  * amdgpu_gmc_vram_full_visible - Check if full VRAM is visible through the BAR
136  *
137  * @adev: amdgpu_device pointer
138  *
139  * Returns:
140  * True if full VRAM is visible through the BAR
141  */
142 static inline bool amdgpu_gmc_vram_full_visible(struct amdgpu_gmc *gmc)
143 {
144         WARN_ON(gmc->real_vram_size < gmc->visible_vram_size);
145
146         return (gmc->real_vram_size == gmc->visible_vram_size);
147 }
148
149 /**
150  * amdgpu_gmc_sign_extend - sign extend the given gmc address
151  *
152  * @addr: address to extend
153  */
154 static inline uint64_t amdgpu_gmc_sign_extend(uint64_t addr)
155 {
156         if (addr >= AMDGPU_GMC_HOLE_START)
157                 addr |= AMDGPU_GMC_HOLE_END;
158
159         return addr;
160 }
161
162 void amdgpu_gmc_get_pde_for_bo(struct amdgpu_bo *bo, int level,
163                                uint64_t *addr, uint64_t *flags);
164 uint64_t amdgpu_gmc_pd_addr(struct amdgpu_bo *bo);
165 void amdgpu_gmc_vram_location(struct amdgpu_device *adev, struct amdgpu_gmc *mc,
166                               u64 base);
167 void amdgpu_gmc_gart_location(struct amdgpu_device *adev,
168                               struct amdgpu_gmc *mc);
169
170 #endif