]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_ttm.h
drm/amdgpu: resolve bug in UMC 6 error counter query
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_ttm.h
1 /*
2  * Copyright 2016 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  */
23
24 #ifndef __AMDGPU_TTM_H__
25 #define __AMDGPU_TTM_H__
26
27 #include "amdgpu.h"
28 #include <drm/gpu_scheduler.h>
29
30 #define AMDGPU_PL_GDS           (TTM_PL_PRIV + 0)
31 #define AMDGPU_PL_GWS           (TTM_PL_PRIV + 1)
32 #define AMDGPU_PL_OA            (TTM_PL_PRIV + 2)
33
34 #define AMDGPU_PL_FLAG_GDS              (TTM_PL_FLAG_PRIV << 0)
35 #define AMDGPU_PL_FLAG_GWS              (TTM_PL_FLAG_PRIV << 1)
36 #define AMDGPU_PL_FLAG_OA               (TTM_PL_FLAG_PRIV << 2)
37
38 #define AMDGPU_GTT_MAX_TRANSFER_SIZE    512
39 #define AMDGPU_GTT_NUM_TRANSFER_WINDOWS 2
40
41 #define AMDGPU_POISON   0xd0bed0be
42
43 struct amdgpu_mman {
44         struct ttm_bo_device            bdev;
45         bool                            mem_global_referenced;
46         bool                            initialized;
47         void __iomem                    *aper_base_kaddr;
48
49 #if defined(CONFIG_DEBUG_FS)
50         struct dentry                   *debugfs_entries[8];
51 #endif
52
53         /* buffer handling */
54         const struct amdgpu_buffer_funcs        *buffer_funcs;
55         struct amdgpu_ring                      *buffer_funcs_ring;
56         bool                                    buffer_funcs_enabled;
57
58         struct mutex                            gtt_window_lock;
59         /* Scheduler entity for buffer moves */
60         struct drm_sched_entity                 entity;
61 };
62
63 struct amdgpu_copy_mem {
64         struct ttm_buffer_object        *bo;
65         struct ttm_mem_reg              *mem;
66         unsigned long                   offset;
67 };
68
69 /* Definitions for constance */
70 enum amdgpu_internal_constants
71 {
72         ONE_KiB = 0x400,
73         ONE_MiB = 0x100000,
74 };
75
76 extern const struct ttm_mem_type_manager_func amdgpu_gtt_mgr_func;
77 extern const struct ttm_mem_type_manager_func amdgpu_vram_mgr_func;
78
79 bool amdgpu_gtt_mgr_has_gart_addr(struct ttm_mem_reg *mem);
80 uint64_t amdgpu_gtt_mgr_usage(struct ttm_mem_type_manager *man);
81 int amdgpu_gtt_mgr_recover(struct ttm_mem_type_manager *man);
82
83 u64 amdgpu_vram_mgr_bo_visible_size(struct amdgpu_bo *bo);
84 uint64_t amdgpu_vram_mgr_usage(struct ttm_mem_type_manager *man);
85 uint64_t amdgpu_vram_mgr_vis_usage(struct ttm_mem_type_manager *man);
86
87 int amdgpu_ttm_init(struct amdgpu_device *adev);
88 void amdgpu_ttm_late_init(struct amdgpu_device *adev);
89 void amdgpu_ttm_fini(struct amdgpu_device *adev);
90 void amdgpu_ttm_set_buffer_funcs_status(struct amdgpu_device *adev,
91                                         bool enable);
92
93 int amdgpu_copy_buffer(struct amdgpu_ring *ring, uint64_t src_offset,
94                        uint64_t dst_offset, uint32_t byte_count,
95                        struct dma_resv *resv,
96                        struct dma_fence **fence, bool direct_submit,
97                        bool vm_needs_flush);
98 int amdgpu_ttm_copy_mem_to_mem(struct amdgpu_device *adev,
99                                struct amdgpu_copy_mem *src,
100                                struct amdgpu_copy_mem *dst,
101                                uint64_t size,
102                                struct dma_resv *resv,
103                                struct dma_fence **f);
104 int amdgpu_fill_buffer(struct amdgpu_bo *bo,
105                         uint32_t src_data,
106                         struct dma_resv *resv,
107                         struct dma_fence **fence);
108
109 int amdgpu_mmap(struct file *filp, struct vm_area_struct *vma);
110 int amdgpu_ttm_alloc_gart(struct ttm_buffer_object *bo);
111 int amdgpu_ttm_recover_gart(struct ttm_buffer_object *tbo);
112
113 #if IS_ENABLED(CONFIG_DRM_AMDGPU_USERPTR)
114 int amdgpu_ttm_tt_get_user_pages(struct amdgpu_bo *bo, struct page **pages);
115 bool amdgpu_ttm_tt_get_user_pages_done(struct ttm_tt *ttm);
116 #else
117 static inline int amdgpu_ttm_tt_get_user_pages(struct amdgpu_bo *bo,
118                                                struct page **pages)
119 {
120         return -EPERM;
121 }
122 static inline bool amdgpu_ttm_tt_get_user_pages_done(struct ttm_tt *ttm)
123 {
124         return false;
125 }
126 #endif
127
128 void amdgpu_ttm_tt_set_user_pages(struct ttm_tt *ttm, struct page **pages);
129 int amdgpu_ttm_tt_set_userptr(struct ttm_tt *ttm, uint64_t addr,
130                                      uint32_t flags);
131 bool amdgpu_ttm_tt_has_userptr(struct ttm_tt *ttm);
132 struct mm_struct *amdgpu_ttm_tt_get_usermm(struct ttm_tt *ttm);
133 bool amdgpu_ttm_tt_affect_userptr(struct ttm_tt *ttm, unsigned long start,
134                                   unsigned long end);
135 bool amdgpu_ttm_tt_userptr_invalidated(struct ttm_tt *ttm,
136                                        int *last_invalidated);
137 bool amdgpu_ttm_tt_is_userptr(struct ttm_tt *ttm);
138 bool amdgpu_ttm_tt_is_readonly(struct ttm_tt *ttm);
139 uint64_t amdgpu_ttm_tt_pde_flags(struct ttm_tt *ttm, struct ttm_mem_reg *mem);
140 uint64_t amdgpu_ttm_tt_pte_flags(struct amdgpu_device *adev, struct ttm_tt *ttm,
141                                  struct ttm_mem_reg *mem);
142
143 #endif