]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/ast/ast_drv.h
fab4b173dc49bbfc81c6feae93b53c97a2fe88c8
[linux.git] / drivers / gpu / drm / ast / ast_drv.h
1 /*
2  * Copyright 2012 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
13  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
14  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
15  * THE COPYRIGHT HOLDERS, AUTHORS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM,
16  * DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR
17  * OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE
18  * USE OR OTHER DEALINGS IN THE SOFTWARE.
19  *
20  * The above copyright notice and this permission notice (including the
21  * next paragraph) shall be included in all copies or substantial portions
22  * of the Software.
23  *
24  */
25 /*
26  * Authors: Dave Airlie <airlied@redhat.com>
27  */
28 #ifndef __AST_DRV_H__
29 #define __AST_DRV_H__
30
31 #include <drm/drm_fb_helper.h>
32
33 #include <drm/ttm/ttm_bo_api.h>
34 #include <drm/ttm/ttm_bo_driver.h>
35 #include <drm/ttm/ttm_placement.h>
36 #include <drm/ttm/ttm_memory.h>
37 #include <drm/ttm/ttm_module.h>
38
39 #include <linux/i2c.h>
40 #include <linux/i2c-algo-bit.h>
41
42 #define DRIVER_AUTHOR           "Dave Airlie"
43
44 #define DRIVER_NAME             "ast"
45 #define DRIVER_DESC             "AST"
46 #define DRIVER_DATE             "20120228"
47
48 #define DRIVER_MAJOR            0
49 #define DRIVER_MINOR            1
50 #define DRIVER_PATCHLEVEL       0
51
52 #define PCI_CHIP_AST2000 0x2000
53 #define PCI_CHIP_AST2100 0x2010
54 #define PCI_CHIP_AST1180 0x1180
55
56
57 enum ast_chip {
58         AST2000,
59         AST2100,
60         AST1100,
61         AST2200,
62         AST2150,
63         AST2300,
64         AST1180,
65 };
66
67 #define AST_DRAM_512Mx16 0
68 #define AST_DRAM_1Gx16   1
69 #define AST_DRAM_512Mx32 2
70 #define AST_DRAM_1Gx32   3
71 #define AST_DRAM_2Gx16   6
72 #define AST_DRAM_4Gx16   7
73
74 struct ast_fbdev;
75
76 struct ast_private {
77         struct drm_device *dev;
78
79         void __iomem *regs;
80         void __iomem *ioregs;
81
82         enum ast_chip chip;
83         bool vga2_clone;
84         uint32_t dram_bus_width;
85         uint32_t dram_type;
86         uint32_t mclk;
87         uint32_t vram_size;
88
89         struct ast_fbdev *fbdev;
90
91         int fb_mtrr;
92
93         struct {
94                 struct drm_global_reference mem_global_ref;
95                 struct ttm_bo_global_ref bo_global_ref;
96                 struct ttm_bo_device bdev;
97         } ttm;
98
99         struct drm_gem_object *cursor_cache;
100         uint64_t cursor_cache_gpu_addr;
101         /* Acces to this cache is protected by the crtc->mutex of the only crtc
102          * we have. */
103         struct ttm_bo_kmap_obj cache_kmap;
104         int next_cursor;
105         bool support_wide_screen;
106 };
107
108 int ast_driver_load(struct drm_device *dev, unsigned long flags);
109 int ast_driver_unload(struct drm_device *dev);
110
111 struct ast_gem_object;
112
113 #define AST_IO_AR_PORT_WRITE            (0x40)
114 #define AST_IO_MISC_PORT_WRITE          (0x42)
115 #define AST_IO_SEQ_PORT                 (0x44)
116 #define AST_DAC_INDEX_READ              (0x3c7)
117 #define AST_IO_DAC_INDEX_WRITE          (0x48)
118 #define AST_IO_DAC_DATA                 (0x49)
119 #define AST_IO_GR_PORT                  (0x4E)
120 #define AST_IO_CRTC_PORT                (0x54)
121 #define AST_IO_INPUT_STATUS1_READ       (0x5A)
122 #define AST_IO_MISC_PORT_READ           (0x4C)
123
124 #define __ast_read(x) \
125 static inline u##x ast_read##x(struct ast_private *ast, u32 reg) { \
126 u##x val = 0;\
127 val = ioread##x(ast->regs + reg); \
128 return val;\
129 }
130
131 __ast_read(8);
132 __ast_read(16);
133 __ast_read(32)
134
135 #define __ast_io_read(x) \
136 static inline u##x ast_io_read##x(struct ast_private *ast, u32 reg) { \
137 u##x val = 0;\
138 val = ioread##x(ast->ioregs + reg); \
139 return val;\
140 }
141
142 __ast_io_read(8);
143 __ast_io_read(16);
144 __ast_io_read(32);
145
146 #define __ast_write(x) \
147 static inline void ast_write##x(struct ast_private *ast, u32 reg, u##x val) {\
148         iowrite##x(val, ast->regs + reg);\
149         }
150
151 __ast_write(8);
152 __ast_write(16);
153 __ast_write(32);
154
155 #define __ast_io_write(x) \
156 static inline void ast_io_write##x(struct ast_private *ast, u32 reg, u##x val) {\
157         iowrite##x(val, ast->ioregs + reg);\
158         }
159
160 __ast_io_write(8);
161 __ast_io_write(16);
162 #undef __ast_io_write
163
164 static inline void ast_set_index_reg(struct ast_private *ast,
165                                      uint32_t base, uint8_t index,
166                                      uint8_t val)
167 {
168         ast_io_write16(ast, base, ((u16)val << 8) | index);
169 }
170
171 void ast_set_index_reg_mask(struct ast_private *ast,
172                             uint32_t base, uint8_t index,
173                             uint8_t mask, uint8_t val);
174 uint8_t ast_get_index_reg(struct ast_private *ast,
175                           uint32_t base, uint8_t index);
176 uint8_t ast_get_index_reg_mask(struct ast_private *ast,
177                                uint32_t base, uint8_t index, uint8_t mask);
178
179 static inline void ast_open_key(struct ast_private *ast)
180 {
181         ast_set_index_reg(ast, AST_IO_CRTC_PORT, 0x80, 0xA8);
182 }
183
184 #define AST_VIDMEM_SIZE_8M    0x00800000
185 #define AST_VIDMEM_SIZE_16M   0x01000000
186 #define AST_VIDMEM_SIZE_32M   0x02000000
187 #define AST_VIDMEM_SIZE_64M   0x04000000
188 #define AST_VIDMEM_SIZE_128M  0x08000000
189
190 #define AST_VIDMEM_DEFAULT_SIZE AST_VIDMEM_SIZE_8M
191
192 #define AST_MAX_HWC_WIDTH 64
193 #define AST_MAX_HWC_HEIGHT 64
194
195 #define AST_HWC_SIZE                (AST_MAX_HWC_WIDTH*AST_MAX_HWC_HEIGHT*2)
196 #define AST_HWC_SIGNATURE_SIZE      32
197
198 #define AST_DEFAULT_HWC_NUM 2
199 /* define for signature structure */
200 #define AST_HWC_SIGNATURE_CHECKSUM  0x00
201 #define AST_HWC_SIGNATURE_SizeX     0x04
202 #define AST_HWC_SIGNATURE_SizeY     0x08
203 #define AST_HWC_SIGNATURE_X         0x0C
204 #define AST_HWC_SIGNATURE_Y         0x10
205 #define AST_HWC_SIGNATURE_HOTSPOTX  0x14
206 #define AST_HWC_SIGNATURE_HOTSPOTY  0x18
207
208
209 struct ast_i2c_chan {
210         struct i2c_adapter adapter;
211         struct drm_device *dev;
212         struct i2c_algo_bit_data bit;
213 };
214
215 struct ast_connector {
216         struct drm_connector base;
217         struct ast_i2c_chan *i2c;
218 };
219
220 struct ast_crtc {
221         struct drm_crtc base;
222         u8 lut_r[256], lut_g[256], lut_b[256];
223         struct drm_gem_object *cursor_bo;
224         uint64_t cursor_addr;
225         int cursor_width, cursor_height;
226         u8 offset_x, offset_y;
227 };
228
229 struct ast_encoder {
230         struct drm_encoder base;
231 };
232
233 struct ast_framebuffer {
234         struct drm_framebuffer base;
235         struct drm_gem_object *obj;
236 };
237
238 struct ast_fbdev {
239         struct drm_fb_helper helper;
240         struct ast_framebuffer afb;
241         struct list_head fbdev_list;
242         void *sysram;
243         int size;
244         struct ttm_bo_kmap_obj mapping;
245         int x1, y1, x2, y2; /* dirty rect */
246         spinlock_t dirty_lock;
247 };
248
249 #define to_ast_crtc(x) container_of(x, struct ast_crtc, base)
250 #define to_ast_connector(x) container_of(x, struct ast_connector, base)
251 #define to_ast_encoder(x) container_of(x, struct ast_encoder, base)
252 #define to_ast_framebuffer(x) container_of(x, struct ast_framebuffer, base)
253
254 struct ast_vbios_stdtable {
255         u8 misc;
256         u8 seq[4];
257         u8 crtc[25];
258         u8 ar[20];
259         u8 gr[9];
260 };
261
262 struct ast_vbios_enhtable {
263         u32 ht;
264         u32 hde;
265         u32 hfp;
266         u32 hsync;
267         u32 vt;
268         u32 vde;
269         u32 vfp;
270         u32 vsync;
271         u32 dclk_index;
272         u32 flags;
273         u32 refresh_rate;
274         u32 refresh_rate_index;
275         u32 mode_id;
276 };
277
278 struct ast_vbios_dclk_info {
279         u8 param1;
280         u8 param2;
281         u8 param3;
282 };
283
284 struct ast_vbios_mode_info {
285         struct ast_vbios_stdtable *std_table;
286         struct ast_vbios_enhtable *enh_table;
287 };
288
289 extern int ast_mode_init(struct drm_device *dev);
290 extern void ast_mode_fini(struct drm_device *dev);
291
292 int ast_framebuffer_init(struct drm_device *dev,
293                          struct ast_framebuffer *ast_fb,
294                          struct drm_mode_fb_cmd2 *mode_cmd,
295                          struct drm_gem_object *obj);
296
297 int ast_fbdev_init(struct drm_device *dev);
298 void ast_fbdev_fini(struct drm_device *dev);
299 void ast_fbdev_set_suspend(struct drm_device *dev, int state);
300
301 struct ast_bo {
302         struct ttm_buffer_object bo;
303         struct ttm_placement placement;
304         struct ttm_bo_kmap_obj kmap;
305         struct drm_gem_object gem;
306         u32 placements[3];
307         int pin_count;
308 };
309 #define gem_to_ast_bo(gobj) container_of((gobj), struct ast_bo, gem)
310
311 static inline struct ast_bo *
312 ast_bo(struct ttm_buffer_object *bo)
313 {
314         return container_of(bo, struct ast_bo, bo);
315 }
316
317
318 #define to_ast_obj(x) container_of(x, struct ast_gem_object, base)
319
320 #define AST_MM_ALIGN_SHIFT 4
321 #define AST_MM_ALIGN_MASK ((1 << AST_MM_ALIGN_SHIFT) - 1)
322
323 extern int ast_dumb_create(struct drm_file *file,
324                            struct drm_device *dev,
325                            struct drm_mode_create_dumb *args);
326
327 extern void ast_gem_free_object(struct drm_gem_object *obj);
328 extern int ast_dumb_mmap_offset(struct drm_file *file,
329                                 struct drm_device *dev,
330                                 uint32_t handle,
331                                 uint64_t *offset);
332
333 #define DRM_FILE_PAGE_OFFSET (0x100000000ULL >> PAGE_SHIFT)
334
335 int ast_mm_init(struct ast_private *ast);
336 void ast_mm_fini(struct ast_private *ast);
337
338 int ast_bo_create(struct drm_device *dev, int size, int align,
339                   uint32_t flags, struct ast_bo **pastbo);
340
341 int ast_gem_create(struct drm_device *dev,
342                    u32 size, bool iskernel,
343                    struct drm_gem_object **obj);
344
345 int ast_bo_pin(struct ast_bo *bo, u32 pl_flag, u64 *gpu_addr);
346 int ast_bo_unpin(struct ast_bo *bo);
347
348 static inline int ast_bo_reserve(struct ast_bo *bo, bool no_wait)
349 {
350         int ret;
351
352         ret = ttm_bo_reserve(&bo->bo, true, no_wait, false, 0);
353         if (ret) {
354                 if (ret != -ERESTARTSYS && ret != -EBUSY)
355                         DRM_ERROR("reserve failed %p\n", bo);
356                 return ret;
357         }
358         return 0;
359 }
360
361 static inline void ast_bo_unreserve(struct ast_bo *bo)
362 {
363         ttm_bo_unreserve(&bo->bo);
364 }
365
366 void ast_ttm_placement(struct ast_bo *bo, int domain);
367 int ast_bo_push_sysram(struct ast_bo *bo);
368 int ast_mmap(struct file *filp, struct vm_area_struct *vma);
369
370 /* ast post */
371 void ast_post_gpu(struct drm_device *dev);
372 #endif