]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/i915/gvt/scheduler.h
drm/i915/gvt: vGPU schedule policy framework
[linux.git] / drivers / gpu / drm / i915 / gvt / scheduler.h
1 /*
2  * Copyright(c) 2011-2016 Intel Corporation. All rights reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
20  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
21  * SOFTWARE.
22  *
23  * Authors:
24  *    Zhi Wang <zhi.a.wang@intel.com>
25  *
26  * Contributors:
27  *    Ping Gao <ping.a.gao@intel.com>
28  *    Tina Zhang <tina.zhang@intel.com>
29  *    Chanbin Du <changbin.du@intel.com>
30  *    Min He <min.he@intel.com>
31  *    Bing Niu <bing.niu@intel.com>
32  *    Zhenyu Wang <zhenyuw@linux.intel.com>
33  *
34  */
35
36 #ifndef _GVT_SCHEDULER_H_
37 #define _GVT_SCHEDULER_H_
38
39 struct intel_gvt_workload_scheduler {
40         struct intel_vgpu *current_vgpu;
41         struct intel_vgpu *next_vgpu;
42         struct intel_vgpu_workload *current_workload[I915_NUM_ENGINES];
43         bool need_reschedule;
44
45         wait_queue_head_t workload_complete_wq;
46         struct task_struct *thread[I915_NUM_ENGINES];
47         wait_queue_head_t waitq[I915_NUM_ENGINES];
48
49         void *sched_data;
50         struct intel_gvt_sched_policy_ops *sched_ops;
51 };
52
53 struct intel_vgpu_workload {
54         struct intel_vgpu *vgpu;
55         int ring_id;
56         struct drm_i915_gem_request *req;
57         /* if this workload has been dispatched to i915? */
58         bool dispatched;
59         int status;
60
61         struct intel_vgpu_mm *shadow_mm;
62
63         /* different submission model may need different handler */
64         int (*prepare)(struct intel_vgpu_workload *);
65         int (*complete)(struct intel_vgpu_workload *);
66         struct list_head list;
67
68         /* execlist context information */
69         struct execlist_ctx_descriptor_format ctx_desc;
70         struct execlist_ring_context *ring_context;
71         unsigned long rb_head, rb_tail, rb_ctl, rb_start;
72         bool restore_inhibit;
73         struct intel_vgpu_elsp_dwords elsp_dwords;
74         bool emulate_schedule_in;
75         atomic_t shadow_ctx_active;
76         wait_queue_head_t shadow_ctx_status_wq;
77         u64 ring_context_gpa;
78 };
79
80 #define workload_q_head(vgpu, ring_id) \
81         (&(vgpu->workload_q_head[ring_id]))
82
83 #define queue_workload(workload) do { \
84         list_add_tail(&workload->list, \
85         workload_q_head(workload->vgpu, workload->ring_id)); \
86         wake_up(&workload->vgpu->gvt-> \
87         scheduler.waitq[workload->ring_id]); \
88 } while (0)
89
90 int intel_gvt_init_workload_scheduler(struct intel_gvt *gvt);
91
92 void intel_gvt_clean_workload_scheduler(struct intel_gvt *gvt);
93
94 void intel_gvt_wait_vgpu_idle(struct intel_vgpu *vgpu);
95
96 int intel_vgpu_init_gvt_context(struct intel_vgpu *vgpu);
97
98 void intel_vgpu_clean_gvt_context(struct intel_vgpu *vgpu);
99
100 #endif