]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/i915/i915_reg.h
drm/i915/icl: Gen11 forcewake support
[linux.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 /**
29  * DOC: The i915 register macro definition style guide
30  *
31  * Follow the style described here for new macros, and while changing existing
32  * macros. Do **not** mass change existing definitions just to update the style.
33  *
34  * Layout
35  * ''''''
36  *
37  * Keep helper macros near the top. For example, _PIPE() and friends.
38  *
39  * Prefix macros that generally should not be used outside of this file with
40  * underscore '_'. For example, _PIPE() and friends, single instances of
41  * registers that are defined solely for the use by function-like macros.
42  *
43  * Avoid using the underscore prefixed macros outside of this file. There are
44  * exceptions, but keep them to a minimum.
45  *
46  * There are two basic types of register definitions: Single registers and
47  * register groups. Register groups are registers which have two or more
48  * instances, for example one per pipe, port, transcoder, etc. Register groups
49  * should be defined using function-like macros.
50  *
51  * For single registers, define the register offset first, followed by register
52  * contents.
53  *
54  * For register groups, define the register instance offsets first, prefixed
55  * with underscore, followed by a function-like macro choosing the right
56  * instance based on the parameter, followed by register contents.
57  *
58  * Define the register contents (i.e. bit and bit field macros) from most
59  * significant to least significant bit. Indent the register content macros
60  * using two extra spaces between ``#define`` and the macro name.
61  *
62  * For bit fields, define a ``_MASK`` and a ``_SHIFT`` macro. Define bit field
63  * contents so that they are already shifted in place, and can be directly
64  * OR'd. For convenience, function-like macros may be used to define bit fields,
65  * but do note that the macros may be needed to read as well as write the
66  * register contents.
67  *
68  * Define bits using ``(1 << N)`` instead of ``BIT(N)``. We may change this in
69  * the future, but this is the prevailing style. Do **not** add ``_BIT`` suffix
70  * to the name.
71  *
72  * Group the register and its contents together without blank lines, separate
73  * from other registers and their contents with one blank line.
74  *
75  * Indent macro values from macro names using TABs. Align values vertically. Use
76  * braces in macro values as needed to avoid unintended precedence after macro
77  * substitution. Use spaces in macro values according to kernel coding
78  * style. Use lower case in hexadecimal values.
79  *
80  * Naming
81  * ''''''
82  *
83  * Try to name registers according to the specs. If the register name changes in
84  * the specs from platform to another, stick to the original name.
85  *
86  * Try to re-use existing register macro definitions. Only add new macros for
87  * new register offsets, or when the register contents have changed enough to
88  * warrant a full redefinition.
89  *
90  * When a register macro changes for a new platform, prefix the new macro using
91  * the platform acronym or generation. For example, ``SKL_`` or ``GEN8_``. The
92  * prefix signifies the start platform/generation using the register.
93  *
94  * When a bit (field) macro changes or gets added for a new platform, while
95  * retaining the existing register macro, add a platform acronym or generation
96  * suffix to the name. For example, ``_SKL`` or ``_GEN8``.
97  *
98  * Examples
99  * ''''''''
100  *
101  * (Note that the values in the example are indented using spaces instead of
102  * TABs to avoid misalignment in generated documentation. Use TABs in the
103  * definitions.)::
104  *
105  *  #define _FOO_A                      0xf000
106  *  #define _FOO_B                      0xf001
107  *  #define FOO(pipe)                   _MMIO_PIPE(pipe, _FOO_A, _FOO_B)
108  *  #define   FOO_ENABLE                (1 << 31)
109  *  #define   FOO_MODE_MASK             (0xf << 16)
110  *  #define   FOO_MODE_SHIFT            16
111  *  #define   FOO_MODE_BAR              (0 << 16)
112  *  #define   FOO_MODE_BAZ              (1 << 16)
113  *  #define   FOO_MODE_QUX_SNB          (2 << 16)
114  *
115  *  #define BAR                         _MMIO(0xb000)
116  *  #define GEN8_BAR                    _MMIO(0xb888)
117  */
118
119 typedef struct {
120         uint32_t reg;
121 } i915_reg_t;
122
123 #define _MMIO(r) ((const i915_reg_t){ .reg = (r) })
124
125 #define INVALID_MMIO_REG _MMIO(0)
126
127 static inline uint32_t i915_mmio_reg_offset(i915_reg_t reg)
128 {
129         return reg.reg;
130 }
131
132 static inline bool i915_mmio_reg_equal(i915_reg_t a, i915_reg_t b)
133 {
134         return i915_mmio_reg_offset(a) == i915_mmio_reg_offset(b);
135 }
136
137 static inline bool i915_mmio_reg_valid(i915_reg_t reg)
138 {
139         return !i915_mmio_reg_equal(reg, INVALID_MMIO_REG);
140 }
141
142 #define _PICK(__index, ...) (((const u32 []){ __VA_ARGS__ })[__index])
143
144 #define _PIPE(pipe, a, b) ((a) + (pipe)*((b)-(a)))
145 #define _MMIO_PIPE(pipe, a, b) _MMIO(_PIPE(pipe, a, b))
146 #define _PLANE(plane, a, b) _PIPE(plane, a, b)
147 #define _MMIO_PLANE(plane, a, b) _MMIO_PIPE(plane, a, b)
148 #define _TRANS(tran, a, b) ((a) + (tran)*((b)-(a)))
149 #define _MMIO_TRANS(tran, a, b) _MMIO(_TRANS(tran, a, b))
150 #define _PORT(port, a, b) ((a) + (port)*((b)-(a)))
151 #define _MMIO_PORT(port, a, b) _MMIO(_PORT(port, a, b))
152 #define _MMIO_PIPE3(pipe, a, b, c) _MMIO(_PICK(pipe, a, b, c))
153 #define _MMIO_PORT3(pipe, a, b, c) _MMIO(_PICK(pipe, a, b, c))
154 #define _PLL(pll, a, b) ((a) + (pll)*((b)-(a)))
155 #define _MMIO_PLL(pll, a, b) _MMIO(_PLL(pll, a, b))
156 #define _MMIO_PORT6(port, a, b, c, d, e, f) _MMIO(_PICK(port, a, b, c, d, e, f))
157 #define _MMIO_PORT6_LN(port, ln, a0, a1, b, c, d, e, f)                 \
158         _MMIO(_PICK(port, a0, b, c, d, e, f) + (ln * (a1 - a0)))
159 #define _PHY3(phy, ...) _PICK(phy, __VA_ARGS__)
160 #define _MMIO_PHY3(phy, a, b, c) _MMIO(_PHY3(phy, a, b, c))
161
162 #define _MASKED_FIELD(mask, value) ({                                      \
163         if (__builtin_constant_p(mask))                                    \
164                 BUILD_BUG_ON_MSG(((mask) & 0xffff0000), "Incorrect mask"); \
165         if (__builtin_constant_p(value))                                   \
166                 BUILD_BUG_ON_MSG((value) & 0xffff0000, "Incorrect value"); \
167         if (__builtin_constant_p(mask) && __builtin_constant_p(value))     \
168                 BUILD_BUG_ON_MSG((value) & ~(mask),                        \
169                                  "Incorrect value for mask");              \
170         (mask) << 16 | (value); })
171 #define _MASKED_BIT_ENABLE(a)   ({ typeof(a) _a = (a); _MASKED_FIELD(_a, _a); })
172 #define _MASKED_BIT_DISABLE(a)  (_MASKED_FIELD((a), 0))
173
174 /* Engine ID */
175
176 #define RCS_HW          0
177 #define VCS_HW          1
178 #define BCS_HW          2
179 #define VECS_HW         3
180 #define VCS2_HW         4
181 #define VCS3_HW         6
182 #define VCS4_HW         7
183 #define VECS2_HW        12
184
185 /* Engine class */
186
187 #define RENDER_CLASS            0
188 #define VIDEO_DECODE_CLASS      1
189 #define VIDEO_ENHANCEMENT_CLASS 2
190 #define COPY_ENGINE_CLASS       3
191 #define OTHER_CLASS             4
192 #define MAX_ENGINE_CLASS        4
193
194 #define MAX_ENGINE_INSTANCE    3
195
196 /* PCI config space */
197
198 #define MCHBAR_I915 0x44
199 #define MCHBAR_I965 0x48
200 #define MCHBAR_SIZE (4 * 4096)
201
202 #define DEVEN 0x54
203 #define   DEVEN_MCHBAR_EN (1 << 28)
204
205 /* BSM in include/drm/i915_drm.h */
206
207 #define HPLLCC  0xc0 /* 85x only */
208 #define   GC_CLOCK_CONTROL_MASK         (0x7 << 0)
209 #define   GC_CLOCK_133_200              (0 << 0)
210 #define   GC_CLOCK_100_200              (1 << 0)
211 #define   GC_CLOCK_100_133              (2 << 0)
212 #define   GC_CLOCK_133_266              (3 << 0)
213 #define   GC_CLOCK_133_200_2            (4 << 0)
214 #define   GC_CLOCK_133_266_2            (5 << 0)
215 #define   GC_CLOCK_166_266              (6 << 0)
216 #define   GC_CLOCK_166_250              (7 << 0)
217
218 #define I915_GDRST 0xc0 /* PCI config register */
219 #define   GRDOM_FULL            (0 << 2)
220 #define   GRDOM_RENDER          (1 << 2)
221 #define   GRDOM_MEDIA           (3 << 2)
222 #define   GRDOM_MASK            (3 << 2)
223 #define   GRDOM_RESET_STATUS    (1 << 1)
224 #define   GRDOM_RESET_ENABLE    (1 << 0)
225
226 /* BSpec only has register offset, PCI device and bit found empirically */
227 #define I830_CLOCK_GATE 0xc8 /* device 0 */
228 #define   I830_L2_CACHE_CLOCK_GATE_DISABLE      (1 << 2)
229
230 #define GCDGMBUS 0xcc
231
232 #define GCFGC2  0xda
233 #define GCFGC   0xf0 /* 915+ only */
234 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
235 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
236 #define   GC_DISPLAY_CLOCK_333_320_MHZ  (4 << 4)
237 #define   GC_DISPLAY_CLOCK_267_MHZ_PNV  (0 << 4)
238 #define   GC_DISPLAY_CLOCK_333_MHZ_PNV  (1 << 4)
239 #define   GC_DISPLAY_CLOCK_444_MHZ_PNV  (2 << 4)
240 #define   GC_DISPLAY_CLOCK_200_MHZ_PNV  (5 << 4)
241 #define   GC_DISPLAY_CLOCK_133_MHZ_PNV  (6 << 4)
242 #define   GC_DISPLAY_CLOCK_167_MHZ_PNV  (7 << 4)
243 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
244 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
245 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
246 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
247 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
248 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
249 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
250 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
251 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
252 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
253 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
254 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
255 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
256 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
257 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
258 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
259 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
260 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
261 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
262 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
263
264 #define ASLE    0xe4
265 #define ASLS    0xfc
266
267 #define SWSCI   0xe8
268 #define   SWSCI_SCISEL  (1 << 15)
269 #define   SWSCI_GSSCIE  (1 << 0)
270
271 #define LBPC 0xf4 /* legacy/combination backlight modes, also called LBB */
272
273
274 #define ILK_GDSR _MMIO(MCHBAR_MIRROR_BASE + 0x2ca4)
275 #define  ILK_GRDOM_FULL         (0<<1)
276 #define  ILK_GRDOM_RENDER       (1<<1)
277 #define  ILK_GRDOM_MEDIA        (3<<1)
278 #define  ILK_GRDOM_MASK         (3<<1)
279 #define  ILK_GRDOM_RESET_ENABLE (1<<0)
280
281 #define GEN6_MBCUNIT_SNPCR      _MMIO(0x900c) /* for LLC config */
282 #define   GEN6_MBC_SNPCR_SHIFT  21
283 #define   GEN6_MBC_SNPCR_MASK   (3<<21)
284 #define   GEN6_MBC_SNPCR_MAX    (0<<21)
285 #define   GEN6_MBC_SNPCR_MED    (1<<21)
286 #define   GEN6_MBC_SNPCR_LOW    (2<<21)
287 #define   GEN6_MBC_SNPCR_MIN    (3<<21) /* only 1/16th of the cache is shared */
288
289 #define VLV_G3DCTL              _MMIO(0x9024)
290 #define VLV_GSCKGCTL            _MMIO(0x9028)
291
292 #define GEN6_MBCTL              _MMIO(0x0907c)
293 #define   GEN6_MBCTL_ENABLE_BOOT_FETCH  (1 << 4)
294 #define   GEN6_MBCTL_CTX_FETCH_NEEDED   (1 << 3)
295 #define   GEN6_MBCTL_BME_UPDATE_ENABLE  (1 << 2)
296 #define   GEN6_MBCTL_MAE_UPDATE_ENABLE  (1 << 1)
297 #define   GEN6_MBCTL_BOOT_FETCH_MECH    (1 << 0)
298
299 #define GEN6_GDRST      _MMIO(0x941c)
300 #define  GEN6_GRDOM_FULL                (1 << 0)
301 #define  GEN6_GRDOM_RENDER              (1 << 1)
302 #define  GEN6_GRDOM_MEDIA               (1 << 2)
303 #define  GEN6_GRDOM_BLT                 (1 << 3)
304 #define  GEN6_GRDOM_VECS                (1 << 4)
305 #define  GEN9_GRDOM_GUC                 (1 << 5)
306 #define  GEN8_GRDOM_MEDIA2              (1 << 7)
307
308 #define RING_PP_DIR_BASE(engine)        _MMIO((engine)->mmio_base+0x228)
309 #define RING_PP_DIR_BASE_READ(engine)   _MMIO((engine)->mmio_base+0x518)
310 #define RING_PP_DIR_DCLV(engine)        _MMIO((engine)->mmio_base+0x220)
311 #define   PP_DIR_DCLV_2G                0xffffffff
312
313 #define GEN8_RING_PDP_UDW(engine, n)    _MMIO((engine)->mmio_base+0x270 + (n) * 8 + 4)
314 #define GEN8_RING_PDP_LDW(engine, n)    _MMIO((engine)->mmio_base+0x270 + (n) * 8)
315
316 #define GEN8_R_PWR_CLK_STATE            _MMIO(0x20C8)
317 #define   GEN8_RPCS_ENABLE              (1 << 31)
318 #define   GEN8_RPCS_S_CNT_ENABLE        (1 << 18)
319 #define   GEN8_RPCS_S_CNT_SHIFT         15
320 #define   GEN8_RPCS_S_CNT_MASK          (0x7 << GEN8_RPCS_S_CNT_SHIFT)
321 #define   GEN8_RPCS_SS_CNT_ENABLE       (1 << 11)
322 #define   GEN8_RPCS_SS_CNT_SHIFT        8
323 #define   GEN8_RPCS_SS_CNT_MASK         (0x7 << GEN8_RPCS_SS_CNT_SHIFT)
324 #define   GEN8_RPCS_EU_MAX_SHIFT        4
325 #define   GEN8_RPCS_EU_MAX_MASK         (0xf << GEN8_RPCS_EU_MAX_SHIFT)
326 #define   GEN8_RPCS_EU_MIN_SHIFT        0
327 #define   GEN8_RPCS_EU_MIN_MASK         (0xf << GEN8_RPCS_EU_MIN_SHIFT)
328
329 #define WAIT_FOR_RC6_EXIT               _MMIO(0x20CC)
330 /* HSW only */
331 #define   HSW_SELECTIVE_READ_ADDRESSING_SHIFT           2
332 #define   HSW_SELECTIVE_READ_ADDRESSING_MASK            (0x3 << HSW_SLECTIVE_READ_ADDRESSING_SHIFT)
333 #define   HSW_SELECTIVE_WRITE_ADDRESS_SHIFT             4
334 #define   HSW_SELECTIVE_WRITE_ADDRESS_MASK              (0x7 << HSW_SELECTIVE_WRITE_ADDRESS_SHIFT)
335 /* HSW+ */
336 #define   HSW_WAIT_FOR_RC6_EXIT_ENABLE                  (1 << 0)
337 #define   HSW_RCS_CONTEXT_ENABLE                        (1 << 7)
338 #define   HSW_RCS_INHIBIT                               (1 << 8)
339 /* Gen8 */
340 #define   GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT            4
341 #define   GEN8_SELECTIVE_WRITE_ADDRESS_MASK             (0x3 << GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT)
342 #define   GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT            4
343 #define   GEN8_SELECTIVE_WRITE_ADDRESS_MASK             (0x3 << GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT)
344 #define   GEN8_SELECTIVE_WRITE_ADDRESSING_ENABLE        (1 << 6)
345 #define   GEN8_SELECTIVE_READ_SUBSLICE_SELECT_SHIFT     9
346 #define   GEN8_SELECTIVE_READ_SUBSLICE_SELECT_MASK      (0x3 << GEN8_SELECTIVE_READ_SUBSLICE_SELECT_SHIFT)
347 #define   GEN8_SELECTIVE_READ_SLICE_SELECT_SHIFT        11
348 #define   GEN8_SELECTIVE_READ_SLICE_SELECT_MASK         (0x3 << GEN8_SELECTIVE_READ_SLICE_SELECT_SHIFT)
349 #define   GEN8_SELECTIVE_READ_ADDRESSING_ENABLE         (1 << 13)
350
351 #define GAM_ECOCHK                      _MMIO(0x4090)
352 #define   BDW_DISABLE_HDC_INVALIDATION  (1<<25)
353 #define   ECOCHK_SNB_BIT                (1<<10)
354 #define   ECOCHK_DIS_TLB                (1<<8)
355 #define   HSW_ECOCHK_ARB_PRIO_SOL       (1<<6)
356 #define   ECOCHK_PPGTT_CACHE64B         (0x3<<3)
357 #define   ECOCHK_PPGTT_CACHE4B          (0x0<<3)
358 #define   ECOCHK_PPGTT_GFDT_IVB         (0x1<<4)
359 #define   ECOCHK_PPGTT_LLC_IVB          (0x1<<3)
360 #define   ECOCHK_PPGTT_UC_HSW           (0x1<<3)
361 #define   ECOCHK_PPGTT_WT_HSW           (0x2<<3)
362 #define   ECOCHK_PPGTT_WB_HSW           (0x3<<3)
363
364 #define GAC_ECO_BITS                    _MMIO(0x14090)
365 #define   ECOBITS_SNB_BIT               (1<<13)
366 #define   ECOBITS_PPGTT_CACHE64B        (3<<8)
367 #define   ECOBITS_PPGTT_CACHE4B         (0<<8)
368
369 #define GAB_CTL                         _MMIO(0x24000)
370 #define   GAB_CTL_CONT_AFTER_PAGEFAULT  (1<<8)
371
372 #define GEN6_STOLEN_RESERVED            _MMIO(0x1082C0)
373 #define GEN6_STOLEN_RESERVED_ADDR_MASK  (0xFFF << 20)
374 #define GEN7_STOLEN_RESERVED_ADDR_MASK  (0x3FFF << 18)
375 #define GEN6_STOLEN_RESERVED_SIZE_MASK  (3 << 4)
376 #define GEN6_STOLEN_RESERVED_1M         (0 << 4)
377 #define GEN6_STOLEN_RESERVED_512K       (1 << 4)
378 #define GEN6_STOLEN_RESERVED_256K       (2 << 4)
379 #define GEN6_STOLEN_RESERVED_128K       (3 << 4)
380 #define GEN7_STOLEN_RESERVED_SIZE_MASK  (1 << 5)
381 #define GEN7_STOLEN_RESERVED_1M         (0 << 5)
382 #define GEN7_STOLEN_RESERVED_256K       (1 << 5)
383 #define GEN8_STOLEN_RESERVED_SIZE_MASK  (3 << 7)
384 #define GEN8_STOLEN_RESERVED_1M         (0 << 7)
385 #define GEN8_STOLEN_RESERVED_2M         (1 << 7)
386 #define GEN8_STOLEN_RESERVED_4M         (2 << 7)
387 #define GEN8_STOLEN_RESERVED_8M         (3 << 7)
388 #define GEN6_STOLEN_RESERVED_ENABLE     (1 << 0)
389
390 /* VGA stuff */
391
392 #define VGA_ST01_MDA 0x3ba
393 #define VGA_ST01_CGA 0x3da
394
395 #define _VGA_MSR_WRITE _MMIO(0x3c2)
396 #define VGA_MSR_WRITE 0x3c2
397 #define VGA_MSR_READ 0x3cc
398 #define   VGA_MSR_MEM_EN (1<<1)
399 #define   VGA_MSR_CGA_MODE (1<<0)
400
401 #define VGA_SR_INDEX 0x3c4
402 #define SR01                    1
403 #define VGA_SR_DATA 0x3c5
404
405 #define VGA_AR_INDEX 0x3c0
406 #define   VGA_AR_VID_EN (1<<5)
407 #define VGA_AR_DATA_WRITE 0x3c0
408 #define VGA_AR_DATA_READ 0x3c1
409
410 #define VGA_GR_INDEX 0x3ce
411 #define VGA_GR_DATA 0x3cf
412 /* GR05 */
413 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
414 #define     VGA_GR_MEM_READ_MODE_PLANE 1
415 /* GR06 */
416 #define   VGA_GR_MEM_MODE_MASK 0xc
417 #define   VGA_GR_MEM_MODE_SHIFT 2
418 #define   VGA_GR_MEM_A0000_AFFFF 0
419 #define   VGA_GR_MEM_A0000_BFFFF 1
420 #define   VGA_GR_MEM_B0000_B7FFF 2
421 #define   VGA_GR_MEM_B0000_BFFFF 3
422
423 #define VGA_DACMASK 0x3c6
424 #define VGA_DACRX 0x3c7
425 #define VGA_DACWX 0x3c8
426 #define VGA_DACDATA 0x3c9
427
428 #define VGA_CR_INDEX_MDA 0x3b4
429 #define VGA_CR_DATA_MDA 0x3b5
430 #define VGA_CR_INDEX_CGA 0x3d4
431 #define VGA_CR_DATA_CGA 0x3d5
432
433 /*
434  * Instruction field definitions used by the command parser
435  */
436 #define INSTR_CLIENT_SHIFT      29
437 #define   INSTR_MI_CLIENT       0x0
438 #define   INSTR_BC_CLIENT       0x2
439 #define   INSTR_RC_CLIENT       0x3
440 #define INSTR_SUBCLIENT_SHIFT   27
441 #define INSTR_SUBCLIENT_MASK    0x18000000
442 #define   INSTR_MEDIA_SUBCLIENT 0x2
443 #define INSTR_26_TO_24_MASK     0x7000000
444 #define   INSTR_26_TO_24_SHIFT  24
445
446 /*
447  * Memory interface instructions used by the kernel
448  */
449 #define MI_INSTR(opcode, flags) (((opcode) << 23) | (flags))
450 /* Many MI commands use bit 22 of the header dword for GGTT vs PPGTT */
451 #define  MI_GLOBAL_GTT    (1<<22)
452
453 #define MI_NOOP                 MI_INSTR(0, 0)
454 #define MI_USER_INTERRUPT       MI_INSTR(0x02, 0)
455 #define MI_WAIT_FOR_EVENT       MI_INSTR(0x03, 0)
456 #define   MI_WAIT_FOR_OVERLAY_FLIP      (1<<16)
457 #define   MI_WAIT_FOR_PLANE_B_FLIP      (1<<6)
458 #define   MI_WAIT_FOR_PLANE_A_FLIP      (1<<2)
459 #define   MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1)
460 #define MI_FLUSH                MI_INSTR(0x04, 0)
461 #define   MI_READ_FLUSH         (1 << 0)
462 #define   MI_EXE_FLUSH          (1 << 1)
463 #define   MI_NO_WRITE_FLUSH     (1 << 2)
464 #define   MI_SCENE_COUNT        (1 << 3) /* just increment scene count */
465 #define   MI_END_SCENE          (1 << 4) /* flush binner and incr scene count */
466 #define   MI_INVALIDATE_ISP     (1 << 5) /* invalidate indirect state pointers */
467 #define MI_REPORT_HEAD          MI_INSTR(0x07, 0)
468 #define MI_ARB_ON_OFF           MI_INSTR(0x08, 0)
469 #define   MI_ARB_ENABLE                 (1<<0)
470 #define   MI_ARB_DISABLE                (0<<0)
471 #define MI_BATCH_BUFFER_END     MI_INSTR(0x0a, 0)
472 #define MI_SUSPEND_FLUSH        MI_INSTR(0x0b, 0)
473 #define   MI_SUSPEND_FLUSH_EN   (1<<0)
474 #define MI_SET_APPID            MI_INSTR(0x0e, 0)
475 #define MI_OVERLAY_FLIP         MI_INSTR(0x11, 0)
476 #define   MI_OVERLAY_CONTINUE   (0x0<<21)
477 #define   MI_OVERLAY_ON         (0x1<<21)
478 #define   MI_OVERLAY_OFF        (0x2<<21)
479 #define MI_LOAD_SCAN_LINES_INCL MI_INSTR(0x12, 0)
480 #define MI_DISPLAY_FLIP         MI_INSTR(0x14, 2)
481 #define MI_DISPLAY_FLIP_I915    MI_INSTR(0x14, 1)
482 #define   MI_DISPLAY_FLIP_PLANE(n) ((n) << 20)
483 /* IVB has funny definitions for which plane to flip. */
484 #define   MI_DISPLAY_FLIP_IVB_PLANE_A  (0 << 19)
485 #define   MI_DISPLAY_FLIP_IVB_PLANE_B  (1 << 19)
486 #define   MI_DISPLAY_FLIP_IVB_SPRITE_A (2 << 19)
487 #define   MI_DISPLAY_FLIP_IVB_SPRITE_B (3 << 19)
488 #define   MI_DISPLAY_FLIP_IVB_PLANE_C  (4 << 19)
489 #define   MI_DISPLAY_FLIP_IVB_SPRITE_C (5 << 19)
490 /* SKL ones */
491 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_A (0 << 8)
492 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_B (1 << 8)
493 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_C (2 << 8)
494 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_A (4 << 8)
495 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_B (5 << 8)
496 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_C (6 << 8)
497 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_A (7 << 8)
498 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_B (8 << 8)
499 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_C (9 << 8)
500 #define MI_SEMAPHORE_MBOX       MI_INSTR(0x16, 1) /* gen6, gen7 */
501 #define   MI_SEMAPHORE_GLOBAL_GTT    (1<<22)
502 #define   MI_SEMAPHORE_UPDATE       (1<<21)
503 #define   MI_SEMAPHORE_COMPARE      (1<<20)
504 #define   MI_SEMAPHORE_REGISTER     (1<<18)
505 #define   MI_SEMAPHORE_SYNC_VR      (0<<16) /* RCS  wait for VCS  (RVSYNC) */
506 #define   MI_SEMAPHORE_SYNC_VER     (1<<16) /* RCS  wait for VECS (RVESYNC) */
507 #define   MI_SEMAPHORE_SYNC_BR      (2<<16) /* RCS  wait for BCS  (RBSYNC) */
508 #define   MI_SEMAPHORE_SYNC_BV      (0<<16) /* VCS  wait for BCS  (VBSYNC) */
509 #define   MI_SEMAPHORE_SYNC_VEV     (1<<16) /* VCS  wait for VECS (VVESYNC) */
510 #define   MI_SEMAPHORE_SYNC_RV      (2<<16) /* VCS  wait for RCS  (VRSYNC) */
511 #define   MI_SEMAPHORE_SYNC_RB      (0<<16) /* BCS  wait for RCS  (BRSYNC) */
512 #define   MI_SEMAPHORE_SYNC_VEB     (1<<16) /* BCS  wait for VECS (BVESYNC) */
513 #define   MI_SEMAPHORE_SYNC_VB      (2<<16) /* BCS  wait for VCS  (BVSYNC) */
514 #define   MI_SEMAPHORE_SYNC_BVE     (0<<16) /* VECS wait for BCS  (VEBSYNC) */
515 #define   MI_SEMAPHORE_SYNC_VVE     (1<<16) /* VECS wait for VCS  (VEVSYNC) */
516 #define   MI_SEMAPHORE_SYNC_RVE     (2<<16) /* VECS wait for RCS  (VERSYNC) */
517 #define   MI_SEMAPHORE_SYNC_INVALID (3<<16)
518 #define   MI_SEMAPHORE_SYNC_MASK    (3<<16)
519 #define MI_SET_CONTEXT          MI_INSTR(0x18, 0)
520 #define   MI_MM_SPACE_GTT               (1<<8)
521 #define   MI_MM_SPACE_PHYSICAL          (0<<8)
522 #define   MI_SAVE_EXT_STATE_EN          (1<<3)
523 #define   MI_RESTORE_EXT_STATE_EN       (1<<2)
524 #define   MI_FORCE_RESTORE              (1<<1)
525 #define   MI_RESTORE_INHIBIT            (1<<0)
526 #define   HSW_MI_RS_SAVE_STATE_EN       (1<<3)
527 #define   HSW_MI_RS_RESTORE_STATE_EN    (1<<2)
528 #define MI_SEMAPHORE_SIGNAL     MI_INSTR(0x1b, 0) /* GEN8+ */
529 #define   MI_SEMAPHORE_TARGET(engine)   ((engine)<<15)
530 #define MI_SEMAPHORE_WAIT       MI_INSTR(0x1c, 2) /* GEN8+ */
531 #define   MI_SEMAPHORE_POLL             (1<<15)
532 #define   MI_SEMAPHORE_SAD_GTE_SDD      (1<<12)
533 #define MI_STORE_DWORD_IMM      MI_INSTR(0x20, 1)
534 #define MI_STORE_DWORD_IMM_GEN4 MI_INSTR(0x20, 2)
535 #define   MI_MEM_VIRTUAL        (1 << 22) /* 945,g33,965 */
536 #define   MI_USE_GGTT           (1 << 22) /* g4x+ */
537 #define MI_STORE_DWORD_INDEX    MI_INSTR(0x21, 1)
538 #define   MI_STORE_DWORD_INDEX_SHIFT 2
539 /* Official intel docs are somewhat sloppy concerning MI_LOAD_REGISTER_IMM:
540  * - Always issue a MI_NOOP _before_ the MI_LOAD_REGISTER_IMM - otherwise hw
541  *   simply ignores the register load under certain conditions.
542  * - One can actually load arbitrary many arbitrary registers: Simply issue x
543  *   address/value pairs. Don't overdue it, though, x <= 2^4 must hold!
544  */
545 #define MI_LOAD_REGISTER_IMM(x) MI_INSTR(0x22, 2*(x)-1)
546 #define   MI_LRI_FORCE_POSTED           (1<<12)
547 #define MI_STORE_REGISTER_MEM        MI_INSTR(0x24, 1)
548 #define MI_STORE_REGISTER_MEM_GEN8   MI_INSTR(0x24, 2)
549 #define   MI_SRM_LRM_GLOBAL_GTT         (1<<22)
550 #define MI_FLUSH_DW             MI_INSTR(0x26, 1) /* for GEN6 */
551 #define   MI_FLUSH_DW_STORE_INDEX       (1<<21)
552 #define   MI_INVALIDATE_TLB             (1<<18)
553 #define   MI_FLUSH_DW_OP_STOREDW        (1<<14)
554 #define   MI_FLUSH_DW_OP_MASK           (3<<14)
555 #define   MI_FLUSH_DW_NOTIFY            (1<<8)
556 #define   MI_INVALIDATE_BSD             (1<<7)
557 #define   MI_FLUSH_DW_USE_GTT           (1<<2)
558 #define   MI_FLUSH_DW_USE_PPGTT         (0<<2)
559 #define MI_LOAD_REGISTER_MEM       MI_INSTR(0x29, 1)
560 #define MI_LOAD_REGISTER_MEM_GEN8  MI_INSTR(0x29, 2)
561 #define MI_BATCH_BUFFER         MI_INSTR(0x30, 1)
562 #define   MI_BATCH_NON_SECURE           (1)
563 /* for snb/ivb/vlv this also means "batch in ppgtt" when ppgtt is enabled. */
564 #define   MI_BATCH_NON_SECURE_I965      (1<<8)
565 #define   MI_BATCH_PPGTT_HSW            (1<<8)
566 #define   MI_BATCH_NON_SECURE_HSW       (1<<13)
567 #define MI_BATCH_BUFFER_START   MI_INSTR(0x31, 0)
568 #define   MI_BATCH_GTT              (2<<6) /* aliased with (1<<7) on gen4 */
569 #define MI_BATCH_BUFFER_START_GEN8      MI_INSTR(0x31, 1)
570 #define   MI_BATCH_RESOURCE_STREAMER (1<<10)
571
572 #define MI_PREDICATE_SRC0       _MMIO(0x2400)
573 #define MI_PREDICATE_SRC0_UDW   _MMIO(0x2400 + 4)
574 #define MI_PREDICATE_SRC1       _MMIO(0x2408)
575 #define MI_PREDICATE_SRC1_UDW   _MMIO(0x2408 + 4)
576
577 #define MI_PREDICATE_RESULT_2   _MMIO(0x2214)
578 #define  LOWER_SLICE_ENABLED    (1<<0)
579 #define  LOWER_SLICE_DISABLED   (0<<0)
580
581 /*
582  * 3D instructions used by the kernel
583  */
584 #define GFX_INSTR(opcode, flags) ((0x3 << 29) | ((opcode) << 24) | (flags))
585
586 #define GEN9_MEDIA_POOL_STATE     ((0x3 << 29) | (0x2 << 27) | (0x5 << 16) | 4)
587 #define   GEN9_MEDIA_POOL_ENABLE  (1 << 31)
588 #define GFX_OP_RASTER_RULES    ((0x3<<29)|(0x7<<24))
589 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
590 #define   SC_UPDATE_SCISSOR       (0x1<<1)
591 #define   SC_ENABLE_MASK          (0x1<<0)
592 #define   SC_ENABLE               (0x1<<0)
593 #define GFX_OP_LOAD_INDIRECT   ((0x3<<29)|(0x1d<<24)|(0x7<<16))
594 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
595 #define   SCI_YMIN_MASK      (0xffff<<16)
596 #define   SCI_XMIN_MASK      (0xffff<<0)
597 #define   SCI_YMAX_MASK      (0xffff<<16)
598 #define   SCI_XMAX_MASK      (0xffff<<0)
599 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
600 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
601 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
602 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
603 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
604 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
605 #define GFX_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
606 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
607 #define GFX_OP_DRAWRECT_INFO_I965  ((0x7900<<16)|0x2)
608
609 #define COLOR_BLT_CMD                   (2<<29 | 0x40<<22 | (5-2))
610 #define SRC_COPY_BLT_CMD                ((2<<29)|(0x43<<22)|4)
611 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
612 #define XY_MONO_SRC_COPY_IMM_BLT        ((2<<29)|(0x71<<22)|5)
613 #define   BLT_WRITE_A                   (2<<20)
614 #define   BLT_WRITE_RGB                 (1<<20)
615 #define   BLT_WRITE_RGBA                (BLT_WRITE_RGB | BLT_WRITE_A)
616 #define   BLT_DEPTH_8                   (0<<24)
617 #define   BLT_DEPTH_16_565              (1<<24)
618 #define   BLT_DEPTH_16_1555             (2<<24)
619 #define   BLT_DEPTH_32                  (3<<24)
620 #define   BLT_ROP_SRC_COPY              (0xcc<<16)
621 #define   BLT_ROP_COLOR_COPY            (0xf0<<16)
622 #define XY_SRC_COPY_BLT_SRC_TILED       (1<<15) /* 965+ only */
623 #define XY_SRC_COPY_BLT_DST_TILED       (1<<11) /* 965+ only */
624 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
625 #define   ASYNC_FLIP                (1<<22)
626 #define   DISPLAY_PLANE_A           (0<<20)
627 #define   DISPLAY_PLANE_B           (1<<20)
628 #define GFX_OP_PIPE_CONTROL(len)        ((0x3<<29)|(0x3<<27)|(0x2<<24)|((len)-2))
629 #define   PIPE_CONTROL_FLUSH_L3                         (1<<27)
630 #define   PIPE_CONTROL_GLOBAL_GTT_IVB                   (1<<24) /* gen7+ */
631 #define   PIPE_CONTROL_MMIO_WRITE                       (1<<23)
632 #define   PIPE_CONTROL_STORE_DATA_INDEX                 (1<<21)
633 #define   PIPE_CONTROL_CS_STALL                         (1<<20)
634 #define   PIPE_CONTROL_TLB_INVALIDATE                   (1<<18)
635 #define   PIPE_CONTROL_MEDIA_STATE_CLEAR                (1<<16)
636 #define   PIPE_CONTROL_QW_WRITE                         (1<<14)
637 #define   PIPE_CONTROL_POST_SYNC_OP_MASK                (3<<14)
638 #define   PIPE_CONTROL_DEPTH_STALL                      (1<<13)
639 #define   PIPE_CONTROL_WRITE_FLUSH                      (1<<12)
640 #define   PIPE_CONTROL_RENDER_TARGET_CACHE_FLUSH        (1<<12) /* gen6+ */
641 #define   PIPE_CONTROL_INSTRUCTION_CACHE_INVALIDATE     (1<<11) /* MBZ on Ironlake */
642 #define   PIPE_CONTROL_TEXTURE_CACHE_INVALIDATE         (1<<10) /* GM45+ only */
643 #define   PIPE_CONTROL_INDIRECT_STATE_DISABLE           (1<<9)
644 #define   PIPE_CONTROL_NOTIFY                           (1<<8)
645 #define   PIPE_CONTROL_FLUSH_ENABLE                     (1<<7) /* gen7+ */
646 #define   PIPE_CONTROL_DC_FLUSH_ENABLE                  (1<<5)
647 #define   PIPE_CONTROL_VF_CACHE_INVALIDATE              (1<<4)
648 #define   PIPE_CONTROL_CONST_CACHE_INVALIDATE           (1<<3)
649 #define   PIPE_CONTROL_STATE_CACHE_INVALIDATE           (1<<2)
650 #define   PIPE_CONTROL_STALL_AT_SCOREBOARD              (1<<1)
651 #define   PIPE_CONTROL_DEPTH_CACHE_FLUSH                (1<<0)
652 #define   PIPE_CONTROL_GLOBAL_GTT (1<<2) /* in addr dword */
653
654 /*
655  * Commands used only by the command parser
656  */
657 #define MI_SET_PREDICATE        MI_INSTR(0x01, 0)
658 #define MI_ARB_CHECK            MI_INSTR(0x05, 0)
659 #define MI_RS_CONTROL           MI_INSTR(0x06, 0)
660 #define MI_URB_ATOMIC_ALLOC     MI_INSTR(0x09, 0)
661 #define MI_PREDICATE            MI_INSTR(0x0C, 0)
662 #define MI_RS_CONTEXT           MI_INSTR(0x0F, 0)
663 #define MI_TOPOLOGY_FILTER      MI_INSTR(0x0D, 0)
664 #define MI_LOAD_SCAN_LINES_EXCL MI_INSTR(0x13, 0)
665 #define MI_URB_CLEAR            MI_INSTR(0x19, 0)
666 #define MI_UPDATE_GTT           MI_INSTR(0x23, 0)
667 #define MI_CLFLUSH              MI_INSTR(0x27, 0)
668 #define MI_REPORT_PERF_COUNT    MI_INSTR(0x28, 0)
669 #define   MI_REPORT_PERF_COUNT_GGTT (1<<0)
670 #define MI_LOAD_REGISTER_REG    MI_INSTR(0x2A, 0)
671 #define MI_RS_STORE_DATA_IMM    MI_INSTR(0x2B, 0)
672 #define MI_LOAD_URB_MEM         MI_INSTR(0x2C, 0)
673 #define MI_STORE_URB_MEM        MI_INSTR(0x2D, 0)
674 #define MI_CONDITIONAL_BATCH_BUFFER_END MI_INSTR(0x36, 0)
675
676 #define PIPELINE_SELECT                ((0x3<<29)|(0x1<<27)|(0x1<<24)|(0x4<<16))
677 #define GFX_OP_3DSTATE_VF_STATISTICS   ((0x3<<29)|(0x1<<27)|(0x0<<24)|(0xB<<16))
678 #define MEDIA_VFE_STATE                ((0x3<<29)|(0x2<<27)|(0x0<<24)|(0x0<<16))
679 #define  MEDIA_VFE_STATE_MMIO_ACCESS_MASK (0x18)
680 #define GPGPU_OBJECT                   ((0x3<<29)|(0x2<<27)|(0x1<<24)|(0x4<<16))
681 #define GPGPU_WALKER                   ((0x3<<29)|(0x2<<27)|(0x1<<24)|(0x5<<16))
682 #define GFX_OP_3DSTATE_DX9_CONSTANTF_VS \
683         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x39<<16))
684 #define GFX_OP_3DSTATE_DX9_CONSTANTF_PS \
685         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x3A<<16))
686 #define GFX_OP_3DSTATE_SO_DECL_LIST \
687         ((0x3<<29)|(0x3<<27)|(0x1<<24)|(0x17<<16))
688
689 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_VS \
690         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x43<<16))
691 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_GS \
692         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x44<<16))
693 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_HS \
694         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x45<<16))
695 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_DS \
696         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x46<<16))
697 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_PS \
698         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x47<<16))
699
700 #define MFX_WAIT  ((0x3<<29)|(0x1<<27)|(0x0<<16))
701
702 #define COLOR_BLT     ((0x2<<29)|(0x40<<22))
703 #define SRC_COPY_BLT  ((0x2<<29)|(0x43<<22))
704
705 /*
706  * Registers used only by the command parser
707  */
708 #define BCS_SWCTRL _MMIO(0x22200)
709
710 #define GPGPU_THREADS_DISPATCHED        _MMIO(0x2290)
711 #define GPGPU_THREADS_DISPATCHED_UDW    _MMIO(0x2290 + 4)
712 #define HS_INVOCATION_COUNT             _MMIO(0x2300)
713 #define HS_INVOCATION_COUNT_UDW         _MMIO(0x2300 + 4)
714 #define DS_INVOCATION_COUNT             _MMIO(0x2308)
715 #define DS_INVOCATION_COUNT_UDW         _MMIO(0x2308 + 4)
716 #define IA_VERTICES_COUNT               _MMIO(0x2310)
717 #define IA_VERTICES_COUNT_UDW           _MMIO(0x2310 + 4)
718 #define IA_PRIMITIVES_COUNT             _MMIO(0x2318)
719 #define IA_PRIMITIVES_COUNT_UDW         _MMIO(0x2318 + 4)
720 #define VS_INVOCATION_COUNT             _MMIO(0x2320)
721 #define VS_INVOCATION_COUNT_UDW         _MMIO(0x2320 + 4)
722 #define GS_INVOCATION_COUNT             _MMIO(0x2328)
723 #define GS_INVOCATION_COUNT_UDW         _MMIO(0x2328 + 4)
724 #define GS_PRIMITIVES_COUNT             _MMIO(0x2330)
725 #define GS_PRIMITIVES_COUNT_UDW         _MMIO(0x2330 + 4)
726 #define CL_INVOCATION_COUNT             _MMIO(0x2338)
727 #define CL_INVOCATION_COUNT_UDW         _MMIO(0x2338 + 4)
728 #define CL_PRIMITIVES_COUNT             _MMIO(0x2340)
729 #define CL_PRIMITIVES_COUNT_UDW         _MMIO(0x2340 + 4)
730 #define PS_INVOCATION_COUNT             _MMIO(0x2348)
731 #define PS_INVOCATION_COUNT_UDW         _MMIO(0x2348 + 4)
732 #define PS_DEPTH_COUNT                  _MMIO(0x2350)
733 #define PS_DEPTH_COUNT_UDW              _MMIO(0x2350 + 4)
734
735 /* There are the 4 64-bit counter registers, one for each stream output */
736 #define GEN7_SO_NUM_PRIMS_WRITTEN(n)            _MMIO(0x5200 + (n) * 8)
737 #define GEN7_SO_NUM_PRIMS_WRITTEN_UDW(n)        _MMIO(0x5200 + (n) * 8 + 4)
738
739 #define GEN7_SO_PRIM_STORAGE_NEEDED(n)          _MMIO(0x5240 + (n) * 8)
740 #define GEN7_SO_PRIM_STORAGE_NEEDED_UDW(n)      _MMIO(0x5240 + (n) * 8 + 4)
741
742 #define GEN7_3DPRIM_END_OFFSET          _MMIO(0x2420)
743 #define GEN7_3DPRIM_START_VERTEX        _MMIO(0x2430)
744 #define GEN7_3DPRIM_VERTEX_COUNT        _MMIO(0x2434)
745 #define GEN7_3DPRIM_INSTANCE_COUNT      _MMIO(0x2438)
746 #define GEN7_3DPRIM_START_INSTANCE      _MMIO(0x243C)
747 #define GEN7_3DPRIM_BASE_VERTEX         _MMIO(0x2440)
748
749 #define GEN7_GPGPU_DISPATCHDIMX         _MMIO(0x2500)
750 #define GEN7_GPGPU_DISPATCHDIMY         _MMIO(0x2504)
751 #define GEN7_GPGPU_DISPATCHDIMZ         _MMIO(0x2508)
752
753 /* There are the 16 64-bit CS General Purpose Registers */
754 #define HSW_CS_GPR(n)                   _MMIO(0x2600 + (n) * 8)
755 #define HSW_CS_GPR_UDW(n)               _MMIO(0x2600 + (n) * 8 + 4)
756
757 #define GEN7_OACONTROL _MMIO(0x2360)
758 #define  GEN7_OACONTROL_CTX_MASK            0xFFFFF000
759 #define  GEN7_OACONTROL_TIMER_PERIOD_MASK   0x3F
760 #define  GEN7_OACONTROL_TIMER_PERIOD_SHIFT  6
761 #define  GEN7_OACONTROL_TIMER_ENABLE        (1<<5)
762 #define  GEN7_OACONTROL_FORMAT_A13          (0<<2)
763 #define  GEN7_OACONTROL_FORMAT_A29          (1<<2)
764 #define  GEN7_OACONTROL_FORMAT_A13_B8_C8    (2<<2)
765 #define  GEN7_OACONTROL_FORMAT_A29_B8_C8    (3<<2)
766 #define  GEN7_OACONTROL_FORMAT_B4_C8        (4<<2)
767 #define  GEN7_OACONTROL_FORMAT_A45_B8_C8    (5<<2)
768 #define  GEN7_OACONTROL_FORMAT_B4_C8_A16    (6<<2)
769 #define  GEN7_OACONTROL_FORMAT_C4_B8        (7<<2)
770 #define  GEN7_OACONTROL_FORMAT_SHIFT        2
771 #define  GEN7_OACONTROL_PER_CTX_ENABLE      (1<<1)
772 #define  GEN7_OACONTROL_ENABLE              (1<<0)
773
774 #define GEN8_OACTXID _MMIO(0x2364)
775
776 #define GEN8_OA_DEBUG _MMIO(0x2B04)
777 #define  GEN9_OA_DEBUG_DISABLE_CLK_RATIO_REPORTS    (1<<5)
778 #define  GEN9_OA_DEBUG_INCLUDE_CLK_RATIO            (1<<6)
779 #define  GEN9_OA_DEBUG_DISABLE_GO_1_0_REPORTS       (1<<2)
780 #define  GEN9_OA_DEBUG_DISABLE_CTX_SWITCH_REPORTS   (1<<1)
781
782 #define GEN8_OACONTROL _MMIO(0x2B00)
783 #define  GEN8_OA_REPORT_FORMAT_A12          (0<<2)
784 #define  GEN8_OA_REPORT_FORMAT_A12_B8_C8    (2<<2)
785 #define  GEN8_OA_REPORT_FORMAT_A36_B8_C8    (5<<2)
786 #define  GEN8_OA_REPORT_FORMAT_C4_B8        (7<<2)
787 #define  GEN8_OA_REPORT_FORMAT_SHIFT        2
788 #define  GEN8_OA_SPECIFIC_CONTEXT_ENABLE    (1<<1)
789 #define  GEN8_OA_COUNTER_ENABLE             (1<<0)
790
791 #define GEN8_OACTXCONTROL _MMIO(0x2360)
792 #define  GEN8_OA_TIMER_PERIOD_MASK          0x3F
793 #define  GEN8_OA_TIMER_PERIOD_SHIFT         2
794 #define  GEN8_OA_TIMER_ENABLE               (1<<1)
795 #define  GEN8_OA_COUNTER_RESUME             (1<<0)
796
797 #define GEN7_OABUFFER _MMIO(0x23B0) /* R/W */
798 #define  GEN7_OABUFFER_OVERRUN_DISABLE      (1<<3)
799 #define  GEN7_OABUFFER_EDGE_TRIGGER         (1<<2)
800 #define  GEN7_OABUFFER_STOP_RESUME_ENABLE   (1<<1)
801 #define  GEN7_OABUFFER_RESUME               (1<<0)
802
803 #define GEN8_OABUFFER_UDW _MMIO(0x23b4)
804 #define GEN8_OABUFFER _MMIO(0x2b14)
805
806 #define GEN7_OASTATUS1 _MMIO(0x2364)
807 #define  GEN7_OASTATUS1_TAIL_MASK           0xffffffc0
808 #define  GEN7_OASTATUS1_COUNTER_OVERFLOW    (1<<2)
809 #define  GEN7_OASTATUS1_OABUFFER_OVERFLOW   (1<<1)
810 #define  GEN7_OASTATUS1_REPORT_LOST         (1<<0)
811
812 #define GEN7_OASTATUS2 _MMIO(0x2368)
813 #define GEN7_OASTATUS2_HEAD_MASK    0xffffffc0
814
815 #define GEN8_OASTATUS _MMIO(0x2b08)
816 #define  GEN8_OASTATUS_OVERRUN_STATUS       (1<<3)
817 #define  GEN8_OASTATUS_COUNTER_OVERFLOW     (1<<2)
818 #define  GEN8_OASTATUS_OABUFFER_OVERFLOW    (1<<1)
819 #define  GEN8_OASTATUS_REPORT_LOST          (1<<0)
820
821 #define GEN8_OAHEADPTR _MMIO(0x2B0C)
822 #define GEN8_OAHEADPTR_MASK    0xffffffc0
823 #define GEN8_OATAILPTR _MMIO(0x2B10)
824 #define GEN8_OATAILPTR_MASK    0xffffffc0
825
826 #define OABUFFER_SIZE_128K  (0<<3)
827 #define OABUFFER_SIZE_256K  (1<<3)
828 #define OABUFFER_SIZE_512K  (2<<3)
829 #define OABUFFER_SIZE_1M    (3<<3)
830 #define OABUFFER_SIZE_2M    (4<<3)
831 #define OABUFFER_SIZE_4M    (5<<3)
832 #define OABUFFER_SIZE_8M    (6<<3)
833 #define OABUFFER_SIZE_16M   (7<<3)
834
835 #define OA_MEM_SELECT_GGTT  (1<<0)
836
837 /*
838  * Flexible, Aggregate EU Counter Registers.
839  * Note: these aren't contiguous
840  */
841 #define EU_PERF_CNTL0       _MMIO(0xe458)
842 #define EU_PERF_CNTL1       _MMIO(0xe558)
843 #define EU_PERF_CNTL2       _MMIO(0xe658)
844 #define EU_PERF_CNTL3       _MMIO(0xe758)
845 #define EU_PERF_CNTL4       _MMIO(0xe45c)
846 #define EU_PERF_CNTL5       _MMIO(0xe55c)
847 #define EU_PERF_CNTL6       _MMIO(0xe65c)
848
849 /*
850  * OA Boolean state
851  */
852
853 #define OASTARTTRIG1 _MMIO(0x2710)
854 #define OASTARTTRIG1_THRESHOLD_COUNT_MASK_MBZ 0xffff0000
855 #define OASTARTTRIG1_THRESHOLD_MASK           0xffff
856
857 #define OASTARTTRIG2 _MMIO(0x2714)
858 #define OASTARTTRIG2_INVERT_A_0 (1<<0)
859 #define OASTARTTRIG2_INVERT_A_1 (1<<1)
860 #define OASTARTTRIG2_INVERT_A_2 (1<<2)
861 #define OASTARTTRIG2_INVERT_A_3 (1<<3)
862 #define OASTARTTRIG2_INVERT_A_4 (1<<4)
863 #define OASTARTTRIG2_INVERT_A_5 (1<<5)
864 #define OASTARTTRIG2_INVERT_A_6 (1<<6)
865 #define OASTARTTRIG2_INVERT_A_7 (1<<7)
866 #define OASTARTTRIG2_INVERT_A_8 (1<<8)
867 #define OASTARTTRIG2_INVERT_A_9 (1<<9)
868 #define OASTARTTRIG2_INVERT_A_10 (1<<10)
869 #define OASTARTTRIG2_INVERT_A_11 (1<<11)
870 #define OASTARTTRIG2_INVERT_A_12 (1<<12)
871 #define OASTARTTRIG2_INVERT_A_13 (1<<13)
872 #define OASTARTTRIG2_INVERT_A_14 (1<<14)
873 #define OASTARTTRIG2_INVERT_A_15 (1<<15)
874 #define OASTARTTRIG2_INVERT_B_0 (1<<16)
875 #define OASTARTTRIG2_INVERT_B_1 (1<<17)
876 #define OASTARTTRIG2_INVERT_B_2 (1<<18)
877 #define OASTARTTRIG2_INVERT_B_3 (1<<19)
878 #define OASTARTTRIG2_INVERT_C_0 (1<<20)
879 #define OASTARTTRIG2_INVERT_C_1 (1<<21)
880 #define OASTARTTRIG2_INVERT_D_0 (1<<22)
881 #define OASTARTTRIG2_THRESHOLD_ENABLE       (1<<23)
882 #define OASTARTTRIG2_START_TRIG_FLAG_MBZ    (1<<24)
883 #define OASTARTTRIG2_EVENT_SELECT_0  (1<<28)
884 #define OASTARTTRIG2_EVENT_SELECT_1  (1<<29)
885 #define OASTARTTRIG2_EVENT_SELECT_2  (1<<30)
886 #define OASTARTTRIG2_EVENT_SELECT_3  (1<<31)
887
888 #define OASTARTTRIG3 _MMIO(0x2718)
889 #define OASTARTTRIG3_NOA_SELECT_MASK       0xf
890 #define OASTARTTRIG3_NOA_SELECT_8_SHIFT    0
891 #define OASTARTTRIG3_NOA_SELECT_9_SHIFT    4
892 #define OASTARTTRIG3_NOA_SELECT_10_SHIFT   8
893 #define OASTARTTRIG3_NOA_SELECT_11_SHIFT   12
894 #define OASTARTTRIG3_NOA_SELECT_12_SHIFT   16
895 #define OASTARTTRIG3_NOA_SELECT_13_SHIFT   20
896 #define OASTARTTRIG3_NOA_SELECT_14_SHIFT   24
897 #define OASTARTTRIG3_NOA_SELECT_15_SHIFT   28
898
899 #define OASTARTTRIG4 _MMIO(0x271c)
900 #define OASTARTTRIG4_NOA_SELECT_MASK        0xf
901 #define OASTARTTRIG4_NOA_SELECT_0_SHIFT    0
902 #define OASTARTTRIG4_NOA_SELECT_1_SHIFT    4
903 #define OASTARTTRIG4_NOA_SELECT_2_SHIFT    8
904 #define OASTARTTRIG4_NOA_SELECT_3_SHIFT    12
905 #define OASTARTTRIG4_NOA_SELECT_4_SHIFT    16
906 #define OASTARTTRIG4_NOA_SELECT_5_SHIFT    20
907 #define OASTARTTRIG4_NOA_SELECT_6_SHIFT    24
908 #define OASTARTTRIG4_NOA_SELECT_7_SHIFT    28
909
910 #define OASTARTTRIG5 _MMIO(0x2720)
911 #define OASTARTTRIG5_THRESHOLD_COUNT_MASK_MBZ 0xffff0000
912 #define OASTARTTRIG5_THRESHOLD_MASK           0xffff
913
914 #define OASTARTTRIG6 _MMIO(0x2724)
915 #define OASTARTTRIG6_INVERT_A_0 (1<<0)
916 #define OASTARTTRIG6_INVERT_A_1 (1<<1)
917 #define OASTARTTRIG6_INVERT_A_2 (1<<2)
918 #define OASTARTTRIG6_INVERT_A_3 (1<<3)
919 #define OASTARTTRIG6_INVERT_A_4 (1<<4)
920 #define OASTARTTRIG6_INVERT_A_5 (1<<5)
921 #define OASTARTTRIG6_INVERT_A_6 (1<<6)
922 #define OASTARTTRIG6_INVERT_A_7 (1<<7)
923 #define OASTARTTRIG6_INVERT_A_8 (1<<8)
924 #define OASTARTTRIG6_INVERT_A_9 (1<<9)
925 #define OASTARTTRIG6_INVERT_A_10 (1<<10)
926 #define OASTARTTRIG6_INVERT_A_11 (1<<11)
927 #define OASTARTTRIG6_INVERT_A_12 (1<<12)
928 #define OASTARTTRIG6_INVERT_A_13 (1<<13)
929 #define OASTARTTRIG6_INVERT_A_14 (1<<14)
930 #define OASTARTTRIG6_INVERT_A_15 (1<<15)
931 #define OASTARTTRIG6_INVERT_B_0 (1<<16)
932 #define OASTARTTRIG6_INVERT_B_1 (1<<17)
933 #define OASTARTTRIG6_INVERT_B_2 (1<<18)
934 #define OASTARTTRIG6_INVERT_B_3 (1<<19)
935 #define OASTARTTRIG6_INVERT_C_0 (1<<20)
936 #define OASTARTTRIG6_INVERT_C_1 (1<<21)
937 #define OASTARTTRIG6_INVERT_D_0 (1<<22)
938 #define OASTARTTRIG6_THRESHOLD_ENABLE       (1<<23)
939 #define OASTARTTRIG6_START_TRIG_FLAG_MBZ    (1<<24)
940 #define OASTARTTRIG6_EVENT_SELECT_4  (1<<28)
941 #define OASTARTTRIG6_EVENT_SELECT_5  (1<<29)
942 #define OASTARTTRIG6_EVENT_SELECT_6  (1<<30)
943 #define OASTARTTRIG6_EVENT_SELECT_7  (1<<31)
944
945 #define OASTARTTRIG7 _MMIO(0x2728)
946 #define OASTARTTRIG7_NOA_SELECT_MASK       0xf
947 #define OASTARTTRIG7_NOA_SELECT_8_SHIFT    0
948 #define OASTARTTRIG7_NOA_SELECT_9_SHIFT    4
949 #define OASTARTTRIG7_NOA_SELECT_10_SHIFT   8
950 #define OASTARTTRIG7_NOA_SELECT_11_SHIFT   12
951 #define OASTARTTRIG7_NOA_SELECT_12_SHIFT   16
952 #define OASTARTTRIG7_NOA_SELECT_13_SHIFT   20
953 #define OASTARTTRIG7_NOA_SELECT_14_SHIFT   24
954 #define OASTARTTRIG7_NOA_SELECT_15_SHIFT   28
955
956 #define OASTARTTRIG8 _MMIO(0x272c)
957 #define OASTARTTRIG8_NOA_SELECT_MASK       0xf
958 #define OASTARTTRIG8_NOA_SELECT_0_SHIFT    0
959 #define OASTARTTRIG8_NOA_SELECT_1_SHIFT    4
960 #define OASTARTTRIG8_NOA_SELECT_2_SHIFT    8
961 #define OASTARTTRIG8_NOA_SELECT_3_SHIFT    12
962 #define OASTARTTRIG8_NOA_SELECT_4_SHIFT    16
963 #define OASTARTTRIG8_NOA_SELECT_5_SHIFT    20
964 #define OASTARTTRIG8_NOA_SELECT_6_SHIFT    24
965 #define OASTARTTRIG8_NOA_SELECT_7_SHIFT    28
966
967 #define OAREPORTTRIG1 _MMIO(0x2740)
968 #define OAREPORTTRIG1_THRESHOLD_MASK 0xffff
969 #define OAREPORTTRIG1_EDGE_LEVEL_TRIGER_SELECT_MASK 0xffff0000 /* 0=level */
970
971 #define OAREPORTTRIG2 _MMIO(0x2744)
972 #define OAREPORTTRIG2_INVERT_A_0  (1<<0)
973 #define OAREPORTTRIG2_INVERT_A_1  (1<<1)
974 #define OAREPORTTRIG2_INVERT_A_2  (1<<2)
975 #define OAREPORTTRIG2_INVERT_A_3  (1<<3)
976 #define OAREPORTTRIG2_INVERT_A_4  (1<<4)
977 #define OAREPORTTRIG2_INVERT_A_5  (1<<5)
978 #define OAREPORTTRIG2_INVERT_A_6  (1<<6)
979 #define OAREPORTTRIG2_INVERT_A_7  (1<<7)
980 #define OAREPORTTRIG2_INVERT_A_8  (1<<8)
981 #define OAREPORTTRIG2_INVERT_A_9  (1<<9)
982 #define OAREPORTTRIG2_INVERT_A_10 (1<<10)
983 #define OAREPORTTRIG2_INVERT_A_11 (1<<11)
984 #define OAREPORTTRIG2_INVERT_A_12 (1<<12)
985 #define OAREPORTTRIG2_INVERT_A_13 (1<<13)
986 #define OAREPORTTRIG2_INVERT_A_14 (1<<14)
987 #define OAREPORTTRIG2_INVERT_A_15 (1<<15)
988 #define OAREPORTTRIG2_INVERT_B_0  (1<<16)
989 #define OAREPORTTRIG2_INVERT_B_1  (1<<17)
990 #define OAREPORTTRIG2_INVERT_B_2  (1<<18)
991 #define OAREPORTTRIG2_INVERT_B_3  (1<<19)
992 #define OAREPORTTRIG2_INVERT_C_0  (1<<20)
993 #define OAREPORTTRIG2_INVERT_C_1  (1<<21)
994 #define OAREPORTTRIG2_INVERT_D_0  (1<<22)
995 #define OAREPORTTRIG2_THRESHOLD_ENABLE      (1<<23)
996 #define OAREPORTTRIG2_REPORT_TRIGGER_ENABLE (1<<31)
997
998 #define OAREPORTTRIG3 _MMIO(0x2748)
999 #define OAREPORTTRIG3_NOA_SELECT_MASK       0xf
1000 #define OAREPORTTRIG3_NOA_SELECT_8_SHIFT    0
1001 #define OAREPORTTRIG3_NOA_SELECT_9_SHIFT    4
1002 #define OAREPORTTRIG3_NOA_SELECT_10_SHIFT   8
1003 #define OAREPORTTRIG3_NOA_SELECT_11_SHIFT   12
1004 #define OAREPORTTRIG3_NOA_SELECT_12_SHIFT   16
1005 #define OAREPORTTRIG3_NOA_SELECT_13_SHIFT   20
1006 #define OAREPORTTRIG3_NOA_SELECT_14_SHIFT   24
1007 #define OAREPORTTRIG3_NOA_SELECT_15_SHIFT   28
1008
1009 #define OAREPORTTRIG4 _MMIO(0x274c)
1010 #define OAREPORTTRIG4_NOA_SELECT_MASK       0xf
1011 #define OAREPORTTRIG4_NOA_SELECT_0_SHIFT    0
1012 #define OAREPORTTRIG4_NOA_SELECT_1_SHIFT    4
1013 #define OAREPORTTRIG4_NOA_SELECT_2_SHIFT    8
1014 #define OAREPORTTRIG4_NOA_SELECT_3_SHIFT    12
1015 #define OAREPORTTRIG4_NOA_SELECT_4_SHIFT    16
1016 #define OAREPORTTRIG4_NOA_SELECT_5_SHIFT    20
1017 #define OAREPORTTRIG4_NOA_SELECT_6_SHIFT    24
1018 #define OAREPORTTRIG4_NOA_SELECT_7_SHIFT    28
1019
1020 #define OAREPORTTRIG5 _MMIO(0x2750)
1021 #define OAREPORTTRIG5_THRESHOLD_MASK 0xffff
1022 #define OAREPORTTRIG5_EDGE_LEVEL_TRIGER_SELECT_MASK 0xffff0000 /* 0=level */
1023
1024 #define OAREPORTTRIG6 _MMIO(0x2754)
1025 #define OAREPORTTRIG6_INVERT_A_0  (1<<0)
1026 #define OAREPORTTRIG6_INVERT_A_1  (1<<1)
1027 #define OAREPORTTRIG6_INVERT_A_2  (1<<2)
1028 #define OAREPORTTRIG6_INVERT_A_3  (1<<3)
1029 #define OAREPORTTRIG6_INVERT_A_4  (1<<4)
1030 #define OAREPORTTRIG6_INVERT_A_5  (1<<5)
1031 #define OAREPORTTRIG6_INVERT_A_6  (1<<6)
1032 #define OAREPORTTRIG6_INVERT_A_7  (1<<7)
1033 #define OAREPORTTRIG6_INVERT_A_8  (1<<8)
1034 #define OAREPORTTRIG6_INVERT_A_9  (1<<9)
1035 #define OAREPORTTRIG6_INVERT_A_10 (1<<10)
1036 #define OAREPORTTRIG6_INVERT_A_11 (1<<11)
1037 #define OAREPORTTRIG6_INVERT_A_12 (1<<12)
1038 #define OAREPORTTRIG6_INVERT_A_13 (1<<13)
1039 #define OAREPORTTRIG6_INVERT_A_14 (1<<14)
1040 #define OAREPORTTRIG6_INVERT_A_15 (1<<15)
1041 #define OAREPORTTRIG6_INVERT_B_0  (1<<16)
1042 #define OAREPORTTRIG6_INVERT_B_1  (1<<17)
1043 #define OAREPORTTRIG6_INVERT_B_2  (1<<18)
1044 #define OAREPORTTRIG6_INVERT_B_3  (1<<19)
1045 #define OAREPORTTRIG6_INVERT_C_0  (1<<20)
1046 #define OAREPORTTRIG6_INVERT_C_1  (1<<21)
1047 #define OAREPORTTRIG6_INVERT_D_0  (1<<22)
1048 #define OAREPORTTRIG6_THRESHOLD_ENABLE      (1<<23)
1049 #define OAREPORTTRIG6_REPORT_TRIGGER_ENABLE (1<<31)
1050
1051 #define OAREPORTTRIG7 _MMIO(0x2758)
1052 #define OAREPORTTRIG7_NOA_SELECT_MASK       0xf
1053 #define OAREPORTTRIG7_NOA_SELECT_8_SHIFT    0
1054 #define OAREPORTTRIG7_NOA_SELECT_9_SHIFT    4
1055 #define OAREPORTTRIG7_NOA_SELECT_10_SHIFT   8
1056 #define OAREPORTTRIG7_NOA_SELECT_11_SHIFT   12
1057 #define OAREPORTTRIG7_NOA_SELECT_12_SHIFT   16
1058 #define OAREPORTTRIG7_NOA_SELECT_13_SHIFT   20
1059 #define OAREPORTTRIG7_NOA_SELECT_14_SHIFT   24
1060 #define OAREPORTTRIG7_NOA_SELECT_15_SHIFT   28
1061
1062 #define OAREPORTTRIG8 _MMIO(0x275c)
1063 #define OAREPORTTRIG8_NOA_SELECT_MASK       0xf
1064 #define OAREPORTTRIG8_NOA_SELECT_0_SHIFT    0
1065 #define OAREPORTTRIG8_NOA_SELECT_1_SHIFT    4
1066 #define OAREPORTTRIG8_NOA_SELECT_2_SHIFT    8
1067 #define OAREPORTTRIG8_NOA_SELECT_3_SHIFT    12
1068 #define OAREPORTTRIG8_NOA_SELECT_4_SHIFT    16
1069 #define OAREPORTTRIG8_NOA_SELECT_5_SHIFT    20
1070 #define OAREPORTTRIG8_NOA_SELECT_6_SHIFT    24
1071 #define OAREPORTTRIG8_NOA_SELECT_7_SHIFT    28
1072
1073 /* CECX_0 */
1074 #define OACEC_COMPARE_LESS_OR_EQUAL     6
1075 #define OACEC_COMPARE_NOT_EQUAL         5
1076 #define OACEC_COMPARE_LESS_THAN         4
1077 #define OACEC_COMPARE_GREATER_OR_EQUAL  3
1078 #define OACEC_COMPARE_EQUAL             2
1079 #define OACEC_COMPARE_GREATER_THAN      1
1080 #define OACEC_COMPARE_ANY_EQUAL         0
1081
1082 #define OACEC_COMPARE_VALUE_MASK    0xffff
1083 #define OACEC_COMPARE_VALUE_SHIFT   3
1084
1085 #define OACEC_SELECT_NOA        (0<<19)
1086 #define OACEC_SELECT_PREV       (1<<19)
1087 #define OACEC_SELECT_BOOLEAN    (2<<19)
1088
1089 /* CECX_1 */
1090 #define OACEC_MASK_MASK             0xffff
1091 #define OACEC_CONSIDERATIONS_MASK   0xffff
1092 #define OACEC_CONSIDERATIONS_SHIFT  16
1093
1094 #define OACEC0_0 _MMIO(0x2770)
1095 #define OACEC0_1 _MMIO(0x2774)
1096 #define OACEC1_0 _MMIO(0x2778)
1097 #define OACEC1_1 _MMIO(0x277c)
1098 #define OACEC2_0 _MMIO(0x2780)
1099 #define OACEC2_1 _MMIO(0x2784)
1100 #define OACEC3_0 _MMIO(0x2788)
1101 #define OACEC3_1 _MMIO(0x278c)
1102 #define OACEC4_0 _MMIO(0x2790)
1103 #define OACEC4_1 _MMIO(0x2794)
1104 #define OACEC5_0 _MMIO(0x2798)
1105 #define OACEC5_1 _MMIO(0x279c)
1106 #define OACEC6_0 _MMIO(0x27a0)
1107 #define OACEC6_1 _MMIO(0x27a4)
1108 #define OACEC7_0 _MMIO(0x27a8)
1109 #define OACEC7_1 _MMIO(0x27ac)
1110
1111 /* OA perf counters */
1112 #define OA_PERFCNT1_LO      _MMIO(0x91B8)
1113 #define OA_PERFCNT1_HI      _MMIO(0x91BC)
1114 #define OA_PERFCNT2_LO      _MMIO(0x91C0)
1115 #define OA_PERFCNT2_HI      _MMIO(0x91C4)
1116 #define OA_PERFCNT3_LO      _MMIO(0x91C8)
1117 #define OA_PERFCNT3_HI      _MMIO(0x91CC)
1118 #define OA_PERFCNT4_LO      _MMIO(0x91D8)
1119 #define OA_PERFCNT4_HI      _MMIO(0x91DC)
1120
1121 #define OA_PERFMATRIX_LO    _MMIO(0x91C8)
1122 #define OA_PERFMATRIX_HI    _MMIO(0x91CC)
1123
1124 /* RPM unit config (Gen8+) */
1125 #define RPM_CONFIG0         _MMIO(0x0D00)
1126 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT      3
1127 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_MASK       (1 << GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT)
1128 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_19_2_MHZ   0
1129 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_24_MHZ     1
1130 #define  GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_SHIFT    1
1131 #define  GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_MASK     (0x3 << GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_SHIFT)
1132
1133 #define RPM_CONFIG1         _MMIO(0x0D04)
1134 #define  GEN10_GT_NOA_ENABLE  (1 << 9)
1135
1136 /* GPM unit config (Gen9+) */
1137 #define CTC_MODE                        _MMIO(0xA26C)
1138 #define  CTC_SOURCE_PARAMETER_MASK 1
1139 #define  CTC_SOURCE_CRYSTAL_CLOCK       0
1140 #define  CTC_SOURCE_DIVIDE_LOGIC        1
1141 #define  CTC_SHIFT_PARAMETER_SHIFT      1
1142 #define  CTC_SHIFT_PARAMETER_MASK       (0x3 << CTC_SHIFT_PARAMETER_SHIFT)
1143
1144 /* RCP unit config (Gen8+) */
1145 #define RCP_CONFIG          _MMIO(0x0D08)
1146
1147 /* NOA (HSW) */
1148 #define HSW_MBVID2_NOA0         _MMIO(0x9E80)
1149 #define HSW_MBVID2_NOA1         _MMIO(0x9E84)
1150 #define HSW_MBVID2_NOA2         _MMIO(0x9E88)
1151 #define HSW_MBVID2_NOA3         _MMIO(0x9E8C)
1152 #define HSW_MBVID2_NOA4         _MMIO(0x9E90)
1153 #define HSW_MBVID2_NOA5         _MMIO(0x9E94)
1154 #define HSW_MBVID2_NOA6         _MMIO(0x9E98)
1155 #define HSW_MBVID2_NOA7         _MMIO(0x9E9C)
1156 #define HSW_MBVID2_NOA8         _MMIO(0x9EA0)
1157 #define HSW_MBVID2_NOA9         _MMIO(0x9EA4)
1158
1159 #define HSW_MBVID2_MISR0        _MMIO(0x9EC0)
1160
1161 /* NOA (Gen8+) */
1162 #define NOA_CONFIG(i)       _MMIO(0x0D0C + (i) * 4)
1163
1164 #define MICRO_BP0_0         _MMIO(0x9800)
1165 #define MICRO_BP0_2         _MMIO(0x9804)
1166 #define MICRO_BP0_1         _MMIO(0x9808)
1167
1168 #define MICRO_BP1_0         _MMIO(0x980C)
1169 #define MICRO_BP1_2         _MMIO(0x9810)
1170 #define MICRO_BP1_1         _MMIO(0x9814)
1171
1172 #define MICRO_BP2_0         _MMIO(0x9818)
1173 #define MICRO_BP2_2         _MMIO(0x981C)
1174 #define MICRO_BP2_1         _MMIO(0x9820)
1175
1176 #define MICRO_BP3_0         _MMIO(0x9824)
1177 #define MICRO_BP3_2         _MMIO(0x9828)
1178 #define MICRO_BP3_1         _MMIO(0x982C)
1179
1180 #define MICRO_BP_TRIGGER                _MMIO(0x9830)
1181 #define MICRO_BP3_COUNT_STATUS01        _MMIO(0x9834)
1182 #define MICRO_BP3_COUNT_STATUS23        _MMIO(0x9838)
1183 #define MICRO_BP_FIRED_ARMED            _MMIO(0x983C)
1184
1185 #define GDT_CHICKEN_BITS    _MMIO(0x9840)
1186 #define   GT_NOA_ENABLE     0x00000080
1187
1188 #define NOA_DATA            _MMIO(0x986C)
1189 #define NOA_WRITE           _MMIO(0x9888)
1190
1191 #define _GEN7_PIPEA_DE_LOAD_SL  0x70068
1192 #define _GEN7_PIPEB_DE_LOAD_SL  0x71068
1193 #define GEN7_PIPE_DE_LOAD_SL(pipe) _MMIO_PIPE(pipe, _GEN7_PIPEA_DE_LOAD_SL, _GEN7_PIPEB_DE_LOAD_SL)
1194
1195 /*
1196  * Reset registers
1197  */
1198 #define DEBUG_RESET_I830                _MMIO(0x6070)
1199 #define  DEBUG_RESET_FULL               (1<<7)
1200 #define  DEBUG_RESET_RENDER             (1<<8)
1201 #define  DEBUG_RESET_DISPLAY            (1<<9)
1202
1203 /*
1204  * IOSF sideband
1205  */
1206 #define VLV_IOSF_DOORBELL_REQ                   _MMIO(VLV_DISPLAY_BASE + 0x2100)
1207 #define   IOSF_DEVFN_SHIFT                      24
1208 #define   IOSF_OPCODE_SHIFT                     16
1209 #define   IOSF_PORT_SHIFT                       8
1210 #define   IOSF_BYTE_ENABLES_SHIFT               4
1211 #define   IOSF_BAR_SHIFT                        1
1212 #define   IOSF_SB_BUSY                          (1<<0)
1213 #define   IOSF_PORT_BUNIT                       0x03
1214 #define   IOSF_PORT_PUNIT                       0x04
1215 #define   IOSF_PORT_NC                          0x11
1216 #define   IOSF_PORT_DPIO                        0x12
1217 #define   IOSF_PORT_GPIO_NC                     0x13
1218 #define   IOSF_PORT_CCK                         0x14
1219 #define   IOSF_PORT_DPIO_2                      0x1a
1220 #define   IOSF_PORT_FLISDSI                     0x1b
1221 #define   IOSF_PORT_GPIO_SC                     0x48
1222 #define   IOSF_PORT_GPIO_SUS                    0xa8
1223 #define   IOSF_PORT_CCU                         0xa9
1224 #define   CHV_IOSF_PORT_GPIO_N                  0x13
1225 #define   CHV_IOSF_PORT_GPIO_SE                 0x48
1226 #define   CHV_IOSF_PORT_GPIO_E                  0xa8
1227 #define   CHV_IOSF_PORT_GPIO_SW                 0xb2
1228 #define VLV_IOSF_DATA                           _MMIO(VLV_DISPLAY_BASE + 0x2104)
1229 #define VLV_IOSF_ADDR                           _MMIO(VLV_DISPLAY_BASE + 0x2108)
1230
1231 /* See configdb bunit SB addr map */
1232 #define BUNIT_REG_BISOC                         0x11
1233
1234 #define PUNIT_REG_DSPFREQ                       0x36
1235 #define   DSPFREQSTAT_SHIFT_CHV                 24
1236 #define   DSPFREQSTAT_MASK_CHV                  (0x1f << DSPFREQSTAT_SHIFT_CHV)
1237 #define   DSPFREQGUAR_SHIFT_CHV                 8
1238 #define   DSPFREQGUAR_MASK_CHV                  (0x1f << DSPFREQGUAR_SHIFT_CHV)
1239 #define   DSPFREQSTAT_SHIFT                     30
1240 #define   DSPFREQSTAT_MASK                      (0x3 << DSPFREQSTAT_SHIFT)
1241 #define   DSPFREQGUAR_SHIFT                     14
1242 #define   DSPFREQGUAR_MASK                      (0x3 << DSPFREQGUAR_SHIFT)
1243 #define   DSP_MAXFIFO_PM5_STATUS                (1 << 22) /* chv */
1244 #define   DSP_AUTO_CDCLK_GATE_DISABLE           (1 << 7) /* chv */
1245 #define   DSP_MAXFIFO_PM5_ENABLE                (1 << 6) /* chv */
1246 #define   _DP_SSC(val, pipe)                    ((val) << (2 * (pipe)))
1247 #define   DP_SSC_MASK(pipe)                     _DP_SSC(0x3, (pipe))
1248 #define   DP_SSC_PWR_ON(pipe)                   _DP_SSC(0x0, (pipe))
1249 #define   DP_SSC_CLK_GATE(pipe)                 _DP_SSC(0x1, (pipe))
1250 #define   DP_SSC_RESET(pipe)                    _DP_SSC(0x2, (pipe))
1251 #define   DP_SSC_PWR_GATE(pipe)                 _DP_SSC(0x3, (pipe))
1252 #define   _DP_SSS(val, pipe)                    ((val) << (2 * (pipe) + 16))
1253 #define   DP_SSS_MASK(pipe)                     _DP_SSS(0x3, (pipe))
1254 #define   DP_SSS_PWR_ON(pipe)                   _DP_SSS(0x0, (pipe))
1255 #define   DP_SSS_CLK_GATE(pipe)                 _DP_SSS(0x1, (pipe))
1256 #define   DP_SSS_RESET(pipe)                    _DP_SSS(0x2, (pipe))
1257 #define   DP_SSS_PWR_GATE(pipe)                 _DP_SSS(0x3, (pipe))
1258
1259 /*
1260  * i915_power_well_id:
1261  *
1262  * Platform specific IDs used to look up power wells and - except for custom
1263  * power wells - to define request/status register flag bit positions. As such
1264  * the set of IDs on a given platform must be unique and except for custom
1265  * power wells their value must stay fixed.
1266  */
1267 enum i915_power_well_id {
1268         /*
1269          * I830
1270          *  - custom power well
1271          */
1272         I830_DISP_PW_PIPES = 0,
1273
1274         /*
1275          * VLV/CHV
1276          *  - PUNIT_REG_PWRGT_CTRL (bit: id*2),
1277          *    PUNIT_REG_PWRGT_STATUS (bit: id*2) (PUNIT HAS v0.8)
1278          */
1279         PUNIT_POWER_WELL_RENDER                 = 0,
1280         PUNIT_POWER_WELL_MEDIA                  = 1,
1281         PUNIT_POWER_WELL_DISP2D                 = 3,
1282         PUNIT_POWER_WELL_DPIO_CMN_BC            = 5,
1283         PUNIT_POWER_WELL_DPIO_TX_B_LANES_01     = 6,
1284         PUNIT_POWER_WELL_DPIO_TX_B_LANES_23     = 7,
1285         PUNIT_POWER_WELL_DPIO_TX_C_LANES_01     = 8,
1286         PUNIT_POWER_WELL_DPIO_TX_C_LANES_23     = 9,
1287         PUNIT_POWER_WELL_DPIO_RX0               = 10,
1288         PUNIT_POWER_WELL_DPIO_RX1               = 11,
1289         PUNIT_POWER_WELL_DPIO_CMN_D             = 12,
1290         /*  - custom power well */
1291         CHV_DISP_PW_PIPE_A,                     /* 13 */
1292
1293         /*
1294          * HSW/BDW
1295          *  - HSW_PWR_WELL_CTL_DRIVER(0) (status bit: id*2, req bit: id*2+1)
1296          */
1297         HSW_DISP_PW_GLOBAL = 15,
1298
1299         /*
1300          * GEN9+
1301          *  - HSW_PWR_WELL_CTL_DRIVER(0) (status bit: id*2, req bit: id*2+1)
1302          */
1303         SKL_DISP_PW_MISC_IO = 0,
1304         SKL_DISP_PW_DDI_A_E,
1305         GLK_DISP_PW_DDI_A = SKL_DISP_PW_DDI_A_E,
1306         CNL_DISP_PW_DDI_A = SKL_DISP_PW_DDI_A_E,
1307         SKL_DISP_PW_DDI_B,
1308         SKL_DISP_PW_DDI_C,
1309         SKL_DISP_PW_DDI_D,
1310         CNL_DISP_PW_DDI_F = 6,
1311
1312         GLK_DISP_PW_AUX_A = 8,
1313         GLK_DISP_PW_AUX_B,
1314         GLK_DISP_PW_AUX_C,
1315         CNL_DISP_PW_AUX_A = GLK_DISP_PW_AUX_A,
1316         CNL_DISP_PW_AUX_B = GLK_DISP_PW_AUX_B,
1317         CNL_DISP_PW_AUX_C = GLK_DISP_PW_AUX_C,
1318         CNL_DISP_PW_AUX_D,
1319         CNL_DISP_PW_AUX_F,
1320
1321         SKL_DISP_PW_1 = 14,
1322         SKL_DISP_PW_2,
1323
1324         /* - custom power wells */
1325         SKL_DISP_PW_DC_OFF,
1326         BXT_DPIO_CMN_A,
1327         BXT_DPIO_CMN_BC,
1328         GLK_DPIO_CMN_C,                 /* 19 */
1329
1330         /*
1331          * Multiple platforms.
1332          * Must start following the highest ID of any platform.
1333          * - custom power wells
1334          */
1335         I915_DISP_PW_ALWAYS_ON = 20,
1336 };
1337
1338 #define PUNIT_REG_PWRGT_CTRL                    0x60
1339 #define PUNIT_REG_PWRGT_STATUS                  0x61
1340 #define   PUNIT_PWRGT_MASK(power_well)          (3 << ((power_well) * 2))
1341 #define   PUNIT_PWRGT_PWR_ON(power_well)        (0 << ((power_well) * 2))
1342 #define   PUNIT_PWRGT_CLK_GATE(power_well)      (1 << ((power_well) * 2))
1343 #define   PUNIT_PWRGT_RESET(power_well)         (2 << ((power_well) * 2))
1344 #define   PUNIT_PWRGT_PWR_GATE(power_well)      (3 << ((power_well) * 2))
1345
1346 #define PUNIT_REG_GPU_LFM                       0xd3
1347 #define PUNIT_REG_GPU_FREQ_REQ                  0xd4
1348 #define PUNIT_REG_GPU_FREQ_STS                  0xd8
1349 #define   GPLLENABLE                            (1<<4)
1350 #define   GENFREQSTATUS                         (1<<0)
1351 #define PUNIT_REG_MEDIA_TURBO_FREQ_REQ          0xdc
1352 #define PUNIT_REG_CZ_TIMESTAMP                  0xce
1353
1354 #define PUNIT_FUSE_BUS2                         0xf6 /* bits 47:40 */
1355 #define PUNIT_FUSE_BUS1                         0xf5 /* bits 55:48 */
1356
1357 #define FB_GFX_FMAX_AT_VMAX_FUSE                0x136
1358 #define FB_GFX_FREQ_FUSE_MASK                   0xff
1359 #define FB_GFX_FMAX_AT_VMAX_2SS4EU_FUSE_SHIFT   24
1360 #define FB_GFX_FMAX_AT_VMAX_2SS6EU_FUSE_SHIFT   16
1361 #define FB_GFX_FMAX_AT_VMAX_2SS8EU_FUSE_SHIFT   8
1362
1363 #define FB_GFX_FMIN_AT_VMIN_FUSE                0x137
1364 #define FB_GFX_FMIN_AT_VMIN_FUSE_SHIFT          8
1365
1366 #define PUNIT_REG_DDR_SETUP2                    0x139
1367 #define   FORCE_DDR_FREQ_REQ_ACK                (1 << 8)
1368 #define   FORCE_DDR_LOW_FREQ                    (1 << 1)
1369 #define   FORCE_DDR_HIGH_FREQ                   (1 << 0)
1370
1371 #define PUNIT_GPU_STATUS_REG                    0xdb
1372 #define PUNIT_GPU_STATUS_MAX_FREQ_SHIFT 16
1373 #define PUNIT_GPU_STATUS_MAX_FREQ_MASK          0xff
1374 #define PUNIT_GPU_STATIS_GFX_MIN_FREQ_SHIFT     8
1375 #define PUNIT_GPU_STATUS_GFX_MIN_FREQ_MASK      0xff
1376
1377 #define PUNIT_GPU_DUTYCYCLE_REG         0xdf
1378 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_SHIFT      8
1379 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_MASK       0xff
1380
1381 #define IOSF_NC_FB_GFX_FREQ_FUSE                0x1c
1382 #define   FB_GFX_MAX_FREQ_FUSE_SHIFT            3
1383 #define   FB_GFX_MAX_FREQ_FUSE_MASK             0x000007f8
1384 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_SHIFT    11
1385 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_MASK     0x0007f800
1386 #define IOSF_NC_FB_GFX_FMAX_FUSE_HI             0x34
1387 #define   FB_FMAX_VMIN_FREQ_HI_MASK             0x00000007
1388 #define IOSF_NC_FB_GFX_FMAX_FUSE_LO             0x30
1389 #define   FB_FMAX_VMIN_FREQ_LO_SHIFT            27
1390 #define   FB_FMAX_VMIN_FREQ_LO_MASK             0xf8000000
1391
1392 #define VLV_TURBO_SOC_OVERRIDE  0x04
1393 #define         VLV_OVERRIDE_EN 1
1394 #define         VLV_SOC_TDP_EN  (1 << 1)
1395 #define         VLV_BIAS_CPU_125_SOC_875 (6 << 2)
1396 #define         CHV_BIAS_CPU_50_SOC_50 (3 << 2)
1397
1398 /* vlv2 north clock has */
1399 #define CCK_FUSE_REG                            0x8
1400 #define  CCK_FUSE_HPLL_FREQ_MASK                0x3
1401 #define CCK_REG_DSI_PLL_FUSE                    0x44
1402 #define CCK_REG_DSI_PLL_CONTROL                 0x48
1403 #define  DSI_PLL_VCO_EN                         (1 << 31)
1404 #define  DSI_PLL_LDO_GATE                       (1 << 30)
1405 #define  DSI_PLL_P1_POST_DIV_SHIFT              17
1406 #define  DSI_PLL_P1_POST_DIV_MASK               (0x1ff << 17)
1407 #define  DSI_PLL_P2_MUX_DSI0_DIV2               (1 << 13)
1408 #define  DSI_PLL_P3_MUX_DSI1_DIV2               (1 << 12)
1409 #define  DSI_PLL_MUX_MASK                       (3 << 9)
1410 #define  DSI_PLL_MUX_DSI0_DSIPLL                (0 << 10)
1411 #define  DSI_PLL_MUX_DSI0_CCK                   (1 << 10)
1412 #define  DSI_PLL_MUX_DSI1_DSIPLL                (0 << 9)
1413 #define  DSI_PLL_MUX_DSI1_CCK                   (1 << 9)
1414 #define  DSI_PLL_CLK_GATE_MASK                  (0xf << 5)
1415 #define  DSI_PLL_CLK_GATE_DSI0_DSIPLL           (1 << 8)
1416 #define  DSI_PLL_CLK_GATE_DSI1_DSIPLL           (1 << 7)
1417 #define  DSI_PLL_CLK_GATE_DSI0_CCK              (1 << 6)
1418 #define  DSI_PLL_CLK_GATE_DSI1_CCK              (1 << 5)
1419 #define  DSI_PLL_LOCK                           (1 << 0)
1420 #define CCK_REG_DSI_PLL_DIVIDER                 0x4c
1421 #define  DSI_PLL_LFSR                           (1 << 31)
1422 #define  DSI_PLL_FRACTION_EN                    (1 << 30)
1423 #define  DSI_PLL_FRAC_COUNTER_SHIFT             27
1424 #define  DSI_PLL_FRAC_COUNTER_MASK              (7 << 27)
1425 #define  DSI_PLL_USYNC_CNT_SHIFT                18
1426 #define  DSI_PLL_USYNC_CNT_MASK                 (0x1ff << 18)
1427 #define  DSI_PLL_N1_DIV_SHIFT                   16
1428 #define  DSI_PLL_N1_DIV_MASK                    (3 << 16)
1429 #define  DSI_PLL_M1_DIV_SHIFT                   0
1430 #define  DSI_PLL_M1_DIV_MASK                    (0x1ff << 0)
1431 #define CCK_CZ_CLOCK_CONTROL                    0x62
1432 #define CCK_GPLL_CLOCK_CONTROL                  0x67
1433 #define CCK_DISPLAY_CLOCK_CONTROL               0x6b
1434 #define CCK_DISPLAY_REF_CLOCK_CONTROL           0x6c
1435 #define  CCK_TRUNK_FORCE_ON                     (1 << 17)
1436 #define  CCK_TRUNK_FORCE_OFF                    (1 << 16)
1437 #define  CCK_FREQUENCY_STATUS                   (0x1f << 8)
1438 #define  CCK_FREQUENCY_STATUS_SHIFT             8
1439 #define  CCK_FREQUENCY_VALUES                   (0x1f << 0)
1440
1441 /* DPIO registers */
1442 #define DPIO_DEVFN                      0
1443
1444 #define DPIO_CTL                        _MMIO(VLV_DISPLAY_BASE + 0x2110)
1445 #define  DPIO_MODSEL1                   (1<<3) /* if ref clk b == 27 */
1446 #define  DPIO_MODSEL0                   (1<<2) /* if ref clk a == 27 */
1447 #define  DPIO_SFR_BYPASS                (1<<1)
1448 #define  DPIO_CMNRST                    (1<<0)
1449
1450 #define DPIO_PHY(pipe)                  ((pipe) >> 1)
1451 #define DPIO_PHY_IOSF_PORT(phy)         (dev_priv->dpio_phy_iosf_port[phy])
1452
1453 /*
1454  * Per pipe/PLL DPIO regs
1455  */
1456 #define _VLV_PLL_DW3_CH0                0x800c
1457 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
1458 #define   DPIO_POST_DIV_DAC             0
1459 #define   DPIO_POST_DIV_HDMIDP          1 /* DAC 225-400M rate */
1460 #define   DPIO_POST_DIV_LVDS1           2
1461 #define   DPIO_POST_DIV_LVDS2           3
1462 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
1463 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
1464 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
1465 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
1466 #define   DPIO_ENABLE_CALIBRATION       (1<<11)
1467 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
1468 #define   DPIO_M2DIV_MASK               0xff
1469 #define _VLV_PLL_DW3_CH1                0x802c
1470 #define VLV_PLL_DW3(ch) _PIPE(ch, _VLV_PLL_DW3_CH0, _VLV_PLL_DW3_CH1)
1471
1472 #define _VLV_PLL_DW5_CH0                0x8014
1473 #define   DPIO_REFSEL_OVERRIDE          27
1474 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
1475 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
1476 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
1477 #define   DPIO_PLL_REFCLK_SEL_MASK      3
1478 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
1479 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
1480 #define _VLV_PLL_DW5_CH1                0x8034
1481 #define VLV_PLL_DW5(ch) _PIPE(ch, _VLV_PLL_DW5_CH0, _VLV_PLL_DW5_CH1)
1482
1483 #define _VLV_PLL_DW7_CH0                0x801c
1484 #define _VLV_PLL_DW7_CH1                0x803c
1485 #define VLV_PLL_DW7(ch) _PIPE(ch, _VLV_PLL_DW7_CH0, _VLV_PLL_DW7_CH1)
1486
1487 #define _VLV_PLL_DW8_CH0                0x8040
1488 #define _VLV_PLL_DW8_CH1                0x8060
1489 #define VLV_PLL_DW8(ch) _PIPE(ch, _VLV_PLL_DW8_CH0, _VLV_PLL_DW8_CH1)
1490
1491 #define VLV_PLL_DW9_BCAST               0xc044
1492 #define _VLV_PLL_DW9_CH0                0x8044
1493 #define _VLV_PLL_DW9_CH1                0x8064
1494 #define VLV_PLL_DW9(ch) _PIPE(ch, _VLV_PLL_DW9_CH0, _VLV_PLL_DW9_CH1)
1495
1496 #define _VLV_PLL_DW10_CH0               0x8048
1497 #define _VLV_PLL_DW10_CH1               0x8068
1498 #define VLV_PLL_DW10(ch) _PIPE(ch, _VLV_PLL_DW10_CH0, _VLV_PLL_DW10_CH1)
1499
1500 #define _VLV_PLL_DW11_CH0               0x804c
1501 #define _VLV_PLL_DW11_CH1               0x806c
1502 #define VLV_PLL_DW11(ch) _PIPE(ch, _VLV_PLL_DW11_CH0, _VLV_PLL_DW11_CH1)
1503
1504 /* Spec for ref block start counts at DW10 */
1505 #define VLV_REF_DW13                    0x80ac
1506
1507 #define VLV_CMN_DW0                     0x8100
1508
1509 /*
1510  * Per DDI channel DPIO regs
1511  */
1512
1513 #define _VLV_PCS_DW0_CH0                0x8200
1514 #define _VLV_PCS_DW0_CH1                0x8400
1515 #define   DPIO_PCS_TX_LANE2_RESET       (1<<16)
1516 #define   DPIO_PCS_TX_LANE1_RESET       (1<<7)
1517 #define   DPIO_LEFT_TXFIFO_RST_MASTER2  (1<<4)
1518 #define   DPIO_RIGHT_TXFIFO_RST_MASTER2 (1<<3)
1519 #define VLV_PCS_DW0(ch) _PORT(ch, _VLV_PCS_DW0_CH0, _VLV_PCS_DW0_CH1)
1520
1521 #define _VLV_PCS01_DW0_CH0              0x200
1522 #define _VLV_PCS23_DW0_CH0              0x400
1523 #define _VLV_PCS01_DW0_CH1              0x2600
1524 #define _VLV_PCS23_DW0_CH1              0x2800
1525 #define VLV_PCS01_DW0(ch) _PORT(ch, _VLV_PCS01_DW0_CH0, _VLV_PCS01_DW0_CH1)
1526 #define VLV_PCS23_DW0(ch) _PORT(ch, _VLV_PCS23_DW0_CH0, _VLV_PCS23_DW0_CH1)
1527
1528 #define _VLV_PCS_DW1_CH0                0x8204
1529 #define _VLV_PCS_DW1_CH1                0x8404
1530 #define   CHV_PCS_REQ_SOFTRESET_EN      (1<<23)
1531 #define   DPIO_PCS_CLK_CRI_RXEB_EIOS_EN (1<<22)
1532 #define   DPIO_PCS_CLK_CRI_RXDIGFILTSG_EN (1<<21)
1533 #define   DPIO_PCS_CLK_DATAWIDTH_SHIFT  (6)
1534 #define   DPIO_PCS_CLK_SOFT_RESET       (1<<5)
1535 #define VLV_PCS_DW1(ch) _PORT(ch, _VLV_PCS_DW1_CH0, _VLV_PCS_DW1_CH1)
1536
1537 #define _VLV_PCS01_DW1_CH0              0x204
1538 #define _VLV_PCS23_DW1_CH0              0x404
1539 #define _VLV_PCS01_DW1_CH1              0x2604
1540 #define _VLV_PCS23_DW1_CH1              0x2804
1541 #define VLV_PCS01_DW1(ch) _PORT(ch, _VLV_PCS01_DW1_CH0, _VLV_PCS01_DW1_CH1)
1542 #define VLV_PCS23_DW1(ch) _PORT(ch, _VLV_PCS23_DW1_CH0, _VLV_PCS23_DW1_CH1)
1543
1544 #define _VLV_PCS_DW8_CH0                0x8220
1545 #define _VLV_PCS_DW8_CH1                0x8420
1546 #define   CHV_PCS_USEDCLKCHANNEL_OVRRIDE        (1 << 20)
1547 #define   CHV_PCS_USEDCLKCHANNEL                (1 << 21)
1548 #define VLV_PCS_DW8(ch) _PORT(ch, _VLV_PCS_DW8_CH0, _VLV_PCS_DW8_CH1)
1549
1550 #define _VLV_PCS01_DW8_CH0              0x0220
1551 #define _VLV_PCS23_DW8_CH0              0x0420
1552 #define _VLV_PCS01_DW8_CH1              0x2620
1553 #define _VLV_PCS23_DW8_CH1              0x2820
1554 #define VLV_PCS01_DW8(port) _PORT(port, _VLV_PCS01_DW8_CH0, _VLV_PCS01_DW8_CH1)
1555 #define VLV_PCS23_DW8(port) _PORT(port, _VLV_PCS23_DW8_CH0, _VLV_PCS23_DW8_CH1)
1556
1557 #define _VLV_PCS_DW9_CH0                0x8224
1558 #define _VLV_PCS_DW9_CH1                0x8424
1559 #define   DPIO_PCS_TX2MARGIN_MASK       (0x7<<13)
1560 #define   DPIO_PCS_TX2MARGIN_000        (0<<13)
1561 #define   DPIO_PCS_TX2MARGIN_101        (1<<13)
1562 #define   DPIO_PCS_TX1MARGIN_MASK       (0x7<<10)
1563 #define   DPIO_PCS_TX1MARGIN_000        (0<<10)
1564 #define   DPIO_PCS_TX1MARGIN_101        (1<<10)
1565 #define VLV_PCS_DW9(ch) _PORT(ch, _VLV_PCS_DW9_CH0, _VLV_PCS_DW9_CH1)
1566
1567 #define _VLV_PCS01_DW9_CH0              0x224
1568 #define _VLV_PCS23_DW9_CH0              0x424
1569 #define _VLV_PCS01_DW9_CH1              0x2624
1570 #define _VLV_PCS23_DW9_CH1              0x2824
1571 #define VLV_PCS01_DW9(ch) _PORT(ch, _VLV_PCS01_DW9_CH0, _VLV_PCS01_DW9_CH1)
1572 #define VLV_PCS23_DW9(ch) _PORT(ch, _VLV_PCS23_DW9_CH0, _VLV_PCS23_DW9_CH1)
1573
1574 #define _CHV_PCS_DW10_CH0               0x8228
1575 #define _CHV_PCS_DW10_CH1               0x8428
1576 #define   DPIO_PCS_SWING_CALC_TX0_TX2   (1<<30)
1577 #define   DPIO_PCS_SWING_CALC_TX1_TX3   (1<<31)
1578 #define   DPIO_PCS_TX2DEEMP_MASK        (0xf<<24)
1579 #define   DPIO_PCS_TX2DEEMP_9P5         (0<<24)
1580 #define   DPIO_PCS_TX2DEEMP_6P0         (2<<24)
1581 #define   DPIO_PCS_TX1DEEMP_MASK        (0xf<<16)
1582 #define   DPIO_PCS_TX1DEEMP_9P5         (0<<16)
1583 #define   DPIO_PCS_TX1DEEMP_6P0         (2<<16)
1584 #define CHV_PCS_DW10(ch) _PORT(ch, _CHV_PCS_DW10_CH0, _CHV_PCS_DW10_CH1)
1585
1586 #define _VLV_PCS01_DW10_CH0             0x0228
1587 #define _VLV_PCS23_DW10_CH0             0x0428
1588 #define _VLV_PCS01_DW10_CH1             0x2628
1589 #define _VLV_PCS23_DW10_CH1             0x2828
1590 #define VLV_PCS01_DW10(port) _PORT(port, _VLV_PCS01_DW10_CH0, _VLV_PCS01_DW10_CH1)
1591 #define VLV_PCS23_DW10(port) _PORT(port, _VLV_PCS23_DW10_CH0, _VLV_PCS23_DW10_CH1)
1592
1593 #define _VLV_PCS_DW11_CH0               0x822c
1594 #define _VLV_PCS_DW11_CH1               0x842c
1595 #define   DPIO_TX2_STAGGER_MASK(x)      ((x)<<24)
1596 #define   DPIO_LANEDESKEW_STRAP_OVRD    (1<<3)
1597 #define   DPIO_LEFT_TXFIFO_RST_MASTER   (1<<1)
1598 #define   DPIO_RIGHT_TXFIFO_RST_MASTER  (1<<0)
1599 #define VLV_PCS_DW11(ch) _PORT(ch, _VLV_PCS_DW11_CH0, _VLV_PCS_DW11_CH1)
1600
1601 #define _VLV_PCS01_DW11_CH0             0x022c
1602 #define _VLV_PCS23_DW11_CH0             0x042c
1603 #define _VLV_PCS01_DW11_CH1             0x262c
1604 #define _VLV_PCS23_DW11_CH1             0x282c
1605 #define VLV_PCS01_DW11(ch) _PORT(ch, _VLV_PCS01_DW11_CH0, _VLV_PCS01_DW11_CH1)
1606 #define VLV_PCS23_DW11(ch) _PORT(ch, _VLV_PCS23_DW11_CH0, _VLV_PCS23_DW11_CH1)
1607
1608 #define _VLV_PCS01_DW12_CH0             0x0230
1609 #define _VLV_PCS23_DW12_CH0             0x0430
1610 #define _VLV_PCS01_DW12_CH1             0x2630
1611 #define _VLV_PCS23_DW12_CH1             0x2830
1612 #define VLV_PCS01_DW12(ch) _PORT(ch, _VLV_PCS01_DW12_CH0, _VLV_PCS01_DW12_CH1)
1613 #define VLV_PCS23_DW12(ch) _PORT(ch, _VLV_PCS23_DW12_CH0, _VLV_PCS23_DW12_CH1)
1614
1615 #define _VLV_PCS_DW12_CH0               0x8230
1616 #define _VLV_PCS_DW12_CH1               0x8430
1617 #define   DPIO_TX2_STAGGER_MULT(x)      ((x)<<20)
1618 #define   DPIO_TX1_STAGGER_MULT(x)      ((x)<<16)
1619 #define   DPIO_TX1_STAGGER_MASK(x)      ((x)<<8)
1620 #define   DPIO_LANESTAGGER_STRAP_OVRD   (1<<6)
1621 #define   DPIO_LANESTAGGER_STRAP(x)     ((x)<<0)
1622 #define VLV_PCS_DW12(ch) _PORT(ch, _VLV_PCS_DW12_CH0, _VLV_PCS_DW12_CH1)
1623
1624 #define _VLV_PCS_DW14_CH0               0x8238
1625 #define _VLV_PCS_DW14_CH1               0x8438
1626 #define VLV_PCS_DW14(ch) _PORT(ch, _VLV_PCS_DW14_CH0, _VLV_PCS_DW14_CH1)
1627
1628 #define _VLV_PCS_DW23_CH0               0x825c
1629 #define _VLV_PCS_DW23_CH1               0x845c
1630 #define VLV_PCS_DW23(ch) _PORT(ch, _VLV_PCS_DW23_CH0, _VLV_PCS_DW23_CH1)
1631
1632 #define _VLV_TX_DW2_CH0                 0x8288
1633 #define _VLV_TX_DW2_CH1                 0x8488
1634 #define   DPIO_SWING_MARGIN000_SHIFT    16
1635 #define   DPIO_SWING_MARGIN000_MASK     (0xff << DPIO_SWING_MARGIN000_SHIFT)
1636 #define   DPIO_UNIQ_TRANS_SCALE_SHIFT   8
1637 #define VLV_TX_DW2(ch) _PORT(ch, _VLV_TX_DW2_CH0, _VLV_TX_DW2_CH1)
1638
1639 #define _VLV_TX_DW3_CH0                 0x828c
1640 #define _VLV_TX_DW3_CH1                 0x848c
1641 /* The following bit for CHV phy */
1642 #define   DPIO_TX_UNIQ_TRANS_SCALE_EN   (1<<27)
1643 #define   DPIO_SWING_MARGIN101_SHIFT    16
1644 #define   DPIO_SWING_MARGIN101_MASK     (0xff << DPIO_SWING_MARGIN101_SHIFT)
1645 #define VLV_TX_DW3(ch) _PORT(ch, _VLV_TX_DW3_CH0, _VLV_TX_DW3_CH1)
1646
1647 #define _VLV_TX_DW4_CH0                 0x8290
1648 #define _VLV_TX_DW4_CH1                 0x8490
1649 #define   DPIO_SWING_DEEMPH9P5_SHIFT    24
1650 #define   DPIO_SWING_DEEMPH9P5_MASK     (0xff << DPIO_SWING_DEEMPH9P5_SHIFT)
1651 #define   DPIO_SWING_DEEMPH6P0_SHIFT    16
1652 #define   DPIO_SWING_DEEMPH6P0_MASK     (0xff << DPIO_SWING_DEEMPH6P0_SHIFT)
1653 #define VLV_TX_DW4(ch) _PORT(ch, _VLV_TX_DW4_CH0, _VLV_TX_DW4_CH1)
1654
1655 #define _VLV_TX3_DW4_CH0                0x690
1656 #define _VLV_TX3_DW4_CH1                0x2a90
1657 #define VLV_TX3_DW4(ch) _PORT(ch, _VLV_TX3_DW4_CH0, _VLV_TX3_DW4_CH1)
1658
1659 #define _VLV_TX_DW5_CH0                 0x8294
1660 #define _VLV_TX_DW5_CH1                 0x8494
1661 #define   DPIO_TX_OCALINIT_EN           (1<<31)
1662 #define VLV_TX_DW5(ch) _PORT(ch, _VLV_TX_DW5_CH0, _VLV_TX_DW5_CH1)
1663
1664 #define _VLV_TX_DW11_CH0                0x82ac
1665 #define _VLV_TX_DW11_CH1                0x84ac
1666 #define VLV_TX_DW11(ch) _PORT(ch, _VLV_TX_DW11_CH0, _VLV_TX_DW11_CH1)
1667
1668 #define _VLV_TX_DW14_CH0                0x82b8
1669 #define _VLV_TX_DW14_CH1                0x84b8
1670 #define VLV_TX_DW14(ch) _PORT(ch, _VLV_TX_DW14_CH0, _VLV_TX_DW14_CH1)
1671
1672 /* CHV dpPhy registers */
1673 #define _CHV_PLL_DW0_CH0                0x8000
1674 #define _CHV_PLL_DW0_CH1                0x8180
1675 #define CHV_PLL_DW0(ch) _PIPE(ch, _CHV_PLL_DW0_CH0, _CHV_PLL_DW0_CH1)
1676
1677 #define _CHV_PLL_DW1_CH0                0x8004
1678 #define _CHV_PLL_DW1_CH1                0x8184
1679 #define   DPIO_CHV_N_DIV_SHIFT          8
1680 #define   DPIO_CHV_M1_DIV_BY_2          (0 << 0)
1681 #define CHV_PLL_DW1(ch) _PIPE(ch, _CHV_PLL_DW1_CH0, _CHV_PLL_DW1_CH1)
1682
1683 #define _CHV_PLL_DW2_CH0                0x8008
1684 #define _CHV_PLL_DW2_CH1                0x8188
1685 #define CHV_PLL_DW2(ch) _PIPE(ch, _CHV_PLL_DW2_CH0, _CHV_PLL_DW2_CH1)
1686
1687 #define _CHV_PLL_DW3_CH0                0x800c
1688 #define _CHV_PLL_DW3_CH1                0x818c
1689 #define  DPIO_CHV_FRAC_DIV_EN           (1 << 16)
1690 #define  DPIO_CHV_FIRST_MOD             (0 << 8)
1691 #define  DPIO_CHV_SECOND_MOD            (1 << 8)
1692 #define  DPIO_CHV_FEEDFWD_GAIN_SHIFT    0
1693 #define  DPIO_CHV_FEEDFWD_GAIN_MASK             (0xF << 0)
1694 #define CHV_PLL_DW3(ch) _PIPE(ch, _CHV_PLL_DW3_CH0, _CHV_PLL_DW3_CH1)
1695
1696 #define _CHV_PLL_DW6_CH0                0x8018
1697 #define _CHV_PLL_DW6_CH1                0x8198
1698 #define   DPIO_CHV_GAIN_CTRL_SHIFT      16
1699 #define   DPIO_CHV_INT_COEFF_SHIFT      8
1700 #define   DPIO_CHV_PROP_COEFF_SHIFT     0
1701 #define CHV_PLL_DW6(ch) _PIPE(ch, _CHV_PLL_DW6_CH0, _CHV_PLL_DW6_CH1)
1702
1703 #define _CHV_PLL_DW8_CH0                0x8020
1704 #define _CHV_PLL_DW8_CH1                0x81A0
1705 #define   DPIO_CHV_TDC_TARGET_CNT_SHIFT 0
1706 #define   DPIO_CHV_TDC_TARGET_CNT_MASK  (0x3FF << 0)
1707 #define CHV_PLL_DW8(ch) _PIPE(ch, _CHV_PLL_DW8_CH0, _CHV_PLL_DW8_CH1)
1708
1709 #define _CHV_PLL_DW9_CH0                0x8024
1710 #define _CHV_PLL_DW9_CH1                0x81A4
1711 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SHIFT              1 /* 3 bits */
1712 #define  DPIO_CHV_INT_LOCK_THRESHOLD_MASK               (7 << 1)
1713 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SEL_COARSE 1 /* 1: coarse & 0 : fine  */
1714 #define CHV_PLL_DW9(ch) _PIPE(ch, _CHV_PLL_DW9_CH0, _CHV_PLL_DW9_CH1)
1715
1716 #define _CHV_CMN_DW0_CH0               0x8100
1717 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH0        19
1718 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH0        18
1719 #define   DPIO_ALLDL_POWERDOWN                  (1 << 1)
1720 #define   DPIO_ANYDL_POWERDOWN                  (1 << 0)
1721
1722 #define _CHV_CMN_DW5_CH0               0x8114
1723 #define   CHV_BUFRIGHTENA1_DISABLE      (0 << 20)
1724 #define   CHV_BUFRIGHTENA1_NORMAL       (1 << 20)
1725 #define   CHV_BUFRIGHTENA1_FORCE        (3 << 20)
1726 #define   CHV_BUFRIGHTENA1_MASK         (3 << 20)
1727 #define   CHV_BUFLEFTENA1_DISABLE       (0 << 22)
1728 #define   CHV_BUFLEFTENA1_NORMAL        (1 << 22)
1729 #define   CHV_BUFLEFTENA1_FORCE         (3 << 22)
1730 #define   CHV_BUFLEFTENA1_MASK          (3 << 22)
1731
1732 #define _CHV_CMN_DW13_CH0               0x8134
1733 #define _CHV_CMN_DW0_CH1                0x8080
1734 #define   DPIO_CHV_S1_DIV_SHIFT         21
1735 #define   DPIO_CHV_P1_DIV_SHIFT         13 /* 3 bits */
1736 #define   DPIO_CHV_P2_DIV_SHIFT         8  /* 5 bits */
1737 #define   DPIO_CHV_K_DIV_SHIFT          4
1738 #define   DPIO_PLL_FREQLOCK             (1 << 1)
1739 #define   DPIO_PLL_LOCK                 (1 << 0)
1740 #define CHV_CMN_DW13(ch) _PIPE(ch, _CHV_CMN_DW13_CH0, _CHV_CMN_DW0_CH1)
1741
1742 #define _CHV_CMN_DW14_CH0               0x8138
1743 #define _CHV_CMN_DW1_CH1                0x8084
1744 #define   DPIO_AFC_RECAL                (1 << 14)
1745 #define   DPIO_DCLKP_EN                 (1 << 13)
1746 #define   CHV_BUFLEFTENA2_DISABLE       (0 << 17) /* CL2 DW1 only */
1747 #define   CHV_BUFLEFTENA2_NORMAL        (1 << 17) /* CL2 DW1 only */
1748 #define   CHV_BUFLEFTENA2_FORCE         (3 << 17) /* CL2 DW1 only */
1749 #define   CHV_BUFLEFTENA2_MASK          (3 << 17) /* CL2 DW1 only */
1750 #define   CHV_BUFRIGHTENA2_DISABLE      (0 << 19) /* CL2 DW1 only */
1751 #define   CHV_BUFRIGHTENA2_NORMAL       (1 << 19) /* CL2 DW1 only */
1752 #define   CHV_BUFRIGHTENA2_FORCE        (3 << 19) /* CL2 DW1 only */
1753 #define   CHV_BUFRIGHTENA2_MASK         (3 << 19) /* CL2 DW1 only */
1754 #define CHV_CMN_DW14(ch) _PIPE(ch, _CHV_CMN_DW14_CH0, _CHV_CMN_DW1_CH1)
1755
1756 #define _CHV_CMN_DW19_CH0               0x814c
1757 #define _CHV_CMN_DW6_CH1                0x8098
1758 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH1        30 /* CL2 DW6 only */
1759 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH1        29 /* CL2 DW6 only */
1760 #define   DPIO_DYNPWRDOWNEN_CH1         (1 << 28) /* CL2 DW6 only */
1761 #define   CHV_CMN_USEDCLKCHANNEL        (1 << 13)
1762
1763 #define CHV_CMN_DW19(ch) _PIPE(ch, _CHV_CMN_DW19_CH0, _CHV_CMN_DW6_CH1)
1764
1765 #define CHV_CMN_DW28                    0x8170
1766 #define   DPIO_CL1POWERDOWNEN           (1 << 23)
1767 #define   DPIO_DYNPWRDOWNEN_CH0         (1 << 22)
1768 #define   DPIO_SUS_CLK_CONFIG_ON                (0 << 0)
1769 #define   DPIO_SUS_CLK_CONFIG_CLKREQ            (1 << 0)
1770 #define   DPIO_SUS_CLK_CONFIG_GATE              (2 << 0)
1771 #define   DPIO_SUS_CLK_CONFIG_GATE_CLKREQ       (3 << 0)
1772
1773 #define CHV_CMN_DW30                    0x8178
1774 #define   DPIO_CL2_LDOFUSE_PWRENB       (1 << 6)
1775 #define   DPIO_LRC_BYPASS               (1 << 3)
1776
1777 #define _TXLANE(ch, lane, offset) ((ch ? 0x2400 : 0) + \
1778                                         (lane) * 0x200 + (offset))
1779
1780 #define CHV_TX_DW0(ch, lane) _TXLANE(ch, lane, 0x80)
1781 #define CHV_TX_DW1(ch, lane) _TXLANE(ch, lane, 0x84)
1782 #define CHV_TX_DW2(ch, lane) _TXLANE(ch, lane, 0x88)
1783 #define CHV_TX_DW3(ch, lane) _TXLANE(ch, lane, 0x8c)
1784 #define CHV_TX_DW4(ch, lane) _TXLANE(ch, lane, 0x90)
1785 #define CHV_TX_DW5(ch, lane) _TXLANE(ch, lane, 0x94)
1786 #define CHV_TX_DW6(ch, lane) _TXLANE(ch, lane, 0x98)
1787 #define CHV_TX_DW7(ch, lane) _TXLANE(ch, lane, 0x9c)
1788 #define CHV_TX_DW8(ch, lane) _TXLANE(ch, lane, 0xa0)
1789 #define CHV_TX_DW9(ch, lane) _TXLANE(ch, lane, 0xa4)
1790 #define CHV_TX_DW10(ch, lane) _TXLANE(ch, lane, 0xa8)
1791 #define CHV_TX_DW11(ch, lane) _TXLANE(ch, lane, 0xac)
1792 #define   DPIO_FRC_LATENCY_SHFIT        8
1793 #define CHV_TX_DW14(ch, lane) _TXLANE(ch, lane, 0xb8)
1794 #define   DPIO_UPAR_SHIFT               30
1795
1796 /* BXT PHY registers */
1797 #define _BXT_PHY0_BASE                  0x6C000
1798 #define _BXT_PHY1_BASE                  0x162000
1799 #define _BXT_PHY2_BASE                  0x163000
1800 #define BXT_PHY_BASE(phy)               _PHY3((phy), _BXT_PHY0_BASE, \
1801                                                      _BXT_PHY1_BASE, \
1802                                                      _BXT_PHY2_BASE)
1803
1804 #define _BXT_PHY(phy, reg)                                              \
1805         _MMIO(BXT_PHY_BASE(phy) - _BXT_PHY0_BASE + (reg))
1806
1807 #define _BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)          \
1808         (BXT_PHY_BASE(phy) + _PIPE((ch), (reg_ch0) - _BXT_PHY0_BASE,    \
1809                                          (reg_ch1) - _BXT_PHY0_BASE))
1810 #define _MMIO_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)             \
1811         _MMIO(_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1))
1812
1813 #define BXT_P_CR_GT_DISP_PWRON          _MMIO(0x138090)
1814 #define  MIPIO_RST_CTRL                         (1 << 2)
1815
1816 #define _BXT_PHY_CTL_DDI_A              0x64C00
1817 #define _BXT_PHY_CTL_DDI_B              0x64C10
1818 #define _BXT_PHY_CTL_DDI_C              0x64C20
1819 #define   BXT_PHY_CMNLANE_POWERDOWN_ACK (1 << 10)
1820 #define   BXT_PHY_LANE_POWERDOWN_ACK    (1 << 9)
1821 #define   BXT_PHY_LANE_ENABLED          (1 << 8)
1822 #define BXT_PHY_CTL(port)               _MMIO_PORT(port, _BXT_PHY_CTL_DDI_A, \
1823                                                          _BXT_PHY_CTL_DDI_B)
1824
1825 #define _PHY_CTL_FAMILY_EDP             0x64C80
1826 #define _PHY_CTL_FAMILY_DDI             0x64C90
1827 #define _PHY_CTL_FAMILY_DDI_C           0x64CA0
1828 #define   COMMON_RESET_DIS              (1 << 31)
1829 #define BXT_PHY_CTL_FAMILY(phy)         _MMIO_PHY3((phy), _PHY_CTL_FAMILY_DDI, \
1830                                                           _PHY_CTL_FAMILY_EDP, \
1831                                                           _PHY_CTL_FAMILY_DDI_C)
1832
1833 /* BXT PHY PLL registers */
1834 #define _PORT_PLL_A                     0x46074
1835 #define _PORT_PLL_B                     0x46078
1836 #define _PORT_PLL_C                     0x4607c
1837 #define   PORT_PLL_ENABLE               (1 << 31)
1838 #define   PORT_PLL_LOCK                 (1 << 30)
1839 #define   PORT_PLL_REF_SEL              (1 << 27)
1840 #define   PORT_PLL_POWER_ENABLE         (1 << 26)
1841 #define   PORT_PLL_POWER_STATE          (1 << 25)
1842 #define BXT_PORT_PLL_ENABLE(port)       _MMIO_PORT(port, _PORT_PLL_A, _PORT_PLL_B)
1843
1844 #define _PORT_PLL_EBB_0_A               0x162034
1845 #define _PORT_PLL_EBB_0_B               0x6C034
1846 #define _PORT_PLL_EBB_0_C               0x6C340
1847 #define   PORT_PLL_P1_SHIFT             13
1848 #define   PORT_PLL_P1_MASK              (0x07 << PORT_PLL_P1_SHIFT)
1849 #define   PORT_PLL_P1(x)                ((x)  << PORT_PLL_P1_SHIFT)
1850 #define   PORT_PLL_P2_SHIFT             8
1851 #define   PORT_PLL_P2_MASK              (0x1f << PORT_PLL_P2_SHIFT)
1852 #define   PORT_PLL_P2(x)                ((x)  << PORT_PLL_P2_SHIFT)
1853 #define BXT_PORT_PLL_EBB_0(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
1854                                                          _PORT_PLL_EBB_0_B, \
1855                                                          _PORT_PLL_EBB_0_C)
1856
1857 #define _PORT_PLL_EBB_4_A               0x162038
1858 #define _PORT_PLL_EBB_4_B               0x6C038
1859 #define _PORT_PLL_EBB_4_C               0x6C344
1860 #define   PORT_PLL_10BIT_CLK_ENABLE     (1 << 13)
1861 #define   PORT_PLL_RECALIBRATE          (1 << 14)
1862 #define BXT_PORT_PLL_EBB_4(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
1863                                                          _PORT_PLL_EBB_4_B, \
1864                                                          _PORT_PLL_EBB_4_C)
1865
1866 #define _PORT_PLL_0_A                   0x162100
1867 #define _PORT_PLL_0_B                   0x6C100
1868 #define _PORT_PLL_0_C                   0x6C380
1869 /* PORT_PLL_0_A */
1870 #define   PORT_PLL_M2_MASK              0xFF
1871 /* PORT_PLL_1_A */
1872 #define   PORT_PLL_N_SHIFT              8
1873 #define   PORT_PLL_N_MASK               (0x0F << PORT_PLL_N_SHIFT)
1874 #define   PORT_PLL_N(x)                 ((x) << PORT_PLL_N_SHIFT)
1875 /* PORT_PLL_2_A */
1876 #define   PORT_PLL_M2_FRAC_MASK         0x3FFFFF
1877 /* PORT_PLL_3_A */
1878 #define   PORT_PLL_M2_FRAC_ENABLE       (1 << 16)
1879 /* PORT_PLL_6_A */
1880 #define   PORT_PLL_PROP_COEFF_MASK      0xF
1881 #define   PORT_PLL_INT_COEFF_MASK       (0x1F << 8)
1882 #define   PORT_PLL_INT_COEFF(x)         ((x)  << 8)
1883 #define   PORT_PLL_GAIN_CTL_MASK        (0x07 << 16)
1884 #define   PORT_PLL_GAIN_CTL(x)          ((x)  << 16)
1885 /* PORT_PLL_8_A */
1886 #define   PORT_PLL_TARGET_CNT_MASK      0x3FF
1887 /* PORT_PLL_9_A */
1888 #define  PORT_PLL_LOCK_THRESHOLD_SHIFT  1
1889 #define  PORT_PLL_LOCK_THRESHOLD_MASK   (0x7 << PORT_PLL_LOCK_THRESHOLD_SHIFT)
1890 /* PORT_PLL_10_A */
1891 #define  PORT_PLL_DCO_AMP_OVR_EN_H      (1<<27)
1892 #define  PORT_PLL_DCO_AMP_DEFAULT       15
1893 #define  PORT_PLL_DCO_AMP_MASK          0x3c00
1894 #define  PORT_PLL_DCO_AMP(x)            ((x)<<10)
1895 #define _PORT_PLL_BASE(phy, ch)         _BXT_PHY_CH(phy, ch, \
1896                                                     _PORT_PLL_0_B, \
1897                                                     _PORT_PLL_0_C)
1898 #define BXT_PORT_PLL(phy, ch, idx)      _MMIO(_PORT_PLL_BASE(phy, ch) + \
1899                                               (idx) * 4)
1900
1901 /* BXT PHY common lane registers */
1902 #define _PORT_CL1CM_DW0_A               0x162000
1903 #define _PORT_CL1CM_DW0_BC              0x6C000
1904 #define   PHY_POWER_GOOD                (1 << 16)
1905 #define   PHY_RESERVED                  (1 << 7)
1906 #define BXT_PORT_CL1CM_DW0(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW0_BC)
1907
1908 #define CNL_PORT_CL1CM_DW5              _MMIO(0x162014)
1909 #define   CL_POWER_DOWN_ENABLE          (1 << 4)
1910 #define   SUS_CLOCK_CONFIG              (3 << 0)
1911
1912 #define _ICL_PORT_CL_DW5_A      0x162014
1913 #define _ICL_PORT_CL_DW5_B      0x6C014
1914 #define ICL_PORT_CL_DW5(port)   _MMIO_PORT(port, _ICL_PORT_CL_DW5_A, \
1915                                                  _ICL_PORT_CL_DW5_B)
1916
1917 #define _PORT_CL1CM_DW9_A               0x162024
1918 #define _PORT_CL1CM_DW9_BC              0x6C024
1919 #define   IREF0RC_OFFSET_SHIFT          8
1920 #define   IREF0RC_OFFSET_MASK           (0xFF << IREF0RC_OFFSET_SHIFT)
1921 #define BXT_PORT_CL1CM_DW9(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW9_BC)
1922
1923 #define _PORT_CL1CM_DW10_A              0x162028
1924 #define _PORT_CL1CM_DW10_BC             0x6C028
1925 #define   IREF1RC_OFFSET_SHIFT          8
1926 #define   IREF1RC_OFFSET_MASK           (0xFF << IREF1RC_OFFSET_SHIFT)
1927 #define BXT_PORT_CL1CM_DW10(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW10_BC)
1928
1929 #define _PORT_CL1CM_DW28_A              0x162070
1930 #define _PORT_CL1CM_DW28_BC             0x6C070
1931 #define   OCL1_POWER_DOWN_EN            (1 << 23)
1932 #define   DW28_OLDO_DYN_PWR_DOWN_EN     (1 << 22)
1933 #define   SUS_CLK_CONFIG                0x3
1934 #define BXT_PORT_CL1CM_DW28(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW28_BC)
1935
1936 #define _PORT_CL1CM_DW30_A              0x162078
1937 #define _PORT_CL1CM_DW30_BC             0x6C078
1938 #define   OCL2_LDOFUSE_PWR_DIS          (1 << 6)
1939 #define BXT_PORT_CL1CM_DW30(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW30_BC)
1940
1941 #define _CNL_PORT_PCS_DW1_GRP_AE        0x162304
1942 #define _CNL_PORT_PCS_DW1_GRP_B         0x162384
1943 #define _CNL_PORT_PCS_DW1_GRP_C         0x162B04
1944 #define _CNL_PORT_PCS_DW1_GRP_D         0x162B84
1945 #define _CNL_PORT_PCS_DW1_GRP_F         0x162A04
1946 #define _CNL_PORT_PCS_DW1_LN0_AE        0x162404
1947 #define _CNL_PORT_PCS_DW1_LN0_B         0x162604
1948 #define _CNL_PORT_PCS_DW1_LN0_C         0x162C04
1949 #define _CNL_PORT_PCS_DW1_LN0_D         0x162E04
1950 #define _CNL_PORT_PCS_DW1_LN0_F         0x162804
1951 #define CNL_PORT_PCS_DW1_GRP(port)      _MMIO_PORT6(port, \
1952                                                     _CNL_PORT_PCS_DW1_GRP_AE, \
1953                                                     _CNL_PORT_PCS_DW1_GRP_B, \
1954                                                     _CNL_PORT_PCS_DW1_GRP_C, \
1955                                                     _CNL_PORT_PCS_DW1_GRP_D, \
1956                                                     _CNL_PORT_PCS_DW1_GRP_AE, \
1957                                                     _CNL_PORT_PCS_DW1_GRP_F)
1958 #define CNL_PORT_PCS_DW1_LN0(port)      _MMIO_PORT6(port, \
1959                                                     _CNL_PORT_PCS_DW1_LN0_AE, \
1960                                                     _CNL_PORT_PCS_DW1_LN0_B, \
1961                                                     _CNL_PORT_PCS_DW1_LN0_C, \
1962                                                     _CNL_PORT_PCS_DW1_LN0_D, \
1963                                                     _CNL_PORT_PCS_DW1_LN0_AE, \
1964                                                     _CNL_PORT_PCS_DW1_LN0_F)
1965 #define   COMMON_KEEPER_EN              (1 << 26)
1966
1967 #define _CNL_PORT_TX_DW2_GRP_AE         0x162348
1968 #define _CNL_PORT_TX_DW2_GRP_B          0x1623C8
1969 #define _CNL_PORT_TX_DW2_GRP_C          0x162B48
1970 #define _CNL_PORT_TX_DW2_GRP_D          0x162BC8
1971 #define _CNL_PORT_TX_DW2_GRP_F          0x162A48
1972 #define _CNL_PORT_TX_DW2_LN0_AE         0x162448
1973 #define _CNL_PORT_TX_DW2_LN0_B          0x162648
1974 #define _CNL_PORT_TX_DW2_LN0_C          0x162C48
1975 #define _CNL_PORT_TX_DW2_LN0_D          0x162E48
1976 #define _CNL_PORT_TX_DW2_LN0_F          0x162848
1977 #define CNL_PORT_TX_DW2_GRP(port)       _MMIO_PORT6(port, \
1978                                                     _CNL_PORT_TX_DW2_GRP_AE, \
1979                                                     _CNL_PORT_TX_DW2_GRP_B, \
1980                                                     _CNL_PORT_TX_DW2_GRP_C, \
1981                                                     _CNL_PORT_TX_DW2_GRP_D, \
1982                                                     _CNL_PORT_TX_DW2_GRP_AE, \
1983                                                     _CNL_PORT_TX_DW2_GRP_F)
1984 #define CNL_PORT_TX_DW2_LN0(port)       _MMIO_PORT6(port, \
1985                                                     _CNL_PORT_TX_DW2_LN0_AE, \
1986                                                     _CNL_PORT_TX_DW2_LN0_B, \
1987                                                     _CNL_PORT_TX_DW2_LN0_C, \
1988                                                     _CNL_PORT_TX_DW2_LN0_D, \
1989                                                     _CNL_PORT_TX_DW2_LN0_AE, \
1990                                                     _CNL_PORT_TX_DW2_LN0_F)
1991 #define   SWING_SEL_UPPER(x)            ((x >> 3) << 15)
1992 #define   SWING_SEL_UPPER_MASK          (1 << 15)
1993 #define   SWING_SEL_LOWER(x)            ((x & 0x7) << 11)
1994 #define   SWING_SEL_LOWER_MASK          (0x7 << 11)
1995 #define   RCOMP_SCALAR(x)               ((x) << 0)
1996 #define   RCOMP_SCALAR_MASK             (0xFF << 0)
1997
1998 #define _CNL_PORT_TX_DW4_GRP_AE         0x162350
1999 #define _CNL_PORT_TX_DW4_GRP_B          0x1623D0
2000 #define _CNL_PORT_TX_DW4_GRP_C          0x162B50
2001 #define _CNL_PORT_TX_DW4_GRP_D          0x162BD0
2002 #define _CNL_PORT_TX_DW4_GRP_F          0x162A50
2003 #define _CNL_PORT_TX_DW4_LN0_AE         0x162450
2004 #define _CNL_PORT_TX_DW4_LN1_AE         0x1624D0
2005 #define _CNL_PORT_TX_DW4_LN0_B          0x162650
2006 #define _CNL_PORT_TX_DW4_LN0_C          0x162C50
2007 #define _CNL_PORT_TX_DW4_LN0_D          0x162E50
2008 #define _CNL_PORT_TX_DW4_LN0_F          0x162850
2009 #define CNL_PORT_TX_DW4_GRP(port)       _MMIO_PORT6(port, \
2010                                                     _CNL_PORT_TX_DW4_GRP_AE, \
2011                                                     _CNL_PORT_TX_DW4_GRP_B, \
2012                                                     _CNL_PORT_TX_DW4_GRP_C, \
2013                                                     _CNL_PORT_TX_DW4_GRP_D, \
2014                                                     _CNL_PORT_TX_DW4_GRP_AE, \
2015                                                     _CNL_PORT_TX_DW4_GRP_F)
2016 #define CNL_PORT_TX_DW4_LN(port, ln)       _MMIO_PORT6_LN(port, ln,     \
2017                                                     _CNL_PORT_TX_DW4_LN0_AE, \
2018                                                     _CNL_PORT_TX_DW4_LN1_AE, \
2019                                                     _CNL_PORT_TX_DW4_LN0_B, \
2020                                                     _CNL_PORT_TX_DW4_LN0_C, \
2021                                                     _CNL_PORT_TX_DW4_LN0_D, \
2022                                                     _CNL_PORT_TX_DW4_LN0_AE, \
2023                                                     _CNL_PORT_TX_DW4_LN0_F)
2024 #define   LOADGEN_SELECT                (1 << 31)
2025 #define   POST_CURSOR_1(x)              ((x) << 12)
2026 #define   POST_CURSOR_1_MASK            (0x3F << 12)
2027 #define   POST_CURSOR_2(x)              ((x) << 6)
2028 #define   POST_CURSOR_2_MASK            (0x3F << 6)
2029 #define   CURSOR_COEFF(x)               ((x) << 0)
2030 #define   CURSOR_COEFF_MASK             (0x3F << 0)
2031
2032 #define _CNL_PORT_TX_DW5_GRP_AE         0x162354
2033 #define _CNL_PORT_TX_DW5_GRP_B          0x1623D4
2034 #define _CNL_PORT_TX_DW5_GRP_C          0x162B54
2035 #define _CNL_PORT_TX_DW5_GRP_D          0x162BD4
2036 #define _CNL_PORT_TX_DW5_GRP_F          0x162A54
2037 #define _CNL_PORT_TX_DW5_LN0_AE         0x162454
2038 #define _CNL_PORT_TX_DW5_LN0_B          0x162654
2039 #define _CNL_PORT_TX_DW5_LN0_C          0x162C54
2040 #define _CNL_PORT_TX_DW5_LN0_D          0x162E54
2041 #define _CNL_PORT_TX_DW5_LN0_F          0x162854
2042 #define CNL_PORT_TX_DW5_GRP(port)       _MMIO_PORT6(port, \
2043                                                     _CNL_PORT_TX_DW5_GRP_AE, \
2044                                                     _CNL_PORT_TX_DW5_GRP_B, \
2045                                                     _CNL_PORT_TX_DW5_GRP_C, \
2046                                                     _CNL_PORT_TX_DW5_GRP_D, \
2047                                                     _CNL_PORT_TX_DW5_GRP_AE, \
2048                                                     _CNL_PORT_TX_DW5_GRP_F)
2049 #define CNL_PORT_TX_DW5_LN0(port)       _MMIO_PORT6(port, \
2050                                                     _CNL_PORT_TX_DW5_LN0_AE, \
2051                                                     _CNL_PORT_TX_DW5_LN0_B, \
2052                                                     _CNL_PORT_TX_DW5_LN0_C, \
2053                                                     _CNL_PORT_TX_DW5_LN0_D, \
2054                                                     _CNL_PORT_TX_DW5_LN0_AE, \
2055                                                     _CNL_PORT_TX_DW5_LN0_F)
2056 #define   TX_TRAINING_EN                (1 << 31)
2057 #define   TAP3_DISABLE                  (1 << 29)
2058 #define   SCALING_MODE_SEL(x)           ((x) << 18)
2059 #define   SCALING_MODE_SEL_MASK         (0x7 << 18)
2060 #define   RTERM_SELECT(x)               ((x) << 3)
2061 #define   RTERM_SELECT_MASK             (0x7 << 3)
2062
2063 #define _CNL_PORT_TX_DW7_GRP_AE         0x16235C
2064 #define _CNL_PORT_TX_DW7_GRP_B          0x1623DC
2065 #define _CNL_PORT_TX_DW7_GRP_C          0x162B5C
2066 #define _CNL_PORT_TX_DW7_GRP_D          0x162BDC
2067 #define _CNL_PORT_TX_DW7_GRP_F          0x162A5C
2068 #define _CNL_PORT_TX_DW7_LN0_AE         0x16245C
2069 #define _CNL_PORT_TX_DW7_LN0_B          0x16265C
2070 #define _CNL_PORT_TX_DW7_LN0_C          0x162C5C
2071 #define _CNL_PORT_TX_DW7_LN0_D          0x162E5C
2072 #define _CNL_PORT_TX_DW7_LN0_F          0x16285C
2073 #define CNL_PORT_TX_DW7_GRP(port)       _MMIO_PORT6(port, \
2074                                                     _CNL_PORT_TX_DW7_GRP_AE, \
2075                                                     _CNL_PORT_TX_DW7_GRP_B, \
2076                                                     _CNL_PORT_TX_DW7_GRP_C, \
2077                                                     _CNL_PORT_TX_DW7_GRP_D, \
2078                                                     _CNL_PORT_TX_DW7_GRP_AE, \
2079                                                     _CNL_PORT_TX_DW7_GRP_F)
2080 #define CNL_PORT_TX_DW7_LN0(port)       _MMIO_PORT6(port, \
2081                                                     _CNL_PORT_TX_DW7_LN0_AE, \
2082                                                     _CNL_PORT_TX_DW7_LN0_B, \
2083                                                     _CNL_PORT_TX_DW7_LN0_C, \
2084                                                     _CNL_PORT_TX_DW7_LN0_D, \
2085                                                     _CNL_PORT_TX_DW7_LN0_AE, \
2086                                                     _CNL_PORT_TX_DW7_LN0_F)
2087 #define   N_SCALAR(x)                   ((x) << 24)
2088 #define   N_SCALAR_MASK                 (0x7F << 24)
2089
2090 /* The spec defines this only for BXT PHY0, but lets assume that this
2091  * would exist for PHY1 too if it had a second channel.
2092  */
2093 #define _PORT_CL2CM_DW6_A               0x162358
2094 #define _PORT_CL2CM_DW6_BC              0x6C358
2095 #define BXT_PORT_CL2CM_DW6(phy)         _BXT_PHY((phy), _PORT_CL2CM_DW6_BC)
2096 #define   DW6_OLDO_DYN_PWR_DOWN_EN      (1 << 28)
2097
2098 #define CNL_PORT_COMP_DW0               _MMIO(0x162100)
2099 #define   COMP_INIT                     (1 << 31)
2100 #define CNL_PORT_COMP_DW1               _MMIO(0x162104)
2101 #define CNL_PORT_COMP_DW3               _MMIO(0x16210c)
2102 #define   PROCESS_INFO_DOT_0            (0 << 26)
2103 #define   PROCESS_INFO_DOT_1            (1 << 26)
2104 #define   PROCESS_INFO_DOT_4            (2 << 26)
2105 #define   PROCESS_INFO_MASK             (7 << 26)
2106 #define   PROCESS_INFO_SHIFT            26
2107 #define   VOLTAGE_INFO_0_85V            (0 << 24)
2108 #define   VOLTAGE_INFO_0_95V            (1 << 24)
2109 #define   VOLTAGE_INFO_1_05V            (2 << 24)
2110 #define   VOLTAGE_INFO_MASK             (3 << 24)
2111 #define   VOLTAGE_INFO_SHIFT            24
2112 #define CNL_PORT_COMP_DW9               _MMIO(0x162124)
2113 #define CNL_PORT_COMP_DW10              _MMIO(0x162128)
2114
2115 #define _ICL_PORT_COMP_DW0_A            0x162100
2116 #define _ICL_PORT_COMP_DW0_B            0x6C100
2117 #define ICL_PORT_COMP_DW0(port)         _MMIO_PORT(port, _ICL_PORT_COMP_DW0_A, \
2118                                                          _ICL_PORT_COMP_DW0_B)
2119 #define _ICL_PORT_COMP_DW1_A            0x162104
2120 #define _ICL_PORT_COMP_DW1_B            0x6C104
2121 #define ICL_PORT_COMP_DW1(port)         _MMIO_PORT(port, _ICL_PORT_COMP_DW1_A, \
2122                                                          _ICL_PORT_COMP_DW1_B)
2123 #define _ICL_PORT_COMP_DW3_A            0x16210C
2124 #define _ICL_PORT_COMP_DW3_B            0x6C10C
2125 #define ICL_PORT_COMP_DW3(port)         _MMIO_PORT(port, _ICL_PORT_COMP_DW3_A, \
2126                                                          _ICL_PORT_COMP_DW3_B)
2127 #define _ICL_PORT_COMP_DW9_A            0x162124
2128 #define _ICL_PORT_COMP_DW9_B            0x6C124
2129 #define ICL_PORT_COMP_DW9(port)         _MMIO_PORT(port, _ICL_PORT_COMP_DW9_A, \
2130                                                          _ICL_PORT_COMP_DW9_B)
2131 #define _ICL_PORT_COMP_DW10_A           0x162128
2132 #define _ICL_PORT_COMP_DW10_B           0x6C128
2133 #define ICL_PORT_COMP_DW10(port)        _MMIO_PORT(port, \
2134                                                    _ICL_PORT_COMP_DW10_A, \
2135                                                    _ICL_PORT_COMP_DW10_B)
2136
2137 /* BXT PHY Ref registers */
2138 #define _PORT_REF_DW3_A                 0x16218C
2139 #define _PORT_REF_DW3_BC                0x6C18C
2140 #define   GRC_DONE                      (1 << 22)
2141 #define BXT_PORT_REF_DW3(phy)           _BXT_PHY((phy), _PORT_REF_DW3_BC)
2142
2143 #define _PORT_REF_DW6_A                 0x162198
2144 #define _PORT_REF_DW6_BC                0x6C198
2145 #define   GRC_CODE_SHIFT                24
2146 #define   GRC_CODE_MASK                 (0xFF << GRC_CODE_SHIFT)
2147 #define   GRC_CODE_FAST_SHIFT           16
2148 #define   GRC_CODE_FAST_MASK            (0xFF << GRC_CODE_FAST_SHIFT)
2149 #define   GRC_CODE_SLOW_SHIFT           8
2150 #define   GRC_CODE_SLOW_MASK            (0xFF << GRC_CODE_SLOW_SHIFT)
2151 #define   GRC_CODE_NOM_MASK             0xFF
2152 #define BXT_PORT_REF_DW6(phy)           _BXT_PHY((phy), _PORT_REF_DW6_BC)
2153
2154 #define _PORT_REF_DW8_A                 0x1621A0
2155 #define _PORT_REF_DW8_BC                0x6C1A0
2156 #define   GRC_DIS                       (1 << 15)
2157 #define   GRC_RDY_OVRD                  (1 << 1)
2158 #define BXT_PORT_REF_DW8(phy)           _BXT_PHY((phy), _PORT_REF_DW8_BC)
2159
2160 /* BXT PHY PCS registers */
2161 #define _PORT_PCS_DW10_LN01_A           0x162428
2162 #define _PORT_PCS_DW10_LN01_B           0x6C428
2163 #define _PORT_PCS_DW10_LN01_C           0x6C828
2164 #define _PORT_PCS_DW10_GRP_A            0x162C28
2165 #define _PORT_PCS_DW10_GRP_B            0x6CC28
2166 #define _PORT_PCS_DW10_GRP_C            0x6CE28
2167 #define BXT_PORT_PCS_DW10_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2168                                                          _PORT_PCS_DW10_LN01_B, \
2169                                                          _PORT_PCS_DW10_LN01_C)
2170 #define BXT_PORT_PCS_DW10_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
2171                                                          _PORT_PCS_DW10_GRP_B, \
2172                                                          _PORT_PCS_DW10_GRP_C)
2173
2174 #define   TX2_SWING_CALC_INIT           (1 << 31)
2175 #define   TX1_SWING_CALC_INIT           (1 << 30)
2176
2177 #define _PORT_PCS_DW12_LN01_A           0x162430
2178 #define _PORT_PCS_DW12_LN01_B           0x6C430
2179 #define _PORT_PCS_DW12_LN01_C           0x6C830
2180 #define _PORT_PCS_DW12_LN23_A           0x162630
2181 #define _PORT_PCS_DW12_LN23_B           0x6C630
2182 #define _PORT_PCS_DW12_LN23_C           0x6CA30
2183 #define _PORT_PCS_DW12_GRP_A            0x162c30
2184 #define _PORT_PCS_DW12_GRP_B            0x6CC30
2185 #define _PORT_PCS_DW12_GRP_C            0x6CE30
2186 #define   LANESTAGGER_STRAP_OVRD        (1 << 6)
2187 #define   LANE_STAGGER_MASK             0x1F
2188 #define BXT_PORT_PCS_DW12_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2189                                                          _PORT_PCS_DW12_LN01_B, \
2190                                                          _PORT_PCS_DW12_LN01_C)
2191 #define BXT_PORT_PCS_DW12_LN23(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2192                                                          _PORT_PCS_DW12_LN23_B, \
2193                                                          _PORT_PCS_DW12_LN23_C)
2194 #define BXT_PORT_PCS_DW12_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
2195                                                          _PORT_PCS_DW12_GRP_B, \
2196                                                          _PORT_PCS_DW12_GRP_C)
2197
2198 /* BXT PHY TX registers */
2199 #define _BXT_LANE_OFFSET(lane)           (((lane) >> 1) * 0x200 +       \
2200                                           ((lane) & 1) * 0x80)
2201
2202 #define _PORT_TX_DW2_LN0_A              0x162508
2203 #define _PORT_TX_DW2_LN0_B              0x6C508
2204 #define _PORT_TX_DW2_LN0_C              0x6C908
2205 #define _PORT_TX_DW2_GRP_A              0x162D08
2206 #define _PORT_TX_DW2_GRP_B              0x6CD08
2207 #define _PORT_TX_DW2_GRP_C              0x6CF08
2208 #define BXT_PORT_TX_DW2_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2209                                                          _PORT_TX_DW2_LN0_B, \
2210                                                          _PORT_TX_DW2_LN0_C)
2211 #define BXT_PORT_TX_DW2_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2212                                                          _PORT_TX_DW2_GRP_B, \
2213                                                          _PORT_TX_DW2_GRP_C)
2214 #define   MARGIN_000_SHIFT              16
2215 #define   MARGIN_000                    (0xFF << MARGIN_000_SHIFT)
2216 #define   UNIQ_TRANS_SCALE_SHIFT        8
2217 #define   UNIQ_TRANS_SCALE              (0xFF << UNIQ_TRANS_SCALE_SHIFT)
2218
2219 #define _PORT_TX_DW3_LN0_A              0x16250C
2220 #define _PORT_TX_DW3_LN0_B              0x6C50C
2221 #define _PORT_TX_DW3_LN0_C              0x6C90C
2222 #define _PORT_TX_DW3_GRP_A              0x162D0C
2223 #define _PORT_TX_DW3_GRP_B              0x6CD0C
2224 #define _PORT_TX_DW3_GRP_C              0x6CF0C
2225 #define BXT_PORT_TX_DW3_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2226                                                          _PORT_TX_DW3_LN0_B, \
2227                                                          _PORT_TX_DW3_LN0_C)
2228 #define BXT_PORT_TX_DW3_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2229                                                          _PORT_TX_DW3_GRP_B, \
2230                                                          _PORT_TX_DW3_GRP_C)
2231 #define   SCALE_DCOMP_METHOD            (1 << 26)
2232 #define   UNIQUE_TRANGE_EN_METHOD       (1 << 27)
2233
2234 #define _PORT_TX_DW4_LN0_A              0x162510
2235 #define _PORT_TX_DW4_LN0_B              0x6C510
2236 #define _PORT_TX_DW4_LN0_C              0x6C910
2237 #define _PORT_TX_DW4_GRP_A              0x162D10
2238 #define _PORT_TX_DW4_GRP_B              0x6CD10
2239 #define _PORT_TX_DW4_GRP_C              0x6CF10
2240 #define BXT_PORT_TX_DW4_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2241                                                          _PORT_TX_DW4_LN0_B, \
2242                                                          _PORT_TX_DW4_LN0_C)
2243 #define BXT_PORT_TX_DW4_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2244                                                          _PORT_TX_DW4_GRP_B, \
2245                                                          _PORT_TX_DW4_GRP_C)
2246 #define   DEEMPH_SHIFT                  24
2247 #define   DE_EMPHASIS                   (0xFF << DEEMPH_SHIFT)
2248
2249 #define _PORT_TX_DW5_LN0_A              0x162514
2250 #define _PORT_TX_DW5_LN0_B              0x6C514
2251 #define _PORT_TX_DW5_LN0_C              0x6C914
2252 #define _PORT_TX_DW5_GRP_A              0x162D14
2253 #define _PORT_TX_DW5_GRP_B              0x6CD14
2254 #define _PORT_TX_DW5_GRP_C              0x6CF14
2255 #define BXT_PORT_TX_DW5_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2256                                                          _PORT_TX_DW5_LN0_B, \
2257                                                          _PORT_TX_DW5_LN0_C)
2258 #define BXT_PORT_TX_DW5_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2259                                                          _PORT_TX_DW5_GRP_B, \
2260                                                          _PORT_TX_DW5_GRP_C)
2261 #define   DCC_DELAY_RANGE_1             (1 << 9)
2262 #define   DCC_DELAY_RANGE_2             (1 << 8)
2263
2264 #define _PORT_TX_DW14_LN0_A             0x162538
2265 #define _PORT_TX_DW14_LN0_B             0x6C538
2266 #define _PORT_TX_DW14_LN0_C             0x6C938
2267 #define   LATENCY_OPTIM_SHIFT           30
2268 #define   LATENCY_OPTIM                 (1 << LATENCY_OPTIM_SHIFT)
2269 #define BXT_PORT_TX_DW14_LN(phy, ch, lane)                              \
2270         _MMIO(_BXT_PHY_CH(phy, ch, _PORT_TX_DW14_LN0_B,                 \
2271                                    _PORT_TX_DW14_LN0_C) +               \
2272               _BXT_LANE_OFFSET(lane))
2273
2274 /* UAIMI scratch pad register 1 */
2275 #define UAIMI_SPR1                      _MMIO(0x4F074)
2276 /* SKL VccIO mask */
2277 #define SKL_VCCIO_MASK                  0x1
2278 /* SKL balance leg register */
2279 #define DISPIO_CR_TX_BMU_CR0            _MMIO(0x6C00C)
2280 /* I_boost values */
2281 #define BALANCE_LEG_SHIFT(port)         (8+3*(port))
2282 #define BALANCE_LEG_MASK(port)          (7<<(8+3*(port)))
2283 /* Balance leg disable bits */
2284 #define BALANCE_LEG_DISABLE_SHIFT       23
2285 #define BALANCE_LEG_DISABLE(port)       (1 << (23 + (port)))
2286
2287 /*
2288  * Fence registers
2289  * [0-7]  @ 0x2000 gen2,gen3
2290  * [8-15] @ 0x3000 945,g33,pnv
2291  *
2292  * [0-15] @ 0x3000 gen4,gen5
2293  *
2294  * [0-15] @ 0x100000 gen6,vlv,chv
2295  * [0-31] @ 0x100000 gen7+
2296  */
2297 #define FENCE_REG(i)                    _MMIO(0x2000 + (((i) & 8) << 9) + ((i) & 7) * 4)
2298 #define   I830_FENCE_START_MASK         0x07f80000
2299 #define   I830_FENCE_TILING_Y_SHIFT     12
2300 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
2301 #define   I830_FENCE_PITCH_SHIFT        4
2302 #define   I830_FENCE_REG_VALID          (1<<0)
2303 #define   I915_FENCE_MAX_PITCH_VAL      4
2304 #define   I830_FENCE_MAX_PITCH_VAL      6
2305 #define   I830_FENCE_MAX_SIZE_VAL       (1<<8)
2306
2307 #define   I915_FENCE_START_MASK         0x0ff00000
2308 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
2309
2310 #define FENCE_REG_965_LO(i)             _MMIO(0x03000 + (i) * 8)
2311 #define FENCE_REG_965_HI(i)             _MMIO(0x03000 + (i) * 8 + 4)
2312 #define   I965_FENCE_PITCH_SHIFT        2
2313 #define   I965_FENCE_TILING_Y_SHIFT     1
2314 #define   I965_FENCE_REG_VALID          (1<<0)
2315 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
2316
2317 #define FENCE_REG_GEN6_LO(i)            _MMIO(0x100000 + (i) * 8)
2318 #define FENCE_REG_GEN6_HI(i)            _MMIO(0x100000 + (i) * 8 + 4)
2319 #define   GEN6_FENCE_PITCH_SHIFT        32
2320 #define   GEN7_FENCE_MAX_PITCH_VAL      0x0800
2321
2322
2323 /* control register for cpu gtt access */
2324 #define TILECTL                         _MMIO(0x101000)
2325 #define   TILECTL_SWZCTL                        (1 << 0)
2326 #define   TILECTL_TLBPF                 (1 << 1)
2327 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
2328 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
2329
2330 /*
2331  * Instruction and interrupt control regs
2332  */
2333 #define PGTBL_CTL       _MMIO(0x02020)
2334 #define   PGTBL_ADDRESS_LO_MASK 0xfffff000 /* bits [31:12] */
2335 #define   PGTBL_ADDRESS_HI_MASK 0x000000f0 /* bits [35:32] (gen4) */
2336 #define PGTBL_ER        _MMIO(0x02024)
2337 #define PRB0_BASE       (0x2030-0x30)
2338 #define PRB1_BASE       (0x2040-0x30) /* 830,gen3 */
2339 #define PRB2_BASE       (0x2050-0x30) /* gen3 */
2340 #define SRB0_BASE       (0x2100-0x30) /* gen2 */
2341 #define SRB1_BASE       (0x2110-0x30) /* gen2 */
2342 #define SRB2_BASE       (0x2120-0x30) /* 830 */
2343 #define SRB3_BASE       (0x2130-0x30) /* 830 */
2344 #define RENDER_RING_BASE        0x02000
2345 #define BSD_RING_BASE           0x04000
2346 #define GEN6_BSD_RING_BASE      0x12000
2347 #define GEN8_BSD2_RING_BASE     0x1c000
2348 #define GEN11_BSD_RING_BASE     0x1c0000
2349 #define GEN11_BSD2_RING_BASE    0x1c4000
2350 #define GEN11_BSD3_RING_BASE    0x1d0000
2351 #define GEN11_BSD4_RING_BASE    0x1d4000
2352 #define VEBOX_RING_BASE         0x1a000
2353 #define GEN11_VEBOX_RING_BASE           0x1c8000
2354 #define GEN11_VEBOX2_RING_BASE          0x1d8000
2355 #define BLT_RING_BASE           0x22000
2356 #define RING_TAIL(base)         _MMIO((base)+0x30)
2357 #define RING_HEAD(base)         _MMIO((base)+0x34)
2358 #define RING_START(base)        _MMIO((base)+0x38)
2359 #define RING_CTL(base)          _MMIO((base)+0x3c)
2360 #define   RING_CTL_SIZE(size)   ((size) - PAGE_SIZE) /* in bytes -> pages */
2361 #define RING_SYNC_0(base)       _MMIO((base)+0x40)
2362 #define RING_SYNC_1(base)       _MMIO((base)+0x44)
2363 #define RING_SYNC_2(base)       _MMIO((base)+0x48)
2364 #define GEN6_RVSYNC     (RING_SYNC_0(RENDER_RING_BASE))
2365 #define GEN6_RBSYNC     (RING_SYNC_1(RENDER_RING_BASE))
2366 #define GEN6_RVESYNC    (RING_SYNC_2(RENDER_RING_BASE))
2367 #define GEN6_VBSYNC     (RING_SYNC_0(GEN6_BSD_RING_BASE))
2368 #define GEN6_VRSYNC     (RING_SYNC_1(GEN6_BSD_RING_BASE))
2369 #define GEN6_VVESYNC    (RING_SYNC_2(GEN6_BSD_RING_BASE))
2370 #define GEN6_BRSYNC     (RING_SYNC_0(BLT_RING_BASE))
2371 #define GEN6_BVSYNC     (RING_SYNC_1(BLT_RING_BASE))
2372 #define GEN6_BVESYNC    (RING_SYNC_2(BLT_RING_BASE))
2373 #define GEN6_VEBSYNC    (RING_SYNC_0(VEBOX_RING_BASE))
2374 #define GEN6_VERSYNC    (RING_SYNC_1(VEBOX_RING_BASE))
2375 #define GEN6_VEVSYNC    (RING_SYNC_2(VEBOX_RING_BASE))
2376 #define GEN6_NOSYNC     INVALID_MMIO_REG
2377 #define RING_PSMI_CTL(base)     _MMIO((base)+0x50)
2378 #define RING_MAX_IDLE(base)     _MMIO((base)+0x54)
2379 #define RING_HWS_PGA(base)      _MMIO((base)+0x80)
2380 #define RING_HWS_PGA_GEN6(base) _MMIO((base)+0x2080)
2381 #define RING_RESET_CTL(base)    _MMIO((base)+0xd0)
2382 #define   RESET_CTL_REQUEST_RESET  (1 << 0)
2383 #define   RESET_CTL_READY_TO_RESET (1 << 1)
2384
2385 #define HSW_GTT_CACHE_EN        _MMIO(0x4024)
2386 #define   GTT_CACHE_EN_ALL      0xF0007FFF
2387 #define GEN7_WR_WATERMARK       _MMIO(0x4028)
2388 #define GEN7_GFX_PRIO_CTRL      _MMIO(0x402C)
2389 #define ARB_MODE                _MMIO(0x4030)
2390 #define   ARB_MODE_SWIZZLE_SNB  (1<<4)
2391 #define   ARB_MODE_SWIZZLE_IVB  (1<<5)
2392 #define GEN7_GFX_PEND_TLB0      _MMIO(0x4034)
2393 #define GEN7_GFX_PEND_TLB1      _MMIO(0x4038)
2394 /* L3, CVS, ZTLB, RCC, CASC LRA min, max values */
2395 #define GEN7_LRA_LIMITS(i)      _MMIO(0x403C + (i) * 4)
2396 #define GEN7_LRA_LIMITS_REG_NUM 13
2397 #define GEN7_MEDIA_MAX_REQ_COUNT        _MMIO(0x4070)
2398 #define GEN7_GFX_MAX_REQ_COUNT          _MMIO(0x4074)
2399
2400 #define GAMTARBMODE             _MMIO(0x04a08)
2401 #define   ARB_MODE_BWGTLB_DISABLE (1<<9)
2402 #define   ARB_MODE_SWIZZLE_BDW  (1<<1)
2403 #define RENDER_HWS_PGA_GEN7     _MMIO(0x04080)
2404 #define RING_FAULT_REG(engine)  _MMIO(0x4094 + 0x100*(engine)->hw_id)
2405 #define GEN8_RING_FAULT_REG     _MMIO(0x4094)
2406 #define   GEN8_RING_FAULT_ENGINE_ID(x)  (((x) >> 12) & 0x7)
2407 #define   RING_FAULT_GTTSEL_MASK (1<<11)
2408 #define   RING_FAULT_SRCID(x)   (((x) >> 3) & 0xff)
2409 #define   RING_FAULT_FAULT_TYPE(x) (((x) >> 1) & 0x3)
2410 #define   RING_FAULT_VALID      (1<<0)
2411 #define DONE_REG                _MMIO(0x40b0)
2412 #define GEN8_PRIVATE_PAT_LO     _MMIO(0x40e0)
2413 #define GEN8_PRIVATE_PAT_HI     _MMIO(0x40e0 + 4)
2414 #define GEN10_PAT_INDEX(index)  _MMIO(0x40e0 + (index)*4)
2415 #define BSD_HWS_PGA_GEN7        _MMIO(0x04180)
2416 #define BLT_HWS_PGA_GEN7        _MMIO(0x04280)
2417 #define VEBOX_HWS_PGA_GEN7      _MMIO(0x04380)
2418 #define RING_ACTHD(base)        _MMIO((base)+0x74)
2419 #define RING_ACTHD_UDW(base)    _MMIO((base)+0x5c)
2420 #define RING_NOPID(base)        _MMIO((base)+0x94)
2421 #define RING_IMR(base)          _MMIO((base)+0xa8)
2422 #define RING_HWSTAM(base)       _MMIO((base)+0x98)
2423 #define RING_TIMESTAMP(base)            _MMIO((base)+0x358)
2424 #define RING_TIMESTAMP_UDW(base)        _MMIO((base)+0x358 + 4)
2425 #define   TAIL_ADDR             0x001FFFF8
2426 #define   HEAD_WRAP_COUNT       0xFFE00000
2427 #define   HEAD_WRAP_ONE         0x00200000
2428 #define   HEAD_ADDR             0x001FFFFC
2429 #define   RING_NR_PAGES         0x001FF000
2430 #define   RING_REPORT_MASK      0x00000006
2431 #define   RING_REPORT_64K       0x00000002
2432 #define   RING_REPORT_128K      0x00000004
2433 #define   RING_NO_REPORT        0x00000000
2434 #define   RING_VALID_MASK       0x00000001
2435 #define   RING_VALID            0x00000001
2436 #define   RING_INVALID          0x00000000
2437 #define   RING_WAIT_I8XX        (1<<0) /* gen2, PRBx_HEAD */
2438 #define   RING_WAIT             (1<<11) /* gen3+, PRBx_CTL */
2439 #define   RING_WAIT_SEMAPHORE   (1<<10) /* gen6+ */
2440
2441 #define RING_FORCE_TO_NONPRIV(base, i) _MMIO(((base)+0x4D0) + (i)*4)
2442 #define   RING_MAX_NONPRIV_SLOTS  12
2443
2444 #define GEN7_TLB_RD_ADDR        _MMIO(0x4700)
2445
2446 #define GEN9_GAMT_ECO_REG_RW_IA _MMIO(0x4ab0)
2447 #define   GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS   (1<<18)
2448
2449 #define GEN8_GAMW_ECO_DEV_RW_IA _MMIO(0x4080)
2450 #define   GAMW_ECO_ENABLE_64K_IPS_FIELD 0xF
2451
2452 #define GAMT_CHKN_BIT_REG       _MMIO(0x4ab8)
2453 #define   GAMT_CHKN_DISABLE_DYNAMIC_CREDIT_SHARING      (1<<28)
2454 #define   GAMT_CHKN_DISABLE_I2M_CYCLE_ON_WR_PORT        (1<<24)
2455
2456 #if 0
2457 #define PRB0_TAIL       _MMIO(0x2030)
2458 #define PRB0_HEAD       _MMIO(0x2034)
2459 #define PRB0_START      _MMIO(0x2038)
2460 #define PRB0_CTL        _MMIO(0x203c)
2461 #define PRB1_TAIL       _MMIO(0x2040) /* 915+ only */
2462 #define PRB1_HEAD       _MMIO(0x2044) /* 915+ only */
2463 #define PRB1_START      _MMIO(0x2048) /* 915+ only */
2464 #define PRB1_CTL        _MMIO(0x204c) /* 915+ only */
2465 #endif
2466 #define IPEIR_I965      _MMIO(0x2064)
2467 #define IPEHR_I965      _MMIO(0x2068)
2468 #define GEN7_SC_INSTDONE        _MMIO(0x7100)
2469 #define GEN7_SAMPLER_INSTDONE   _MMIO(0xe160)
2470 #define GEN7_ROW_INSTDONE       _MMIO(0xe164)
2471 #define GEN8_MCR_SELECTOR               _MMIO(0xfdc)
2472 #define   GEN8_MCR_SLICE(slice)         (((slice) & 3) << 26)
2473 #define   GEN8_MCR_SLICE_MASK           GEN8_MCR_SLICE(3)
2474 #define   GEN8_MCR_SUBSLICE(subslice)   (((subslice) & 3) << 24)
2475 #define   GEN8_MCR_SUBSLICE_MASK        GEN8_MCR_SUBSLICE(3)
2476 #define RING_IPEIR(base)        _MMIO((base)+0x64)
2477 #define RING_IPEHR(base)        _MMIO((base)+0x68)
2478 /*
2479  * On GEN4, only the render ring INSTDONE exists and has a different
2480  * layout than the GEN7+ version.
2481  * The GEN2 counterpart of this register is GEN2_INSTDONE.
2482  */
2483 #define RING_INSTDONE(base)     _MMIO((base)+0x6c)
2484 #define RING_INSTPS(base)       _MMIO((base)+0x70)
2485 #define RING_DMA_FADD(base)     _MMIO((base)+0x78)
2486 #define RING_DMA_FADD_UDW(base) _MMIO((base)+0x60) /* gen8+ */
2487 #define RING_INSTPM(base)       _MMIO((base)+0xc0)
2488 #define RING_MI_MODE(base)      _MMIO((base)+0x9c)
2489 #define INSTPS          _MMIO(0x2070) /* 965+ only */
2490 #define GEN4_INSTDONE1  _MMIO(0x207c) /* 965+ only, aka INSTDONE_2 on SNB */
2491 #define ACTHD_I965      _MMIO(0x2074)
2492 #define HWS_PGA         _MMIO(0x2080)
2493 #define HWS_ADDRESS_MASK        0xfffff000
2494 #define HWS_START_ADDRESS_SHIFT 4
2495 #define PWRCTXA         _MMIO(0x2088) /* 965GM+ only */
2496 #define   PWRCTX_EN     (1<<0)
2497 #define IPEIR           _MMIO(0x2088)
2498 #define IPEHR           _MMIO(0x208c)
2499 #define GEN2_INSTDONE   _MMIO(0x2090)
2500 #define NOPID           _MMIO(0x2094)
2501 #define HWSTAM          _MMIO(0x2098)
2502 #define DMA_FADD_I8XX   _MMIO(0x20d0)
2503 #define RING_BBSTATE(base)      _MMIO((base)+0x110)
2504 #define   RING_BB_PPGTT         (1 << 5)
2505 #define RING_SBBADDR(base)      _MMIO((base)+0x114) /* hsw+ */
2506 #define RING_SBBSTATE(base)     _MMIO((base)+0x118) /* hsw+ */
2507 #define RING_SBBADDR_UDW(base)  _MMIO((base)+0x11c) /* gen8+ */
2508 #define RING_BBADDR(base)       _MMIO((base)+0x140)
2509 #define RING_BBADDR_UDW(base)   _MMIO((base)+0x168) /* gen8+ */
2510 #define RING_BB_PER_CTX_PTR(base)       _MMIO((base)+0x1c0) /* gen8+ */
2511 #define RING_INDIRECT_CTX(base)         _MMIO((base)+0x1c4) /* gen8+ */
2512 #define RING_INDIRECT_CTX_OFFSET(base)  _MMIO((base)+0x1c8) /* gen8+ */
2513 #define RING_CTX_TIMESTAMP(base)        _MMIO((base)+0x3a8) /* gen8+ */
2514
2515 #define ERROR_GEN6      _MMIO(0x40a0)
2516 #define GEN7_ERR_INT    _MMIO(0x44040)
2517 #define   ERR_INT_POISON                (1<<31)
2518 #define   ERR_INT_MMIO_UNCLAIMED        (1<<13)
2519 #define   ERR_INT_PIPE_CRC_DONE_C       (1<<8)
2520 #define   ERR_INT_FIFO_UNDERRUN_C       (1<<6)
2521 #define   ERR_INT_PIPE_CRC_DONE_B       (1<<5)
2522 #define   ERR_INT_FIFO_UNDERRUN_B       (1<<3)
2523 #define   ERR_INT_PIPE_CRC_DONE_A       (1<<2)
2524 #define   ERR_INT_PIPE_CRC_DONE(pipe)   (1<<(2 + (pipe)*3))
2525 #define   ERR_INT_FIFO_UNDERRUN_A       (1<<0)
2526 #define   ERR_INT_FIFO_UNDERRUN(pipe)   (1<<((pipe)*3))
2527
2528 #define GEN8_FAULT_TLB_DATA0            _MMIO(0x4b10)
2529 #define GEN8_FAULT_TLB_DATA1            _MMIO(0x4b14)
2530 #define   FAULT_VA_HIGH_BITS            (0xf << 0)
2531 #define   FAULT_GTT_SEL                 (1 << 4)
2532
2533 #define FPGA_DBG                _MMIO(0x42300)
2534 #define   FPGA_DBG_RM_NOCLAIM   (1<<31)
2535
2536 #define CLAIM_ER                _MMIO(VLV_DISPLAY_BASE + 0x2028)
2537 #define   CLAIM_ER_CLR          (1 << 31)
2538 #define   CLAIM_ER_OVERFLOW     (1 << 16)
2539 #define   CLAIM_ER_CTR_MASK     0xffff
2540
2541 #define DERRMR          _MMIO(0x44050)
2542 /* Note that HBLANK events are reserved on bdw+ */
2543 #define   DERRMR_PIPEA_SCANLINE         (1<<0)
2544 #define   DERRMR_PIPEA_PRI_FLIP_DONE    (1<<1)
2545 #define   DERRMR_PIPEA_SPR_FLIP_DONE    (1<<2)
2546 #define   DERRMR_PIPEA_VBLANK           (1<<3)
2547 #define   DERRMR_PIPEA_HBLANK           (1<<5)
2548 #define   DERRMR_PIPEB_SCANLINE         (1<<8)
2549 #define   DERRMR_PIPEB_PRI_FLIP_DONE    (1<<9)
2550 #define   DERRMR_PIPEB_SPR_FLIP_DONE    (1<<10)
2551 #define   DERRMR_PIPEB_VBLANK           (1<<11)
2552 #define   DERRMR_PIPEB_HBLANK           (1<<13)
2553 /* Note that PIPEC is not a simple translation of PIPEA/PIPEB */
2554 #define   DERRMR_PIPEC_SCANLINE         (1<<14)
2555 #define   DERRMR_PIPEC_PRI_FLIP_DONE    (1<<15)
2556 #define   DERRMR_PIPEC_SPR_FLIP_DONE    (1<<20)
2557 #define   DERRMR_PIPEC_VBLANK           (1<<21)
2558 #define   DERRMR_PIPEC_HBLANK           (1<<22)
2559
2560
2561 /* GM45+ chicken bits -- debug workaround bits that may be required
2562  * for various sorts of correct behavior.  The top 16 bits of each are
2563  * the enables for writing to the corresponding low bit.
2564  */
2565 #define _3D_CHICKEN     _MMIO(0x2084)
2566 #define  _3D_CHICKEN_HIZ_PLANE_DISABLE_MSAA_4X_SNB      (1 << 10)
2567 #define _3D_CHICKEN2    _MMIO(0x208c)
2568 /* Disables pipelining of read flushes past the SF-WIZ interface.
2569  * Required on all Ironlake steppings according to the B-Spec, but the
2570  * particular danger of not doing so is not specified.
2571  */
2572 # define _3D_CHICKEN2_WM_READ_PIPELINED                 (1 << 14)
2573 #define _3D_CHICKEN3    _MMIO(0x2090)
2574 #define  _3D_CHICKEN_SF_DISABLE_OBJEND_CULL             (1 << 10)
2575 #define  _3D_CHICKEN3_AA_LINE_QUALITY_FIX_ENABLE        (1 << 5)
2576 #define  _3D_CHICKEN3_SF_DISABLE_FASTCLIP_CULL          (1 << 5)
2577 #define  _3D_CHICKEN_SDE_LIMIT_FIFO_POLY_DEPTH(x)       ((x)<<1) /* gen8+ */
2578 #define  _3D_CHICKEN3_SF_DISABLE_PIPELINED_ATTR_FETCH   (1 << 1) /* gen6 */
2579
2580 #define MI_MODE         _MMIO(0x209c)
2581 # define VS_TIMER_DISPATCH                              (1 << 6)
2582 # define MI_FLUSH_ENABLE                                (1 << 12)
2583 # define ASYNC_FLIP_PERF_DISABLE                        (1 << 14)
2584 # define MODE_IDLE                                      (1 << 9)
2585 # define STOP_RING                                      (1 << 8)
2586
2587 #define GEN6_GT_MODE    _MMIO(0x20d0)
2588 #define GEN7_GT_MODE    _MMIO(0x7008)
2589 #define   GEN6_WIZ_HASHING(hi, lo)                      (((hi) << 9) | ((lo) << 7))
2590 #define   GEN6_WIZ_HASHING_8x8                          GEN6_WIZ_HASHING(0, 0)
2591 #define   GEN6_WIZ_HASHING_8x4                          GEN6_WIZ_HASHING(0, 1)
2592 #define   GEN6_WIZ_HASHING_16x4                         GEN6_WIZ_HASHING(1, 0)
2593 #define   GEN6_WIZ_HASHING_MASK                         GEN6_WIZ_HASHING(1, 1)
2594 #define   GEN6_TD_FOUR_ROW_DISPATCH_DISABLE             (1 << 5)
2595 #define   GEN9_IZ_HASHING_MASK(slice)                   (0x3 << ((slice) * 2))
2596 #define   GEN9_IZ_HASHING(slice, val)                   ((val) << ((slice) * 2))
2597
2598 /* chicken reg for WaConextSwitchWithConcurrentTLBInvalidate */
2599 #define GEN9_CSFE_CHICKEN1_RCS _MMIO(0x20D4)
2600 #define   GEN9_PREEMPT_GPGPU_SYNC_SWITCH_DISABLE (1 << 2)
2601
2602 /* WaClearTdlStateAckDirtyBits */
2603 #define GEN8_STATE_ACK          _MMIO(0x20F0)
2604 #define GEN9_STATE_ACK_SLICE1   _MMIO(0x20F8)
2605 #define GEN9_STATE_ACK_SLICE2   _MMIO(0x2100)
2606 #define   GEN9_STATE_ACK_TDL0 (1 << 12)
2607 #define   GEN9_STATE_ACK_TDL1 (1 << 13)
2608 #define   GEN9_STATE_ACK_TDL2 (1 << 14)
2609 #define   GEN9_STATE_ACK_TDL3 (1 << 15)
2610 #define   GEN9_SUBSLICE_TDL_ACK_BITS \
2611         (GEN9_STATE_ACK_TDL3 | GEN9_STATE_ACK_TDL2 | \
2612          GEN9_STATE_ACK_TDL1 | GEN9_STATE_ACK_TDL0)
2613
2614 #define GFX_MODE        _MMIO(0x2520)
2615 #define GFX_MODE_GEN7   _MMIO(0x229c)
2616 #define RING_MODE_GEN7(engine)  _MMIO((engine)->mmio_base+0x29c)
2617 #define   GFX_RUN_LIST_ENABLE           (1<<15)
2618 #define   GFX_INTERRUPT_STEERING        (1<<14)
2619 #define   GFX_TLB_INVALIDATE_EXPLICIT   (1<<13)
2620 #define   GFX_SURFACE_FAULT_ENABLE      (1<<12)
2621 #define   GFX_REPLAY_MODE               (1<<11)
2622 #define   GFX_PSMI_GRANULARITY          (1<<10)
2623 #define   GFX_PPGTT_ENABLE              (1<<9)
2624 #define   GEN8_GFX_PPGTT_48B            (1<<7)
2625
2626 #define   GFX_FORWARD_VBLANK_MASK       (3<<5)
2627 #define   GFX_FORWARD_VBLANK_NEVER      (0<<5)
2628 #define   GFX_FORWARD_VBLANK_ALWAYS     (1<<5)
2629 #define   GFX_FORWARD_VBLANK_COND       (2<<5)
2630
2631 #define   GEN11_GFX_DISABLE_LEGACY_MODE (1<<3)
2632
2633 #define VLV_DISPLAY_BASE 0x180000
2634 #define VLV_MIPI_BASE VLV_DISPLAY_BASE
2635 #define BXT_MIPI_BASE 0x60000
2636
2637 #define VLV_GU_CTL0     _MMIO(VLV_DISPLAY_BASE + 0x2030)
2638 #define VLV_GU_CTL1     _MMIO(VLV_DISPLAY_BASE + 0x2034)
2639 #define SCPD0           _MMIO(0x209c) /* 915+ only */
2640 #define IER             _MMIO(0x20a0)
2641 #define IIR             _MMIO(0x20a4)
2642 #define IMR             _MMIO(0x20a8)
2643 #define ISR             _MMIO(0x20ac)
2644 #define VLV_GUNIT_CLOCK_GATE    _MMIO(VLV_DISPLAY_BASE + 0x2060)
2645 #define   GINT_DIS              (1<<22)
2646 #define   GCFG_DIS              (1<<8)
2647 #define VLV_GUNIT_CLOCK_GATE2   _MMIO(VLV_DISPLAY_BASE + 0x2064)
2648 #define VLV_IIR_RW      _MMIO(VLV_DISPLAY_BASE + 0x2084)
2649 #define VLV_IER         _MMIO(VLV_DISPLAY_BASE + 0x20a0)
2650 #define VLV_IIR         _MMIO(VLV_DISPLAY_BASE + 0x20a4)
2651 #define VLV_IMR         _MMIO(VLV_DISPLAY_BASE + 0x20a8)
2652 #define VLV_ISR         _MMIO(VLV_DISPLAY_BASE + 0x20ac)
2653 #define VLV_PCBR        _MMIO(VLV_DISPLAY_BASE + 0x2120)
2654 #define VLV_PCBR_ADDR_SHIFT     12
2655
2656 #define   DISPLAY_PLANE_FLIP_PENDING(plane) (1<<(11-(plane))) /* A and B only */
2657 #define EIR             _MMIO(0x20b0)
2658 #define EMR             _MMIO(0x20b4)
2659 #define ESR             _MMIO(0x20b8)
2660 #define   GM45_ERROR_PAGE_TABLE                         (1<<5)
2661 #define   GM45_ERROR_MEM_PRIV                           (1<<4)
2662 #define   I915_ERROR_PAGE_TABLE                         (1<<4)
2663 #define   GM45_ERROR_CP_PRIV                            (1<<3)
2664 #define   I915_ERROR_MEMORY_REFRESH                     (1<<1)
2665 #define   I915_ERROR_INSTRUCTION                        (1<<0)
2666 #define INSTPM          _MMIO(0x20c0)
2667 #define   INSTPM_SELF_EN (1<<12) /* 915GM only */
2668 #define   INSTPM_AGPBUSY_INT_EN (1<<11) /* gen3: when disabled, pending interrupts
2669                                         will not assert AGPBUSY# and will only
2670                                         be delivered when out of C3. */
2671 #define   INSTPM_FORCE_ORDERING                         (1<<7) /* GEN6+ */
2672 #define   INSTPM_TLB_INVALIDATE (1<<9)
2673 #define   INSTPM_SYNC_FLUSH     (1<<5)
2674 #define ACTHD           _MMIO(0x20c8)
2675 #define MEM_MODE        _MMIO(0x20cc)
2676 #define   MEM_DISPLAY_B_TRICKLE_FEED_DISABLE (1<<3) /* 830 only */
2677 #define   MEM_DISPLAY_A_TRICKLE_FEED_DISABLE (1<<2) /* 830/845 only */
2678 #define   MEM_DISPLAY_TRICKLE_FEED_DISABLE (1<<2) /* 85x only */
2679 #define FW_BLC          _MMIO(0x20d8)
2680 #define FW_BLC2         _MMIO(0x20dc)
2681 #define FW_BLC_SELF     _MMIO(0x20e0) /* 915+ only */
2682 #define   FW_BLC_SELF_EN_MASK      (1<<31)
2683 #define   FW_BLC_SELF_FIFO_MASK    (1<<16) /* 945 only */
2684 #define   FW_BLC_SELF_EN           (1<<15) /* 945 only */
2685 #define MM_BURST_LENGTH     0x00700000
2686 #define MM_FIFO_WATERMARK   0x0001F000
2687 #define LM_BURST_LENGTH     0x00000700
2688 #define LM_FIFO_WATERMARK   0x0000001F
2689 #define MI_ARB_STATE    _MMIO(0x20e4) /* 915+ only */
2690
2691 #define MBUS_ABOX_CTL                   _MMIO(0x45038)
2692 #define MBUS_ABOX_BW_CREDIT_MASK        (3 << 20)
2693 #define MBUS_ABOX_BW_CREDIT(x)          ((x) << 20)
2694 #define MBUS_ABOX_B_CREDIT_MASK         (0xF << 16)
2695 #define MBUS_ABOX_B_CREDIT(x)           ((x) << 16)
2696 #define MBUS_ABOX_BT_CREDIT_POOL2_MASK  (0x1F << 8)
2697 #define MBUS_ABOX_BT_CREDIT_POOL2(x)    ((x) << 8)
2698 #define MBUS_ABOX_BT_CREDIT_POOL1_MASK  (0x1F << 0)
2699 #define MBUS_ABOX_BT_CREDIT_POOL1(x)    ((x) << 0)
2700
2701 #define _PIPEA_MBUS_DBOX_CTL            0x7003C
2702 #define _PIPEB_MBUS_DBOX_CTL            0x7103C
2703 #define PIPE_MBUS_DBOX_CTL(pipe)        _MMIO_PIPE(pipe, _PIPEA_MBUS_DBOX_CTL, \
2704                                                    _PIPEB_MBUS_DBOX_CTL)
2705 #define MBUS_DBOX_BW_CREDIT_MASK        (3 << 14)
2706 #define MBUS_DBOX_BW_CREDIT(x)          ((x) << 14)
2707 #define MBUS_DBOX_B_CREDIT_MASK         (0x1F << 8)
2708 #define MBUS_DBOX_B_CREDIT(x)           ((x) << 8)
2709 #define MBUS_DBOX_A_CREDIT_MASK         (0xF << 0)
2710 #define MBUS_DBOX_A_CREDIT(x)           ((x) << 0)
2711
2712 #define MBUS_UBOX_CTL                   _MMIO(0x4503C)
2713 #define MBUS_BBOX_CTL_S1                _MMIO(0x45040)
2714 #define MBUS_BBOX_CTL_S2                _MMIO(0x45044)
2715
2716 /* Make render/texture TLB fetches lower priorty than associated data
2717  *   fetches. This is not turned on by default
2718  */
2719 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
2720
2721 /* Isoch request wait on GTT enable (Display A/B/C streams).
2722  * Make isoch requests stall on the TLB update. May cause
2723  * display underruns (test mode only)
2724  */
2725 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
2726
2727 /* Block grant count for isoch requests when block count is
2728  * set to a finite value.
2729  */
2730 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
2731 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
2732 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
2733 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
2734 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
2735
2736 /* Enable render writes to complete in C2/C3/C4 power states.
2737  * If this isn't enabled, render writes are prevented in low
2738  * power states. That seems bad to me.
2739  */
2740 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
2741
2742 /* This acknowledges an async flip immediately instead
2743  * of waiting for 2TLB fetches.
2744  */
2745 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
2746
2747 /* Enables non-sequential data reads through arbiter
2748  */
2749 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
2750
2751 /* Disable FSB snooping of cacheable write cycles from binner/render
2752  * command stream
2753  */
2754 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
2755
2756 /* Arbiter time slice for non-isoch streams */
2757 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
2758 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
2759 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
2760 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
2761 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
2762 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
2763 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
2764 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
2765 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
2766
2767 /* Low priority grace period page size */
2768 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
2769 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
2770
2771 /* Disable display A/B trickle feed */
2772 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
2773
2774 /* Set display plane priority */
2775 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
2776 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
2777
2778 #define MI_STATE        _MMIO(0x20e4) /* gen2 only */
2779 #define   MI_AGPBUSY_INT_EN                     (1 << 1) /* 85x only */
2780 #define   MI_AGPBUSY_830_MODE                   (1 << 0) /* 85x only */
2781
2782 #define CACHE_MODE_0    _MMIO(0x2120) /* 915+ only */
2783 #define   CM0_PIPELINED_RENDER_FLUSH_DISABLE (1<<8)
2784 #define   CM0_IZ_OPT_DISABLE      (1<<6)
2785 #define   CM0_ZR_OPT_DISABLE      (1<<5)
2786 #define   CM0_STC_EVICT_DISABLE_LRA_SNB (1<<5)
2787 #define   CM0_DEPTH_EVICT_DISABLE (1<<4)
2788 #define   CM0_COLOR_EVICT_DISABLE (1<<3)
2789 #define   CM0_DEPTH_WRITE_DISABLE (1<<1)
2790 #define   CM0_RC_OP_FLUSH_DISABLE (1<<0)
2791 #define GFX_FLSH_CNTL   _MMIO(0x2170) /* 915+ only */
2792 #define GFX_FLSH_CNTL_GEN6      _MMIO(0x101008)
2793 #define   GFX_FLSH_CNTL_EN      (1<<0)
2794 #define ECOSKPD         _MMIO(0x21d0)
2795 #define   ECO_GATING_CX_ONLY    (1<<3)
2796 #define   ECO_FLIP_DONE         (1<<0)
2797
2798 #define CACHE_MODE_0_GEN7       _MMIO(0x7000) /* IVB+ */
2799 #define RC_OP_FLUSH_ENABLE (1<<0)
2800 #define   HIZ_RAW_STALL_OPT_DISABLE (1<<2)
2801 #define CACHE_MODE_1            _MMIO(0x7004) /* IVB+ */
2802 #define   PIXEL_SUBSPAN_COLLECT_OPT_DISABLE     (1<<6)
2803 #define   GEN8_4x4_STC_OPTIMIZATION_DISABLE     (1<<6)
2804 #define   GEN9_PARTIAL_RESOLVE_IN_VC_DISABLE    (1<<1)
2805
2806 #define GEN6_BLITTER_ECOSKPD    _MMIO(0x221d0)
2807 #define   GEN6_BLITTER_LOCK_SHIFT                       16
2808 #define   GEN6_BLITTER_FBC_NOTIFY                       (1<<3)
2809
2810 #define GEN6_RC_SLEEP_PSMI_CONTROL      _MMIO(0x2050)
2811 #define   GEN6_PSMI_SLEEP_MSG_DISABLE   (1 << 0)
2812 #define   GEN8_RC_SEMA_IDLE_MSG_DISABLE (1 << 12)
2813 #define   GEN8_FF_DOP_CLOCK_GATE_DISABLE        (1<<10)
2814
2815 #define GEN6_RCS_PWR_FSM _MMIO(0x22ac)
2816 #define GEN9_RCS_FE_FSM2 _MMIO(0x22a4)
2817
2818 /* Fuse readout registers for GT */
2819 #define HSW_PAVP_FUSE1                  _MMIO(0x911C)
2820 #define   HSW_F1_EU_DIS_SHIFT           16
2821 #define   HSW_F1_EU_DIS_MASK            (0x3 << HSW_F1_EU_DIS_SHIFT)
2822 #define   HSW_F1_EU_DIS_10EUS           0
2823 #define   HSW_F1_EU_DIS_8EUS            1
2824 #define   HSW_F1_EU_DIS_6EUS            2
2825
2826 #define CHV_FUSE_GT                     _MMIO(VLV_DISPLAY_BASE + 0x2168)
2827 #define   CHV_FGT_DISABLE_SS0           (1 << 10)
2828 #define   CHV_FGT_DISABLE_SS1           (1 << 11)
2829 #define   CHV_FGT_EU_DIS_SS0_R0_SHIFT   16
2830 #define   CHV_FGT_EU_DIS_SS0_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R0_SHIFT)
2831 #define   CHV_FGT_EU_DIS_SS0_R1_SHIFT   20
2832 #define   CHV_FGT_EU_DIS_SS0_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R1_SHIFT)
2833 #define   CHV_FGT_EU_DIS_SS1_R0_SHIFT   24
2834 #define   CHV_FGT_EU_DIS_SS1_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R0_SHIFT)
2835 #define   CHV_FGT_EU_DIS_SS1_R1_SHIFT   28
2836 #define   CHV_FGT_EU_DIS_SS1_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R1_SHIFT)
2837
2838 #define GEN8_FUSE2                      _MMIO(0x9120)
2839 #define   GEN8_F2_SS_DIS_SHIFT          21
2840 #define   GEN8_F2_SS_DIS_MASK           (0x7 << GEN8_F2_SS_DIS_SHIFT)
2841 #define   GEN8_F2_S_ENA_SHIFT           25
2842 #define   GEN8_F2_S_ENA_MASK            (0x7 << GEN8_F2_S_ENA_SHIFT)
2843
2844 #define   GEN9_F2_SS_DIS_SHIFT          20
2845 #define   GEN9_F2_SS_DIS_MASK           (0xf << GEN9_F2_SS_DIS_SHIFT)
2846
2847 #define   GEN10_F2_S_ENA_SHIFT          22
2848 #define   GEN10_F2_S_ENA_MASK           (0x3f << GEN10_F2_S_ENA_SHIFT)
2849 #define   GEN10_F2_SS_DIS_SHIFT         18
2850 #define   GEN10_F2_SS_DIS_MASK          (0xf << GEN10_F2_SS_DIS_SHIFT)
2851
2852 #define GEN8_EU_DISABLE0                _MMIO(0x9134)
2853 #define   GEN8_EU_DIS0_S0_MASK          0xffffff
2854 #define   GEN8_EU_DIS0_S1_SHIFT         24
2855 #define   GEN8_EU_DIS0_S1_MASK          (0xff << GEN8_EU_DIS0_S1_SHIFT)
2856
2857 #define GEN8_EU_DISABLE1                _MMIO(0x9138)
2858 #define   GEN8_EU_DIS1_S1_MASK          0xffff
2859 #define   GEN8_EU_DIS1_S2_SHIFT         16
2860 #define   GEN8_EU_DIS1_S2_MASK          (0xffff << GEN8_EU_DIS1_S2_SHIFT)
2861
2862 #define GEN8_EU_DISABLE2                _MMIO(0x913c)
2863 #define   GEN8_EU_DIS2_S2_MASK          0xff
2864
2865 #define GEN9_EU_DISABLE(slice)          _MMIO(0x9134 + (slice)*0x4)
2866
2867 #define GEN10_EU_DISABLE3               _MMIO(0x9140)
2868 #define   GEN10_EU_DIS_SS_MASK          0xff
2869
2870 #define GEN6_BSD_SLEEP_PSMI_CONTROL     _MMIO(0x12050)
2871 #define   GEN6_BSD_SLEEP_MSG_DISABLE    (1 << 0)
2872 #define   GEN6_BSD_SLEEP_FLUSH_DISABLE  (1 << 2)
2873 #define   GEN6_BSD_SLEEP_INDICATOR      (1 << 3)
2874 #define   GEN6_BSD_GO_INDICATOR         (1 << 4)
2875
2876 /* On modern GEN architectures interrupt control consists of two sets
2877  * of registers. The first set pertains to the ring generating the
2878  * interrupt. The second control is for the functional block generating the
2879  * interrupt. These are PM, GT, DE, etc.
2880  *
2881  * Luckily *knocks on wood* all the ring interrupt bits match up with the
2882  * GT interrupt bits, so we don't need to duplicate the defines.
2883  *
2884  * These defines should cover us well from SNB->HSW with minor exceptions
2885  * it can also work on ILK.
2886  */
2887 #define GT_BLT_FLUSHDW_NOTIFY_INTERRUPT         (1 << 26)
2888 #define GT_BLT_CS_ERROR_INTERRUPT               (1 << 25)
2889 #define GT_BLT_USER_INTERRUPT                   (1 << 22)
2890 #define GT_BSD_CS_ERROR_INTERRUPT               (1 << 15)
2891 #define GT_BSD_USER_INTERRUPT                   (1 << 12)
2892 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1  (1 << 11) /* hsw+; rsvd on snb, ivb, vlv */
2893 #define GT_CONTEXT_SWITCH_INTERRUPT             (1 <<  8)
2894 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT     (1 <<  5) /* !snb */
2895 #define GT_RENDER_PIPECTL_NOTIFY_INTERRUPT      (1 <<  4)
2896 #define GT_RENDER_CS_MASTER_ERROR_INTERRUPT     (1 <<  3)
2897 #define GT_RENDER_SYNC_STATUS_INTERRUPT         (1 <<  2)
2898 #define GT_RENDER_DEBUG_INTERRUPT               (1 <<  1)
2899 #define GT_RENDER_USER_INTERRUPT                (1 <<  0)
2900
2901 #define PM_VEBOX_CS_ERROR_INTERRUPT             (1 << 12) /* hsw+ */
2902 #define PM_VEBOX_USER_INTERRUPT                 (1 << 10) /* hsw+ */
2903
2904 #define GT_PARITY_ERROR(dev_priv) \
2905         (GT_RENDER_L3_PARITY_ERROR_INTERRUPT | \
2906          (IS_HASWELL(dev_priv) ? GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1 : 0))
2907
2908 /* These are all the "old" interrupts */
2909 #define ILK_BSD_USER_INTERRUPT                          (1<<5)
2910
2911 #define I915_PM_INTERRUPT                               (1<<31)
2912 #define I915_ISP_INTERRUPT                              (1<<22)
2913 #define I915_LPE_PIPE_B_INTERRUPT                       (1<<21)
2914 #define I915_LPE_PIPE_A_INTERRUPT                       (1<<20)
2915 #define I915_MIPIC_INTERRUPT                            (1<<19)
2916 #define I915_MIPIA_INTERRUPT                            (1<<18)
2917 #define I915_PIPE_CONTROL_NOTIFY_INTERRUPT              (1<<18)
2918 #define I915_DISPLAY_PORT_INTERRUPT                     (1<<17)
2919 #define I915_DISPLAY_PIPE_C_HBLANK_INTERRUPT            (1<<16)
2920 #define I915_MASTER_ERROR_INTERRUPT                     (1<<15)
2921 #define I915_RENDER_COMMAND_PARSER_ERROR_INTERRUPT      (1<<15)
2922 #define I915_DISPLAY_PIPE_B_HBLANK_INTERRUPT            (1<<14)
2923 #define I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT        (1<<14) /* p-state */
2924 #define I915_DISPLAY_PIPE_A_HBLANK_INTERRUPT            (1<<13)
2925 #define I915_HWB_OOM_INTERRUPT                          (1<<13)
2926 #define I915_LPE_PIPE_C_INTERRUPT                       (1<<12)
2927 #define I915_SYNC_STATUS_INTERRUPT                      (1<<12)
2928 #define I915_MISC_INTERRUPT                             (1<<11)
2929 #define I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT     (1<<11)
2930 #define I915_DISPLAY_PIPE_C_VBLANK_INTERRUPT            (1<<10)
2931 #define I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT     (1<<10)
2932 #define I915_DISPLAY_PIPE_C_EVENT_INTERRUPT             (1<<9)
2933 #define I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT       (1<<9)
2934 #define I915_DISPLAY_PIPE_C_DPBM_INTERRUPT              (1<<8)
2935 #define I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT     (1<<8)
2936 #define I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT            (1<<7)
2937 #define I915_DISPLAY_PIPE_A_EVENT_INTERRUPT             (1<<6)
2938 #define I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT            (1<<5)
2939 #define I915_DISPLAY_PIPE_B_EVENT_INTERRUPT             (1<<4)
2940 #define I915_DISPLAY_PIPE_A_DPBM_INTERRUPT              (1<<3)
2941 #define I915_DISPLAY_PIPE_B_DPBM_INTERRUPT              (1<<2)
2942 #define I915_DEBUG_INTERRUPT                            (1<<2)
2943 #define I915_WINVALID_INTERRUPT                         (1<<1)
2944 #define I915_USER_INTERRUPT                             (1<<1)
2945 #define I915_ASLE_INTERRUPT                             (1<<0)
2946 #define I915_BSD_USER_INTERRUPT                         (1<<25)
2947
2948 #define I915_HDMI_LPE_AUDIO_BASE        (VLV_DISPLAY_BASE + 0x65000)
2949 #define I915_HDMI_LPE_AUDIO_SIZE        0x1000
2950
2951 /* DisplayPort Audio w/ LPE */
2952 #define VLV_AUD_CHICKEN_BIT_REG         _MMIO(VLV_DISPLAY_BASE + 0x62F38)
2953 #define VLV_CHICKEN_BIT_DBG_ENABLE      (1 << 0)
2954
2955 #define _VLV_AUD_PORT_EN_B_DBG          (VLV_DISPLAY_BASE + 0x62F20)
2956 #define _VLV_AUD_PORT_EN_C_DBG          (VLV_DISPLAY_BASE + 0x62F30)
2957 #define _VLV_AUD_PORT_EN_D_DBG          (VLV_DISPLAY_BASE + 0x62F34)
2958 #define VLV_AUD_PORT_EN_DBG(port)       _MMIO_PORT3((port) - PORT_B,       \
2959                                                     _VLV_AUD_PORT_EN_B_DBG, \
2960                                                     _VLV_AUD_PORT_EN_C_DBG, \
2961                                                     _VLV_AUD_PORT_EN_D_DBG)
2962 #define VLV_AMP_MUTE                    (1 << 1)
2963
2964 #define GEN6_BSD_RNCID                  _MMIO(0x12198)
2965
2966 #define GEN7_FF_THREAD_MODE             _MMIO(0x20a0)
2967 #define   GEN7_FF_SCHED_MASK            0x0077070
2968 #define   GEN8_FF_DS_REF_CNT_FFME       (1 << 19)
2969 #define   GEN7_FF_TS_SCHED_HS1          (0x5<<16)
2970 #define   GEN7_FF_TS_SCHED_HS0          (0x3<<16)
2971 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1<<16)
2972 #define   GEN7_FF_TS_SCHED_HW           (0x0<<16) /* Default */
2973 #define   GEN7_FF_VS_REF_CNT_FFME       (1 << 15)
2974 #define   GEN7_FF_VS_SCHED_HS1          (0x5<<12)
2975 #define   GEN7_FF_VS_SCHED_HS0          (0x3<<12)
2976 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1<<12) /* Default */
2977 #define   GEN7_FF_VS_SCHED_HW           (0x0<<12)
2978 #define   GEN7_FF_DS_SCHED_HS1          (0x5<<4)
2979 #define   GEN7_FF_DS_SCHED_HS0          (0x3<<4)
2980 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1<<4)  /* Default */
2981 #define   GEN7_FF_DS_SCHED_HW           (0x0<<4)
2982
2983 /*
2984  * Framebuffer compression (915+ only)
2985  */
2986
2987 #define FBC_CFB_BASE            _MMIO(0x3200) /* 4k page aligned */
2988 #define FBC_LL_BASE             _MMIO(0x3204) /* 4k page aligned */
2989 #define FBC_CONTROL             _MMIO(0x3208)
2990 #define   FBC_CTL_EN            (1<<31)
2991 #define   FBC_CTL_PERIODIC      (1<<30)
2992 #define   FBC_CTL_INTERVAL_SHIFT (16)
2993 #define   FBC_CTL_UNCOMPRESSIBLE (1<<14)
2994 #define   FBC_CTL_C3_IDLE       (1<<13)
2995 #define   FBC_CTL_STRIDE_SHIFT  (5)
2996 #define   FBC_CTL_FENCENO_SHIFT (0)
2997 #define FBC_COMMAND             _MMIO(0x320c)
2998 #define   FBC_CMD_COMPRESS      (1<<0)
2999 #define FBC_STATUS              _MMIO(0x3210)
3000 #define   FBC_STAT_COMPRESSING  (1<<31)
3001 #define   FBC_STAT_COMPRESSED   (1<<30)
3002 #define   FBC_STAT_MODIFIED     (1<<29)
3003 #define   FBC_STAT_CURRENT_LINE_SHIFT   (0)
3004 #define FBC_CONTROL2            _MMIO(0x3214)
3005 #define   FBC_CTL_FENCE_DBL     (0<<4)
3006 #define   FBC_CTL_IDLE_IMM      (0<<2)
3007 #define   FBC_CTL_IDLE_FULL     (1<<2)
3008 #define   FBC_CTL_IDLE_LINE     (2<<2)
3009 #define   FBC_CTL_IDLE_DEBUG    (3<<2)
3010 #define   FBC_CTL_CPU_FENCE     (1<<1)
3011 #define   FBC_CTL_PLANE(plane)  ((plane)<<0)
3012 #define FBC_FENCE_OFF           _MMIO(0x3218) /* BSpec typo has 321Bh */
3013 #define FBC_TAG(i)              _MMIO(0x3300 + (i) * 4)
3014
3015 #define FBC_LL_SIZE             (1536)
3016
3017 #define FBC_LLC_READ_CTRL       _MMIO(0x9044)
3018 #define   FBC_LLC_FULLY_OPEN    (1<<30)
3019
3020 /* Framebuffer compression for GM45+ */
3021 #define DPFC_CB_BASE            _MMIO(0x3200)
3022 #define DPFC_CONTROL            _MMIO(0x3208)
3023 #define   DPFC_CTL_EN           (1<<31)
3024 #define   DPFC_CTL_PLANE(plane) ((plane)<<30)
3025 #define   IVB_DPFC_CTL_PLANE(plane)     ((plane)<<29)
3026 #define   DPFC_CTL_FENCE_EN     (1<<29)
3027 #define   IVB_DPFC_CTL_FENCE_EN (1<<28)
3028 #define   DPFC_CTL_PERSISTENT_MODE      (1<<25)
3029 #define   DPFC_SR_EN            (1<<10)
3030 #define   DPFC_CTL_LIMIT_1X     (0<<6)
3031 #define   DPFC_CTL_LIMIT_2X     (1<<6)
3032 #define   DPFC_CTL_LIMIT_4X     (2<<6)
3033 #define DPFC_RECOMP_CTL         _MMIO(0x320c)
3034 #define   DPFC_RECOMP_STALL_EN  (1<<27)
3035 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
3036 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
3037 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
3038 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
3039 #define DPFC_STATUS             _MMIO(0x3210)
3040 #define   DPFC_INVAL_SEG_SHIFT  (16)
3041 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
3042 #define   DPFC_COMP_SEG_SHIFT   (0)
3043 #define   DPFC_COMP_SEG_MASK    (0x000007ff)
3044 #define DPFC_STATUS2            _MMIO(0x3214)
3045 #define DPFC_FENCE_YOFF         _MMIO(0x3218)
3046 #define DPFC_CHICKEN            _MMIO(0x3224)
3047 #define   DPFC_HT_MODIFY        (1<<31)
3048
3049 /* Framebuffer compression for Ironlake */
3050 #define ILK_DPFC_CB_BASE        _MMIO(0x43200)
3051 #define ILK_DPFC_CONTROL        _MMIO(0x43208)
3052 #define   FBC_CTL_FALSE_COLOR   (1<<10)
3053 /* The bit 28-8 is reserved */
3054 #define   DPFC_RESERVED         (0x1FFFFF00)
3055 #define ILK_DPFC_RECOMP_CTL     _MMIO(0x4320c)
3056 #define ILK_DPFC_STATUS         _MMIO(0x43210)
3057 #define  ILK_DPFC_COMP_SEG_MASK 0x7ff
3058 #define IVB_FBC_STATUS2         _MMIO(0x43214)
3059 #define  IVB_FBC_COMP_SEG_MASK  0x7ff
3060 #define  BDW_FBC_COMP_SEG_MASK  0xfff
3061 #define ILK_DPFC_FENCE_YOFF     _MMIO(0x43218)
3062 #define ILK_DPFC_CHICKEN        _MMIO(0x43224)
3063 #define   ILK_DPFC_DISABLE_DUMMY0 (1<<8)
3064 #define   ILK_DPFC_NUKE_ON_ANY_MODIFICATION     (1<<23)
3065 #define ILK_FBC_RT_BASE         _MMIO(0x2128)
3066 #define   ILK_FBC_RT_VALID      (1<<0)
3067 #define   SNB_FBC_FRONT_BUFFER  (1<<1)
3068
3069 #define ILK_DISPLAY_CHICKEN1    _MMIO(0x42000)
3070 #define   ILK_FBCQ_DIS          (1<<22)
3071 #define   ILK_PABSTRETCH_DIS    (1<<21)
3072
3073
3074 /*
3075  * Framebuffer compression for Sandybridge
3076  *
3077  * The following two registers are of type GTTMMADR
3078  */
3079 #define SNB_DPFC_CTL_SA         _MMIO(0x100100)
3080 #define   SNB_CPU_FENCE_ENABLE  (1<<29)
3081 #define DPFC_CPU_FENCE_OFFSET   _MMIO(0x100104)
3082
3083 /* Framebuffer compression for Ivybridge */
3084 #define IVB_FBC_RT_BASE                 _MMIO(0x7020)
3085
3086 #define IPS_CTL         _MMIO(0x43408)
3087 #define   IPS_ENABLE    (1 << 31)
3088
3089 #define MSG_FBC_REND_STATE      _MMIO(0x50380)
3090 #define   FBC_REND_NUKE         (1<<2)
3091 #define   FBC_REND_CACHE_CLEAN  (1<<1)
3092
3093 /*
3094  * GPIO regs
3095  */
3096 #define GPIOA                   _MMIO(0x5010)
3097 #define GPIOB                   _MMIO(0x5014)
3098 #define GPIOC                   _MMIO(0x5018)
3099 #define GPIOD                   _MMIO(0x501c)
3100 #define GPIOE                   _MMIO(0x5020)
3101 #define GPIOF                   _MMIO(0x5024)
3102 #define GPIOG                   _MMIO(0x5028)
3103 #define GPIOH                   _MMIO(0x502c)
3104 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
3105 # define GPIO_CLOCK_DIR_IN              (0 << 1)
3106 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
3107 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
3108 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
3109 # define GPIO_CLOCK_VAL_IN              (1 << 4)
3110 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
3111 # define GPIO_DATA_DIR_MASK             (1 << 8)
3112 # define GPIO_DATA_DIR_IN               (0 << 9)
3113 # define GPIO_DATA_DIR_OUT              (1 << 9)
3114 # define GPIO_DATA_VAL_MASK             (1 << 10)
3115 # define GPIO_DATA_VAL_OUT              (1 << 11)
3116 # define GPIO_DATA_VAL_IN               (1 << 12)
3117 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
3118
3119 #define GMBUS0                  _MMIO(dev_priv->gpio_mmio_base + 0x5100) /* clock/port select */
3120 #define   GMBUS_AKSV_SELECT     (1<<11)
3121 #define   GMBUS_RATE_100KHZ     (0<<8)
3122 #define   GMBUS_RATE_50KHZ      (1<<8)
3123 #define   GMBUS_RATE_400KHZ     (2<<8) /* reserved on Pineview */
3124 #define   GMBUS_RATE_1MHZ       (3<<8) /* reserved on Pineview */
3125 #define   GMBUS_HOLD_EXT        (1<<7) /* 300ns hold time, rsvd on Pineview */
3126 #define   GMBUS_PIN_DISABLED    0
3127 #define   GMBUS_PIN_SSC         1
3128 #define   GMBUS_PIN_VGADDC      2
3129 #define   GMBUS_PIN_PANEL       3
3130 #define   GMBUS_PIN_DPD_CHV     3 /* HDMID_CHV */
3131 #define   GMBUS_PIN_DPC         4 /* HDMIC */
3132 #define   GMBUS_PIN_DPB         5 /* SDVO, HDMIB */
3133 #define   GMBUS_PIN_DPD         6 /* HDMID */
3134 #define   GMBUS_PIN_RESERVED    7 /* 7 reserved */
3135 #define   GMBUS_PIN_1_BXT       1 /* BXT+ (atom) and CNP+ (big core) */
3136 #define   GMBUS_PIN_2_BXT       2
3137 #define   GMBUS_PIN_3_BXT       3
3138 #define   GMBUS_PIN_4_CNP       4
3139 #define   GMBUS_PIN_9_TC1_ICP   9
3140 #define   GMBUS_PIN_10_TC2_ICP  10
3141 #define   GMBUS_PIN_11_TC3_ICP  11
3142 #define   GMBUS_PIN_12_TC4_ICP  12
3143
3144 #define   GMBUS_NUM_PINS        13 /* including 0 */
3145 #define GMBUS1                  _MMIO(dev_priv->gpio_mmio_base + 0x5104) /* command/status */
3146 #define   GMBUS_SW_CLR_INT      (1<<31)
3147 #define   GMBUS_SW_RDY          (1<<30)
3148 #define   GMBUS_ENT             (1<<29) /* enable timeout */
3149 #define   GMBUS_CYCLE_NONE      (0<<25)
3150 #define   GMBUS_CYCLE_WAIT      (1<<25)
3151 #define   GMBUS_CYCLE_INDEX     (2<<25)
3152 #define   GMBUS_CYCLE_STOP      (4<<25)
3153 #define   GMBUS_BYTE_COUNT_SHIFT 16
3154 #define   GMBUS_BYTE_COUNT_MAX   256U
3155 #define   GMBUS_SLAVE_INDEX_SHIFT 8
3156 #define   GMBUS_SLAVE_ADDR_SHIFT 1
3157 #define   GMBUS_SLAVE_READ      (1<<0)
3158 #define   GMBUS_SLAVE_WRITE     (0<<0)
3159 #define GMBUS2                  _MMIO(dev_priv->gpio_mmio_base + 0x5108) /* status */
3160 #define   GMBUS_INUSE           (1<<15)
3161 #define   GMBUS_HW_WAIT_PHASE   (1<<14)
3162 #define   GMBUS_STALL_TIMEOUT   (1<<13)
3163 #define   GMBUS_INT             (1<<12)
3164 #define   GMBUS_HW_RDY          (1<<11)
3165 #define   GMBUS_SATOER          (1<<10)
3166 #define   GMBUS_ACTIVE          (1<<9)
3167 #define GMBUS3                  _MMIO(dev_priv->gpio_mmio_base + 0x510c) /* data buffer bytes 3-0 */
3168 #define GMBUS4                  _MMIO(dev_priv->gpio_mmio_base + 0x5110) /* interrupt mask (Pineview+) */
3169 #define   GMBUS_SLAVE_TIMEOUT_EN (1<<4)
3170 #define   GMBUS_NAK_EN          (1<<3)
3171 #define   GMBUS_IDLE_EN         (1<<2)
3172 #define   GMBUS_HW_WAIT_EN      (1<<1)
3173 #define   GMBUS_HW_RDY_EN       (1<<0)
3174 #define GMBUS5                  _MMIO(dev_priv->gpio_mmio_base + 0x5120) /* byte index */
3175 #define   GMBUS_2BYTE_INDEX_EN  (1<<31)
3176
3177 /*
3178  * Clock control & power management
3179  */
3180 #define _DPLL_A (dev_priv->info.display_mmio_offset + 0x6014)
3181 #define _DPLL_B (dev_priv->info.display_mmio_offset + 0x6018)
3182 #define _CHV_DPLL_C (dev_priv->info.display_mmio_offset + 0x6030)
3183 #define DPLL(pipe) _MMIO_PIPE3((pipe), _DPLL_A, _DPLL_B, _CHV_DPLL_C)
3184
3185 #define VGA0    _MMIO(0x6000)
3186 #define VGA1    _MMIO(0x6004)
3187 #define VGA_PD  _MMIO(0x6010)
3188 #define   VGA0_PD_P2_DIV_4      (1 << 7)
3189 #define   VGA0_PD_P1_DIV_2      (1 << 5)
3190 #define   VGA0_PD_P1_SHIFT      0
3191 #define   VGA0_PD_P1_MASK       (0x1f << 0)
3192 #define   VGA1_PD_P2_DIV_4      (1 << 15)
3193 #define   VGA1_PD_P1_DIV_2      (1 << 13)
3194 #define   VGA1_PD_P1_SHIFT      8
3195 #define   VGA1_PD_P1_MASK       (0x1f << 8)
3196 #define   DPLL_VCO_ENABLE               (1 << 31)
3197 #define   DPLL_SDVO_HIGH_SPEED          (1 << 30)
3198 #define   DPLL_DVO_2X_MODE              (1 << 30)
3199 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
3200 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
3201 #define   DPLL_REF_CLK_ENABLE_VLV       (1 << 29)
3202 #define   DPLL_VGA_MODE_DIS             (1 << 28)
3203 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
3204 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
3205 #define   DPLL_MODE_MASK                (3 << 26)
3206 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
3207 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
3208 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
3209 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
3210 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
3211 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
3212 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
3213 #define   DPLL_LOCK_VLV                 (1<<15)
3214 #define   DPLL_INTEGRATED_CRI_CLK_VLV   (1<<14)
3215 #define   DPLL_INTEGRATED_REF_CLK_VLV   (1<<13)
3216 #define   DPLL_SSC_REF_CLK_CHV          (1<<13)
3217 #define   DPLL_PORTC_READY_MASK         (0xf << 4)
3218 #define   DPLL_PORTB_READY_MASK         (0xf)
3219
3220 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
3221
3222 /* Additional CHV pll/phy registers */
3223 #define DPIO_PHY_STATUS                 _MMIO(VLV_DISPLAY_BASE + 0x6240)
3224 #define   DPLL_PORTD_READY_MASK         (0xf)
3225 #define DISPLAY_PHY_CONTROL _MMIO(VLV_DISPLAY_BASE + 0x60100)
3226 #define   PHY_CH_POWER_DOWN_OVRD_EN(phy, ch)    (1 << (2*(phy)+(ch)+27))
3227 #define   PHY_LDO_DELAY_0NS                     0x0
3228 #define   PHY_LDO_DELAY_200NS                   0x1
3229 #define   PHY_LDO_DELAY_600NS                   0x2
3230 #define   PHY_LDO_SEQ_DELAY(delay, phy)         ((delay) << (2*(phy)+23))
3231 #define   PHY_CH_POWER_DOWN_OVRD(mask, phy, ch) ((mask) << (8*(phy)+4*(ch)+11))
3232 #define   PHY_CH_SU_PSR                         0x1
3233 #define   PHY_CH_DEEP_PSR                       0x7
3234 #define   PHY_CH_POWER_MODE(mode, phy, ch)      ((mode) << (6*(phy)+3*(ch)+2))
3235 #define   PHY_COM_LANE_RESET_DEASSERT(phy)      (1 << (phy))
3236 #define DISPLAY_PHY_STATUS _MMIO(VLV_DISPLAY_BASE + 0x60104)
3237 #define   PHY_POWERGOOD(phy)    (((phy) == DPIO_PHY0) ? (1<<31) : (1<<30))
3238 #define   PHY_STATUS_CMN_LDO(phy, ch)                   (1 << (6-(6*(phy)+3*(ch))))
3239 #define   PHY_STATUS_SPLINE_LDO(phy, ch, spline)        (1 << (8-(6*(phy)+3*(ch)+(spline))))
3240
3241 /*
3242  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
3243  * this field (only one bit may be set).
3244  */
3245 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
3246 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
3247 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
3248 /* i830, required in DVO non-gang */
3249 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
3250 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
3251 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
3252 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
3253 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
3254 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
3255 #define   PLL_REF_INPUT_MASK            (3 << 13)
3256 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
3257 /* Ironlake */
3258 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
3259 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
3260 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x)-1) << 9)
3261 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
3262 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
3263
3264 /*
3265  * Parallel to Serial Load Pulse phase selection.
3266  * Selects the phase for the 10X DPLL clock for the PCIe
3267  * digital display port. The range is 4 to 13; 10 or more
3268  * is just a flip delay. The default is 6
3269  */
3270 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
3271 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
3272 /*
3273  * SDVO multiplier for 945G/GM. Not used on 965.
3274  */
3275 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
3276 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
3277 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
3278
3279 #define _DPLL_A_MD (dev_priv->info.display_mmio_offset + 0x601c)
3280 #define _DPLL_B_MD (dev_priv->info.display_mmio_offset + 0x6020)
3281 #define _CHV_DPLL_C_MD (dev_priv->info.display_mmio_offset + 0x603c)
3282 #define DPLL_MD(pipe) _MMIO_PIPE3((pipe), _DPLL_A_MD, _DPLL_B_MD, _CHV_DPLL_C_MD)
3283
3284 /*
3285  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
3286  *
3287  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
3288  */
3289 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
3290 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
3291 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
3292 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
3293 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
3294 /*
3295  * SDVO/UDI pixel multiplier.
3296  *
3297  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
3298  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
3299  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
3300  * dummy bytes in the datastream at an increased clock rate, with both sides of
3301  * the link knowing how many bytes are fill.
3302  *
3303  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
3304  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
3305  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
3306  * through an SDVO command.
3307  *
3308  * This register field has values of multiplication factor minus 1, with
3309  * a maximum multiplier of 5 for SDVO.
3310  */
3311 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
3312 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
3313 /*
3314  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
3315  * This best be set to the default value (3) or the CRT won't work. No,
3316  * I don't entirely understand what this does...
3317  */
3318 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
3319 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
3320
3321 #define RAWCLK_FREQ_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6024)
3322
3323 #define _FPA0   0x6040
3324 #define _FPA1   0x6044
3325 #define _FPB0   0x6048
3326 #define _FPB1   0x604c
3327 #define FP0(pipe) _MMIO_PIPE(pipe, _FPA0, _FPB0)
3328 #define FP1(pipe) _MMIO_PIPE(pipe, _FPA1, _FPB1)
3329 #define   FP_N_DIV_MASK         0x003f0000
3330 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
3331 #define   FP_N_DIV_SHIFT                16
3332 #define   FP_M1_DIV_MASK        0x00003f00
3333 #define   FP_M1_DIV_SHIFT                8
3334 #define   FP_M2_DIV_MASK        0x0000003f
3335 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
3336 #define   FP_M2_DIV_SHIFT                0
3337 #define DPLL_TEST       _MMIO(0x606c)
3338 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
3339 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
3340 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
3341 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
3342 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
3343 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
3344 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
3345 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
3346 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
3347 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
3348 #define D_STATE         _MMIO(0x6104)
3349 #define  DSTATE_GFX_RESET_I830                  (1<<6)
3350 #define  DSTATE_PLL_D3_OFF                      (1<<3)
3351 #define  DSTATE_GFX_CLOCK_GATING                (1<<1)
3352 #define  DSTATE_DOT_CLOCK_GATING                (1<<0)
3353 #define DSPCLK_GATE_D   _MMIO(dev_priv->info.display_mmio_offset + 0x6200)
3354 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
3355 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
3356 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
3357 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
3358 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
3359 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
3360 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
3361 # define PNV_GMBUSUNIT_CLOCK_GATE_DISABLE       (1 << 24) /* pnv */
3362 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
3363 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
3364 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
3365 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
3366 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
3367 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
3368 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
3369 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
3370 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
3371 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
3372 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
3373 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
3374 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
3375 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
3376 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
3377 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
3378 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
3379 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
3380 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
3381 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
3382 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
3383 /*
3384  * This bit must be set on the 830 to prevent hangs when turning off the
3385  * overlay scaler.
3386  */
3387 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
3388 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
3389 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
3390 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
3391 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
3392
3393 #define RENCLK_GATE_D1          _MMIO(0x6204)
3394 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
3395 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
3396 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
3397 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
3398 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
3399 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
3400 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
3401 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
3402 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
3403 /* This bit must be unset on 855,865 */
3404 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
3405 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
3406 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
3407 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
3408 /* This bit must be set on 855,865. */
3409 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
3410 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
3411 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
3412 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
3413 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
3414 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
3415 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
3416 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
3417 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
3418 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
3419 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
3420 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
3421 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
3422 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
3423 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
3424 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
3425 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
3426 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
3427
3428 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
3429 /* This bit must always be set on 965G/965GM */
3430 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
3431 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
3432 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
3433 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
3434 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
3435 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
3436 /* This bit must always be set on 965G */
3437 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
3438 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
3439 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
3440 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
3441 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
3442 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
3443 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
3444 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
3445 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
3446 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
3447 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
3448 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
3449 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
3450 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
3451 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
3452 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
3453 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
3454 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
3455 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
3456
3457 #define RENCLK_GATE_D2          _MMIO(0x6208)
3458 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
3459 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
3460 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
3461
3462 #define VDECCLK_GATE_D          _MMIO(0x620C)           /* g4x only */
3463 #define  VCP_UNIT_CLOCK_GATE_DISABLE            (1 << 4)
3464
3465 #define RAMCLK_GATE_D           _MMIO(0x6210)           /* CRL only */
3466 #define DEUC                    _MMIO(0x6214)          /* CRL only */
3467
3468 #define FW_BLC_SELF_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6500)
3469 #define  FW_CSPWRDWNEN          (1<<15)
3470
3471 #define MI_ARB_VLV              _MMIO(VLV_DISPLAY_BASE + 0x6504)
3472
3473 #define CZCLK_CDCLK_FREQ_RATIO  _MMIO(VLV_DISPLAY_BASE + 0x6508)
3474 #define   CDCLK_FREQ_SHIFT      4
3475 #define   CDCLK_FREQ_MASK       (0x1f << CDCLK_FREQ_SHIFT)
3476 #define   CZCLK_FREQ_MASK       0xf
3477
3478 #define GCI_CONTROL             _MMIO(VLV_DISPLAY_BASE + 0x650C)
3479 #define   PFI_CREDIT_63         (9 << 28)               /* chv only */
3480 #define   PFI_CREDIT_31         (8 << 28)               /* chv only */
3481 #define   PFI_CREDIT(x)         (((x) - 8) << 28)       /* 8-15 */
3482 #define   PFI_CREDIT_RESEND     (1 << 27)
3483 #define   VGA_FAST_MODE_DISABLE (1 << 14)
3484
3485 #define GMBUSFREQ_VLV           _MMIO(VLV_DISPLAY_BASE + 0x6510)
3486
3487 /*
3488  * Palette regs
3489  */
3490 #define PALETTE_A_OFFSET 0xa000
3491 #define PALETTE_B_OFFSET 0xa800
3492 #define CHV_PALETTE_C_OFFSET 0xc000
3493 #define PALETTE(pipe, i) _MMIO(dev_priv->info.palette_offsets[pipe] +   \
3494                               dev_priv->info.display_mmio_offset + (i) * 4)
3495
3496 /* MCH MMIO space */
3497
3498 /*
3499  * MCHBAR mirror.
3500  *
3501  * This mirrors the MCHBAR MMIO space whose location is determined by
3502  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
3503  * every way.  It is not accessible from the CP register read instructions.
3504  *
3505  * Starting from Haswell, you can't write registers using the MCHBAR mirror,
3506  * just read.
3507  */
3508 #define MCHBAR_MIRROR_BASE      0x10000
3509
3510 #define MCHBAR_MIRROR_BASE_SNB  0x140000
3511
3512 #define CTG_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x34)
3513 #define ELK_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x48)
3514 #define G4X_STOLEN_RESERVED_ADDR1_MASK  (0xFFFF << 16)
3515 #define G4X_STOLEN_RESERVED_ADDR2_MASK  (0xFFF << 4)
3516 #define G4X_STOLEN_RESERVED_ENABLE      (1 << 0)
3517
3518 /* Memory controller frequency in MCHBAR for Haswell (possible SNB+) */
3519 #define DCLK _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5e04)
3520
3521 /* 915-945 and GM965 MCH register controlling DRAM channel access */
3522 #define DCC                     _MMIO(MCHBAR_MIRROR_BASE + 0x200)
3523 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
3524 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
3525 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
3526 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
3527 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
3528 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
3529 #define DCC2                    _MMIO(MCHBAR_MIRROR_BASE + 0x204)
3530 #define DCC2_MODIFIED_ENHANCED_DISABLE                  (1 << 20)
3531
3532 /* Pineview MCH register contains DDR3 setting */
3533 #define CSHRDDR3CTL            _MMIO(MCHBAR_MIRROR_BASE + 0x1a8)
3534 #define CSHRDDR3CTL_DDR3       (1 << 2)
3535
3536 /* 965 MCH register controlling DRAM channel configuration */
3537 #define C0DRB3                  _MMIO(MCHBAR_MIRROR_BASE + 0x206)
3538 #define C1DRB3                  _MMIO(MCHBAR_MIRROR_BASE + 0x606)
3539
3540 /* snb MCH registers for reading the DRAM channel configuration */
3541 #define MAD_DIMM_C0                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5004)
3542 #define MAD_DIMM_C1                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5008)
3543 #define MAD_DIMM_C2                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x500C)
3544 #define   MAD_DIMM_ECC_MASK             (0x3 << 24)
3545 #define   MAD_DIMM_ECC_OFF              (0x0 << 24)
3546 #define   MAD_DIMM_ECC_IO_ON_LOGIC_OFF  (0x1 << 24)
3547 #define   MAD_DIMM_ECC_IO_OFF_LOGIC_ON  (0x2 << 24)
3548 #define   MAD_DIMM_ECC_ON               (0x3 << 24)
3549 #define   MAD_DIMM_ENH_INTERLEAVE       (0x1 << 22)
3550 #define   MAD_DIMM_RANK_INTERLEAVE      (0x1 << 21)
3551 #define   MAD_DIMM_B_WIDTH_X16          (0x1 << 20) /* X8 chips if unset */
3552 #define   MAD_DIMM_A_WIDTH_X16          (0x1 << 19) /* X8 chips if unset */
3553 #define   MAD_DIMM_B_DUAL_RANK          (0x1 << 18)
3554 #define   MAD_DIMM_A_DUAL_RANK          (0x1 << 17)
3555 #define   MAD_DIMM_A_SELECT             (0x1 << 16)
3556 /* DIMM sizes are in multiples of 256mb. */
3557 #define   MAD_DIMM_B_SIZE_SHIFT         8
3558 #define   MAD_DIMM_B_SIZE_MASK          (0xff << MAD_DIMM_B_SIZE_SHIFT)
3559 #define   MAD_DIMM_A_SIZE_SHIFT         0
3560 #define   MAD_DIMM_A_SIZE_MASK          (0xff << MAD_DIMM_A_SIZE_SHIFT)
3561
3562 /* snb MCH registers for priority tuning */
3563 #define MCH_SSKPD                       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5d10)
3564 #define   MCH_SSKPD_WM0_MASK            0x3f
3565 #define   MCH_SSKPD_WM0_VAL             0xc
3566
3567 #define MCH_SECP_NRG_STTS               _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x592c)
3568
3569 /* Clocking configuration register */
3570 #define CLKCFG                  _MMIO(MCHBAR_MIRROR_BASE + 0xc00)
3571 #define CLKCFG_FSB_400                                  (5 << 0)        /* hrawclk 100 */
3572 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
3573 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
3574 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
3575 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
3576 #define CLKCFG_FSB_1067_ALT                             (0 << 0)        /* hrawclk 266 */
3577 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
3578 /*
3579  * Note that on at least on ELK the below value is reported for both
3580  * 333 and 400 MHz BIOS FSB setting, but given that the gmch datasheet
3581  * lists only 200/266/333 MHz FSB as supported let's decode it as 333 MHz.
3582  */
3583 #define CLKCFG_FSB_1333_ALT                             (4 << 0)        /* hrawclk 333 */
3584 #define CLKCFG_FSB_MASK                                 (7 << 0)
3585 #define CLKCFG_MEM_533                                  (1 << 4)
3586 #define CLKCFG_MEM_667                                  (2 << 4)
3587 #define CLKCFG_MEM_800                                  (3 << 4)
3588 #define CLKCFG_MEM_MASK                                 (7 << 4)
3589
3590 #define HPLLVCO                 _MMIO(MCHBAR_MIRROR_BASE + 0xc38)
3591 #define HPLLVCO_MOBILE          _MMIO(MCHBAR_MIRROR_BASE + 0xc0f)
3592
3593 #define TSC1                    _MMIO(0x11001)
3594 #define   TSE                   (1<<0)
3595 #define TR1                     _MMIO(0x11006)
3596 #define TSFS                    _MMIO(0x11020)
3597 #define   TSFS_SLOPE_MASK       0x0000ff00
3598 #define   TSFS_SLOPE_SHIFT      8
3599 #define   TSFS_INTR_MASK        0x000000ff
3600
3601 #define CRSTANDVID              _MMIO(0x11100)
3602 #define PXVFREQ(fstart)         _MMIO(0x11110 + (fstart) * 4)  /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
3603 #define   PXVFREQ_PX_MASK       0x7f000000
3604 #define   PXVFREQ_PX_SHIFT      24
3605 #define VIDFREQ_BASE            _MMIO(0x11110)
3606 #define VIDFREQ1                _MMIO(0x11110) /* VIDFREQ1-4 (0x1111c) (Cantiga) */
3607 #define VIDFREQ2                _MMIO(0x11114)
3608 #define VIDFREQ3                _MMIO(0x11118)
3609 #define VIDFREQ4                _MMIO(0x1111c)
3610 #define   VIDFREQ_P0_MASK       0x1f000000
3611 #define   VIDFREQ_P0_SHIFT      24
3612 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
3613 #define   VIDFREQ_P0_CSCLK_SHIFT 20
3614 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
3615 #define   VIDFREQ_P0_CRCLK_SHIFT 16
3616 #define   VIDFREQ_P1_MASK       0x00001f00
3617 #define   VIDFREQ_P1_SHIFT      8
3618 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
3619 #define   VIDFREQ_P1_CSCLK_SHIFT 4
3620 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
3621 #define INTTOEXT_BASE_ILK       _MMIO(0x11300)
3622 #define INTTOEXT_BASE           _MMIO(0x11120) /* INTTOEXT1-8 (0x1113c) */
3623 #define   INTTOEXT_MAP3_SHIFT   24
3624 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
3625 #define   INTTOEXT_MAP2_SHIFT   16
3626 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
3627 #define   INTTOEXT_MAP1_SHIFT   8
3628 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
3629 #define   INTTOEXT_MAP0_SHIFT   0
3630 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
3631 #define MEMSWCTL                _MMIO(0x11170) /* Ironlake only */
3632 #define   MEMCTL_CMD_MASK       0xe000
3633 #define   MEMCTL_CMD_SHIFT      13
3634 #define   MEMCTL_CMD_RCLK_OFF   0
3635 #define   MEMCTL_CMD_RCLK_ON    1
3636 #define   MEMCTL_CMD_CHFREQ     2
3637 #define   MEMCTL_CMD_CHVID      3
3638 #define   MEMCTL_CMD_VMMOFF     4
3639 #define   MEMCTL_CMD_VMMON      5
3640 #define   MEMCTL_CMD_STS        (1<<12) /* write 1 triggers command, clears
3641                                            when command complete */
3642 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
3643 #define   MEMCTL_FREQ_SHIFT     8
3644 #define   MEMCTL_SFCAVM         (1<<7)
3645 #define   MEMCTL_TGT_VID_MASK   0x007f
3646 #define MEMIHYST                _MMIO(0x1117c)
3647 #define MEMINTREN               _MMIO(0x11180) /* 16 bits */
3648 #define   MEMINT_RSEXIT_EN      (1<<8)
3649 #define   MEMINT_CX_SUPR_EN     (1<<7)
3650 #define   MEMINT_CONT_BUSY_EN   (1<<6)
3651 #define   MEMINT_AVG_BUSY_EN    (1<<5)
3652 #define   MEMINT_EVAL_CHG_EN    (1<<4)
3653 #define   MEMINT_MON_IDLE_EN    (1<<3)
3654 #define   MEMINT_UP_EVAL_EN     (1<<2)
3655 #define   MEMINT_DOWN_EVAL_EN   (1<<1)
3656 #define   MEMINT_SW_CMD_EN      (1<<0)
3657 #define MEMINTRSTR              _MMIO(0x11182) /* 16 bits */
3658 #define   MEM_RSEXIT_MASK       0xc000
3659 #define   MEM_RSEXIT_SHIFT      14
3660 #define   MEM_CONT_BUSY_MASK    0x3000
3661 #define   MEM_CONT_BUSY_SHIFT   12
3662 #define   MEM_AVG_BUSY_MASK     0x0c00
3663 #define   MEM_AVG_BUSY_SHIFT    10
3664 #define   MEM_EVAL_CHG_MASK     0x0300
3665 #define   MEM_EVAL_BUSY_SHIFT   8
3666 #define   MEM_MON_IDLE_MASK     0x00c0
3667 #define   MEM_MON_IDLE_SHIFT    6
3668 #define   MEM_UP_EVAL_MASK      0x0030
3669 #define   MEM_UP_EVAL_SHIFT     4
3670 #define   MEM_DOWN_EVAL_MASK    0x000c
3671 #define   MEM_DOWN_EVAL_SHIFT   2
3672 #define   MEM_SW_CMD_MASK       0x0003
3673 #define   MEM_INT_STEER_GFX     0
3674 #define   MEM_INT_STEER_CMR     1
3675 #define   MEM_INT_STEER_SMI     2
3676 #define   MEM_INT_STEER_SCI     3
3677 #define MEMINTRSTS              _MMIO(0x11184)
3678 #define   MEMINT_RSEXIT         (1<<7)
3679 #define   MEMINT_CONT_BUSY      (1<<6)
3680 #define   MEMINT_AVG_BUSY       (1<<5)
3681 #define   MEMINT_EVAL_CHG       (1<<4)
3682 #define   MEMINT_MON_IDLE       (1<<3)
3683 #define   MEMINT_UP_EVAL        (1<<2)
3684 #define   MEMINT_DOWN_EVAL      (1<<1)
3685 #define   MEMINT_SW_CMD         (1<<0)
3686 #define MEMMODECTL              _MMIO(0x11190)
3687 #define   MEMMODE_BOOST_EN      (1<<31)
3688 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
3689 #define   MEMMODE_BOOST_FREQ_SHIFT 24
3690 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
3691 #define   MEMMODE_IDLE_MODE_SHIFT 16
3692 #define   MEMMODE_IDLE_MODE_EVAL 0
3693 #define   MEMMODE_IDLE_MODE_CONT 1
3694 #define   MEMMODE_HWIDLE_EN     (1<<15)
3695 #define   MEMMODE_SWMODE_EN     (1<<14)
3696 #define   MEMMODE_RCLK_GATE     (1<<13)
3697 #define   MEMMODE_HW_UPDATE     (1<<12)
3698 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
3699 #define   MEMMODE_FSTART_SHIFT  8
3700 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
3701 #define   MEMMODE_FMAX_SHIFT    4
3702 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
3703 #define RCBMAXAVG               _MMIO(0x1119c)
3704 #define MEMSWCTL2               _MMIO(0x1119e) /* Cantiga only */
3705 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
3706 #define   SWMEMCMD_RENDER_ON    (1 << 13)
3707 #define   SWMEMCMD_SWFREQ       (2 << 13)
3708 #define   SWMEMCMD_TARVID       (3 << 13)
3709 #define   SWMEMCMD_VRM_OFF      (4 << 13)
3710 #define   SWMEMCMD_VRM_ON       (5 << 13)
3711 #define   CMDSTS                (1<<12)
3712 #define   SFCAVM                (1<<11)
3713 #define   SWFREQ_MASK           0x0380 /* P0-7 */
3714 #define   SWFREQ_SHIFT          7
3715 #define   TARVID_MASK           0x001f
3716 #define MEMSTAT_CTG             _MMIO(0x111a0)
3717 #define RCBMINAVG               _MMIO(0x111a0)
3718 #define RCUPEI                  _MMIO(0x111b0)
3719 #define RCDNEI                  _MMIO(0x111b4)
3720 #define RSTDBYCTL               _MMIO(0x111b8)
3721 #define   RS1EN                 (1<<31)
3722 #define   RS2EN                 (1<<30)
3723 #define   RS3EN                 (1<<29)
3724 #define   D3RS3EN               (1<<28) /* Display D3 imlies RS3 */
3725 #define   SWPROMORSX            (1<<27) /* RSx promotion timers ignored */
3726 #define   RCWAKERW              (1<<26) /* Resetwarn from PCH causes wakeup */
3727 #define   DPRSLPVREN            (1<<25) /* Fast voltage ramp enable */
3728 #define   GFXTGHYST             (1<<24) /* Hysteresis to allow trunk gating */
3729 #define   RCX_SW_EXIT           (1<<23) /* Leave RSx and prevent re-entry */
3730 #define   RSX_STATUS_MASK       (7<<20)
3731 #define   RSX_STATUS_ON         (0<<20)
3732 #define   RSX_STATUS_RC1        (1<<20)
3733 #define   RSX_STATUS_RC1E       (2<<20)
3734 #define   RSX_STATUS_RS1        (3<<20)
3735 #define   RSX_STATUS_RS2        (4<<20) /* aka rc6 */
3736 #define   RSX_STATUS_RSVD       (5<<20) /* deep rc6 unsupported on ilk */
3737 #define   RSX_STATUS_RS3        (6<<20) /* rs3 unsupported on ilk */
3738 #define   RSX_STATUS_RSVD2      (7<<20)
3739 #define   UWRCRSXE              (1<<19) /* wake counter limit prevents rsx */
3740 #define   RSCRP                 (1<<18) /* rs requests control on rs1/2 reqs */
3741 #define   JRSC                  (1<<17) /* rsx coupled to cpu c-state */
3742 #define   RS2INC0               (1<<16) /* allow rs2 in cpu c0 */
3743 #define   RS1CONTSAV_MASK       (3<<14)
3744 #define   RS1CONTSAV_NO_RS1     (0<<14) /* rs1 doesn't save/restore context */
3745 #define   RS1CONTSAV_RSVD       (1<<14)
3746 #define   RS1CONTSAV_SAVE_RS1   (2<<14) /* rs1 saves context */
3747 #define   RS1CONTSAV_FULL_RS1   (3<<14) /* rs1 saves and restores context */
3748 #define   NORMSLEXLAT_MASK      (3<<12)
3749 #define   SLOW_RS123            (0<<12)
3750 #define   SLOW_RS23             (1<<12)
3751 #define   SLOW_RS3              (2<<12)
3752 #define   NORMAL_RS123          (3<<12)
3753 #define   RCMODE_TIMEOUT        (1<<11) /* 0 is eval interval method */
3754 #define   IMPROMOEN             (1<<10) /* promo is immediate or delayed until next idle interval (only for timeout method above) */
3755 #define   RCENTSYNC             (1<<9) /* rs coupled to cpu c-state (3/6/7) */
3756 #define   STATELOCK             (1<<7) /* locked to rs_cstate if 0 */
3757 #define   RS_CSTATE_MASK        (3<<4)
3758 #define   RS_CSTATE_C367_RS1    (0<<4)
3759 #define   RS_CSTATE_C36_RS1_C7_RS2 (1<<4)
3760 #define   RS_CSTATE_RSVD        (2<<4)
3761 #define   RS_CSTATE_C367_RS2    (3<<4)
3762 #define   REDSAVES              (1<<3) /* no context save if was idle during rs0 */
3763 #define   REDRESTORES           (1<<2) /* no restore if was idle during rs0 */
3764 #define VIDCTL                  _MMIO(0x111c0)
3765 #define VIDSTS                  _MMIO(0x111c8)
3766 #define VIDSTART                _MMIO(0x111cc) /* 8 bits */
3767 #define MEMSTAT_ILK             _MMIO(0x111f8)
3768 #define   MEMSTAT_VID_MASK      0x7f00
3769 #define   MEMSTAT_VID_SHIFT     8
3770 #define   MEMSTAT_PSTATE_MASK   0x00f8
3771 #define   MEMSTAT_PSTATE_SHIFT  3
3772 #define   MEMSTAT_MON_ACTV      (1<<2)
3773 #define   MEMSTAT_SRC_CTL_MASK  0x0003
3774 #define   MEMSTAT_SRC_CTL_CORE  0
3775 #define   MEMSTAT_SRC_CTL_TRB   1
3776 #define   MEMSTAT_SRC_CTL_THM   2
3777 #define   MEMSTAT_SRC_CTL_STDBY 3
3778 #define RCPREVBSYTUPAVG         _MMIO(0x113b8)
3779 #define RCPREVBSYTDNAVG         _MMIO(0x113bc)
3780 #define PMMISC                  _MMIO(0x11214)
3781 #define   MCPPCE_EN             (1<<0) /* enable PM_MSG from PCH->MPC */
3782 #define SDEW                    _MMIO(0x1124c)
3783 #define CSIEW0                  _MMIO(0x11250)
3784 #define CSIEW1                  _MMIO(0x11254)
3785 #define CSIEW2                  _MMIO(0x11258)
3786 #define PEW(i)                  _MMIO(0x1125c + (i) * 4) /* 5 registers */
3787 #define DEW(i)                  _MMIO(0x11270 + (i) * 4) /* 3 registers */
3788 #define MCHAFE                  _MMIO(0x112c0)
3789 #define CSIEC                   _MMIO(0x112e0)
3790 #define DMIEC                   _MMIO(0x112e4)
3791 #define DDREC                   _MMIO(0x112e8)
3792 #define PEG0EC                  _MMIO(0x112ec)
3793 #define PEG1EC                  _MMIO(0x112f0)
3794 #define GFXEC                   _MMIO(0x112f4)
3795 #define RPPREVBSYTUPAVG         _MMIO(0x113b8)
3796 #define RPPREVBSYTDNAVG         _MMIO(0x113bc)
3797 #define ECR                     _MMIO(0x11600)
3798 #define   ECR_GPFE              (1<<31)
3799 #define   ECR_IMONE             (1<<30)
3800 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
3801 #define OGW0                    _MMIO(0x11608)
3802 #define OGW1                    _MMIO(0x1160c)
3803 #define EG0                     _MMIO(0x11610)
3804 #define EG1                     _MMIO(0x11614)
3805 #define EG2                     _MMIO(0x11618)
3806 #define EG3                     _MMIO(0x1161c)
3807 #define EG4                     _MMIO(0x11620)
3808 #define EG5                     _MMIO(0x11624)
3809 #define EG6                     _MMIO(0x11628)
3810 #define EG7                     _MMIO(0x1162c)
3811 #define PXW(i)                  _MMIO(0x11664 + (i) * 4) /* 4 registers */
3812 #define PXWL(i)                 _MMIO(0x11680 + (i) * 8) /* 8 registers */
3813 #define LCFUSE02                _MMIO(0x116c0)
3814 #define   LCFUSE_HIV_MASK       0x000000ff
3815 #define CSIPLL0                 _MMIO(0x12c10)
3816 #define DDRMPLL1                _MMIO(0X12c20)
3817 #define PEG_BAND_GAP_DATA       _MMIO(0x14d68)
3818
3819 #define GEN6_GT_THREAD_STATUS_REG _MMIO(0x13805c)
3820 #define GEN6_GT_THREAD_STATUS_CORE_MASK 0x7
3821
3822 #define GEN6_GT_PERF_STATUS     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5948)
3823 #define BXT_GT_PERF_STATUS      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x7070)
3824 #define GEN6_RP_STATE_LIMITS    _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5994)
3825 #define GEN6_RP_STATE_CAP       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5998)
3826 #define BXT_RP_STATE_CAP        _MMIO(0x138170)
3827
3828 /*
3829  * Make these a multiple of magic 25 to avoid SNB (eg. Dell XPS
3830  * 8300) freezing up around GPU hangs. Looks as if even
3831  * scheduling/timer interrupts start misbehaving if the RPS
3832  * EI/thresholds are "bad", leading to a very sluggish or even
3833  * frozen machine.
3834  */
3835 #define INTERVAL_1_28_US(us)    roundup(((us) * 100) >> 7, 25)
3836 #define INTERVAL_1_33_US(us)    (((us) * 3)   >> 2)
3837 #define INTERVAL_0_833_US(us)   (((us) * 6) / 5)
3838 #define GT_INTERVAL_FROM_US(dev_priv, us) (INTEL_GEN(dev_priv) >= 9 ? \
3839                                 (IS_GEN9_LP(dev_priv) ? \
3840                                 INTERVAL_0_833_US(us) : \
3841                                 INTERVAL_1_33_US(us)) : \
3842                                 INTERVAL_1_28_US(us))
3843
3844 #define INTERVAL_1_28_TO_US(interval)  (((interval) << 7) / 100)
3845 #define INTERVAL_1_33_TO_US(interval)  (((interval) << 2) / 3)
3846 #define INTERVAL_0_833_TO_US(interval) (((interval) * 5)  / 6)
3847 #define GT_PM_INTERVAL_TO_US(dev_priv, interval) (INTEL_GEN(dev_priv) >= 9 ? \
3848                            (IS_GEN9_LP(dev_priv) ? \
3849                            INTERVAL_0_833_TO_US(interval) : \
3850                            INTERVAL_1_33_TO_US(interval)) : \
3851                            INTERVAL_1_28_TO_US(interval))
3852
3853 /*
3854  * Logical Context regs
3855  */
3856 #define CCID                            _MMIO(0x2180)
3857 #define   CCID_EN                       BIT(0)
3858 #define   CCID_EXTENDED_STATE_RESTORE   BIT(2)
3859 #define   CCID_EXTENDED_STATE_SAVE      BIT(3)
3860 /*
3861  * Notes on SNB/IVB/VLV context size:
3862  * - Power context is saved elsewhere (LLC or stolen)
3863  * - Ring/execlist context is saved on SNB, not on IVB
3864  * - Extended context size already includes render context size
3865  * - We always need to follow the extended context size.
3866  *   SNB BSpec has comments indicating that we should use the
3867  *   render context size instead if execlists are disabled, but
3868  *   based on empirical testing that's just nonsense.
3869  * - Pipelined/VF state is saved on SNB/IVB respectively
3870  * - GT1 size just indicates how much of render context
3871  *   doesn't need saving on GT1
3872  */
3873 #define CXT_SIZE                _MMIO(0x21a0)
3874 #define GEN6_CXT_POWER_SIZE(cxt_reg)    (((cxt_reg) >> 24) & 0x3f)
3875 #define GEN6_CXT_RING_SIZE(cxt_reg)     (((cxt_reg) >> 18) & 0x3f)
3876 #define GEN6_CXT_RENDER_SIZE(cxt_reg)   (((cxt_reg) >> 12) & 0x3f)
3877 #define GEN6_CXT_EXTENDED_SIZE(cxt_reg) (((cxt_reg) >> 6) & 0x3f)
3878 #define GEN6_CXT_PIPELINE_SIZE(cxt_reg) (((cxt_reg) >> 0) & 0x3f)
3879 #define GEN6_CXT_TOTAL_SIZE(cxt_reg)    (GEN6_CXT_RING_SIZE(cxt_reg) + \
3880                                         GEN6_CXT_EXTENDED_SIZE(cxt_reg) + \
3881                                         GEN6_CXT_PIPELINE_SIZE(cxt_reg))
3882 #define GEN7_CXT_SIZE           _MMIO(0x21a8)
3883 #define GEN7_CXT_POWER_SIZE(ctx_reg)    (((ctx_reg) >> 25) & 0x7f)
3884 #define GEN7_CXT_RING_SIZE(ctx_reg)     (((ctx_reg) >> 22) & 0x7)
3885 #define GEN7_CXT_RENDER_SIZE(ctx_reg)   (((ctx_reg) >> 16) & 0x3f)
3886 #define GEN7_CXT_EXTENDED_SIZE(ctx_reg) (((ctx_reg) >> 9) & 0x7f)
3887 #define GEN7_CXT_GT1_SIZE(ctx_reg)      (((ctx_reg) >> 6) & 0x7)
3888 #define GEN7_CXT_VFSTATE_SIZE(ctx_reg)  (((ctx_reg) >> 0) & 0x3f)
3889 #define GEN7_CXT_TOTAL_SIZE(ctx_reg)    (GEN7_CXT_EXTENDED_SIZE(ctx_reg) + \
3890                                          GEN7_CXT_VFSTATE_SIZE(ctx_reg))
3891
3892 enum {
3893         INTEL_ADVANCED_CONTEXT = 0,
3894         INTEL_LEGACY_32B_CONTEXT,
3895         INTEL_ADVANCED_AD_CONTEXT,
3896         INTEL_LEGACY_64B_CONTEXT
3897 };
3898
3899 enum {
3900         FAULT_AND_HANG = 0,
3901         FAULT_AND_HALT, /* Debug only */
3902         FAULT_AND_STREAM,
3903         FAULT_AND_CONTINUE /* Unsupported */
3904 };
3905
3906 #define GEN8_CTX_VALID (1<<0)
3907 #define GEN8_CTX_FORCE_PD_RESTORE (1<<1)
3908 #define GEN8_CTX_FORCE_RESTORE (1<<2)
3909 #define GEN8_CTX_L3LLC_COHERENT (1<<5)
3910 #define GEN8_CTX_PRIVILEGE (1<<8)
3911 #define GEN8_CTX_ADDRESSING_MODE_SHIFT 3
3912
3913 #define GEN8_CTX_ID_SHIFT 32
3914 #define GEN8_CTX_ID_WIDTH 21
3915 #define GEN11_SW_CTX_ID_SHIFT 37
3916 #define GEN11_SW_CTX_ID_WIDTH 11
3917 #define GEN11_ENGINE_CLASS_SHIFT 61
3918 #define GEN11_ENGINE_CLASS_WIDTH 3
3919 #define GEN11_ENGINE_INSTANCE_SHIFT 48
3920 #define GEN11_ENGINE_INSTANCE_WIDTH 6
3921
3922 #define CHV_CLK_CTL1                    _MMIO(0x101100)
3923 #define VLV_CLK_CTL2                    _MMIO(0x101104)
3924 #define   CLK_CTL2_CZCOUNT_30NS_SHIFT   28
3925
3926 /*
3927  * Overlay regs
3928  */
3929
3930 #define OVADD                   _MMIO(0x30000)
3931 #define DOVSTA                  _MMIO(0x30008)
3932 #define OC_BUF                  (0x3<<20)
3933 #define OGAMC5                  _MMIO(0x30010)
3934 #define OGAMC4                  _MMIO(0x30014)
3935 #define OGAMC3                  _MMIO(0x30018)
3936 #define OGAMC2                  _MMIO(0x3001c)
3937 #define OGAMC1                  _MMIO(0x30020)
3938 #define OGAMC0                  _MMIO(0x30024)
3939
3940 /*
3941  * GEN9 clock gating regs
3942  */
3943 #define GEN9_CLKGATE_DIS_0              _MMIO(0x46530)
3944 #define   DARBF_GATING_DIS              (1 << 27)
3945 #define   PWM2_GATING_DIS               (1 << 14)
3946 #define   PWM1_GATING_DIS               (1 << 13)
3947
3948 #define GEN9_CLKGATE_DIS_4              _MMIO(0x4653C)
3949 #define   BXT_GMBUS_GATING_DIS          (1 << 14)
3950
3951 #define _CLKGATE_DIS_PSL_A              0x46520
3952 #define _CLKGATE_DIS_PSL_B              0x46524
3953 #define _CLKGATE_DIS_PSL_C              0x46528
3954 #define   DPF_GATING_DIS                (1 << 10)
3955 #define   DPF_RAM_GATING_DIS            (1 << 9)
3956 #define   DPFR_GATING_DIS               (1 << 8)
3957
3958 #define CLKGATE_DIS_PSL(pipe) \
3959         _MMIO_PIPE(pipe, _CLKGATE_DIS_PSL_A, _CLKGATE_DIS_PSL_B)
3960
3961 /*
3962  * GEN10 clock gating regs
3963  */
3964 #define SLICE_UNIT_LEVEL_CLKGATE        _MMIO(0x94d4)
3965 #define  SARBUNIT_CLKGATE_DIS           (1 << 5)
3966 #define  RCCUNIT_CLKGATE_DIS            (1 << 7)
3967
3968 #define UNSLICE_UNIT_LEVEL_CLKGATE      _MMIO(0x9434)
3969 #define  VFUNIT_CLKGATE_DIS             (1 << 20)
3970
3971 /*
3972  * Display engine regs
3973  */
3974
3975 /* Pipe A CRC regs */
3976 #define _PIPE_CRC_CTL_A                 0x60050
3977 #define   PIPE_CRC_ENABLE               (1 << 31)
3978 /* ivb+ source selection */
3979 #define   PIPE_CRC_SOURCE_PRIMARY_IVB   (0 << 29)
3980 #define   PIPE_CRC_SOURCE_SPRITE_IVB    (1 << 29)
3981 #define   PIPE_CRC_SOURCE_PF_IVB        (2 << 29)
3982 /* ilk+ source selection */
3983 #define   PIPE_CRC_SOURCE_PRIMARY_ILK   (0 << 28)
3984 #define   PIPE_CRC_SOURCE_SPRITE_ILK    (1 << 28)
3985 #define   PIPE_CRC_SOURCE_PIPE_ILK      (2 << 28)
3986 /* embedded DP port on the north display block, reserved on ivb */
3987 #define   PIPE_CRC_SOURCE_PORT_A_ILK    (4 << 28)
3988 #define   PIPE_CRC_SOURCE_FDI_ILK       (5 << 28) /* reserved on ivb */
3989 /* vlv source selection */
3990 #define   PIPE_CRC_SOURCE_PIPE_VLV      (0 << 27)
3991 #define   PIPE_CRC_SOURCE_HDMIB_VLV     (1 << 27)
3992 #define   PIPE_CRC_SOURCE_HDMIC_VLV     (2 << 27)
3993 /* with DP port the pipe source is invalid */
3994 #define   PIPE_CRC_SOURCE_DP_D_VLV      (3 << 27)
3995 #define   PIPE_CRC_SOURCE_DP_B_VLV      (6 << 27)
3996 #define   PIPE_CRC_SOURCE_DP_C_VLV      (7 << 27)
3997 /* gen3+ source selection */
3998 #define   PIPE_CRC_SOURCE_PIPE_I9XX     (0 << 28)
3999 #define   PIPE_CRC_SOURCE_SDVOB_I9XX    (1 << 28)
4000 #define   PIPE_CRC_SOURCE_SDVOC_I9XX    (2 << 28)
4001 /* with DP/TV port the pipe source is invalid */
4002 #define   PIPE_CRC_SOURCE_DP_D_G4X      (3 << 28)
4003 #define   PIPE_CRC_SOURCE_TV_PRE        (4 << 28)
4004 #define   PIPE_CRC_SOURCE_TV_POST       (5 << 28)
4005 #define   PIPE_CRC_SOURCE_DP_B_G4X      (6 << 28)
4006 #define   PIPE_CRC_SOURCE_DP_C_G4X      (7 << 28)
4007 /* gen2 doesn't have source selection bits */
4008 #define   PIPE_CRC_INCLUDE_BORDER_I8XX  (1 << 30)
4009
4010 #define _PIPE_CRC_RES_1_A_IVB           0x60064
4011 #define _PIPE_CRC_RES_2_A_IVB           0x60068
4012 #define _PIPE_CRC_RES_3_A_IVB           0x6006c
4013 #define _PIPE_CRC_RES_4_A_IVB           0x60070
4014 #define _PIPE_CRC_RES_5_A_IVB           0x60074
4015
4016 #define _PIPE_CRC_RES_RED_A             0x60060
4017 #define _PIPE_CRC_RES_GREEN_A           0x60064
4018 #define _PIPE_CRC_RES_BLUE_A            0x60068
4019 #define _PIPE_CRC_RES_RES1_A_I915       0x6006c
4020 #define _PIPE_CRC_RES_RES2_A_G4X        0x60080
4021
4022 /* Pipe B CRC regs */
4023 #define _PIPE_CRC_RES_1_B_IVB           0x61064
4024 #define _PIPE_CRC_RES_2_B_IVB           0x61068
4025 #define _PIPE_CRC_RES_3_B_IVB           0x6106c
4026 #define _PIPE_CRC_RES_4_B_IVB           0x61070
4027 #define _PIPE_CRC_RES_5_B_IVB           0x61074
4028
4029 #define PIPE_CRC_CTL(pipe)              _MMIO_TRANS2(pipe, _PIPE_CRC_CTL_A)
4030 #define PIPE_CRC_RES_1_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_1_A_IVB)
4031 #define PIPE_CRC_RES_2_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_2_A_IVB)
4032 #define PIPE_CRC_RES_3_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_3_A_IVB)
4033 #define PIPE_CRC_RES_4_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_4_A_IVB)
4034 #define PIPE_CRC_RES_5_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_5_A_IVB)
4035
4036 #define PIPE_CRC_RES_RED(pipe)          _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RED_A)
4037 #define PIPE_CRC_RES_GREEN(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_GREEN_A)
4038 #define PIPE_CRC_RES_BLUE(pipe)         _MMIO_TRANS2(pipe, _PIPE_CRC_RES_BLUE_A)
4039 #define PIPE_CRC_RES_RES1_I915(pipe)    _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES1_A_I915)
4040 #define PIPE_CRC_RES_RES2_G4X(pipe)     _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES2_A_G4X)
4041
4042 /* Pipe A timing regs */
4043 #define _HTOTAL_A       0x60000
4044 #define _HBLANK_A       0x60004
4045 #define _HSYNC_A        0x60008
4046 #define _VTOTAL_A       0x6000c
4047 #define _VBLANK_A       0x60010
4048 #define _VSYNC_A        0x60014
4049 #define _PIPEASRC       0x6001c
4050 #define _BCLRPAT_A      0x60020
4051 #define _VSYNCSHIFT_A   0x60028
4052 #define _PIPE_MULT_A    0x6002c
4053
4054 /* Pipe B timing regs */
4055 #define _HTOTAL_B       0x61000
4056 #define _HBLANK_B       0x61004
4057 #define _HSYNC_B        0x61008
4058 #define _VTOTAL_B       0x6100c
4059 #define _VBLANK_B       0x61010
4060 #define _VSYNC_B        0x61014
4061 #define _PIPEBSRC       0x6101c
4062 #define _BCLRPAT_B      0x61020
4063 #define _VSYNCSHIFT_B   0x61028
4064 #define _PIPE_MULT_B    0x6102c
4065
4066 #define TRANSCODER_A_OFFSET 0x60000
4067 #define TRANSCODER_B_OFFSET 0x61000
4068 #define TRANSCODER_C_OFFSET 0x62000
4069 #define CHV_TRANSCODER_C_OFFSET 0x63000
4070 #define TRANSCODER_EDP_OFFSET 0x6f000
4071
4072 #define _MMIO_TRANS2(pipe, reg) _MMIO(dev_priv->info.trans_offsets[(pipe)] - \
4073         dev_priv->info.trans_offsets[TRANSCODER_A] + (reg) + \
4074         dev_priv->info.display_mmio_offset)
4075
4076 #define HTOTAL(trans)           _MMIO_TRANS2(trans, _HTOTAL_A)
4077 #define HBLANK(trans)           _MMIO_TRANS2(trans, _HBLANK_A)
4078 #define HSYNC(trans)            _MMIO_TRANS2(trans, _HSYNC_A)
4079 #define VTOTAL(trans)           _MMIO_TRANS2(trans, _VTOTAL_A)
4080 #define VBLANK(trans)           _MMIO_TRANS2(trans, _VBLANK_A)
4081 #define VSYNC(trans)            _MMIO_TRANS2(trans, _VSYNC_A)
4082 #define BCLRPAT(trans)          _MMIO_TRANS2(trans, _BCLRPAT_A)
4083 #define VSYNCSHIFT(trans)       _MMIO_TRANS2(trans, _VSYNCSHIFT_A)
4084 #define PIPESRC(trans)          _MMIO_TRANS2(trans, _PIPEASRC)
4085 #define PIPE_MULT(trans)        _MMIO_TRANS2(trans, _PIPE_MULT_A)
4086
4087 /* VLV eDP PSR registers */
4088 #define _PSRCTLA                                (VLV_DISPLAY_BASE + 0x60090)
4089 #define _PSRCTLB                                (VLV_DISPLAY_BASE + 0x61090)
4090 #define  VLV_EDP_PSR_ENABLE                     (1<<0)
4091 #define  VLV_EDP_PSR_RESET                      (1<<1)
4092 #define  VLV_EDP_PSR_MODE_MASK                  (7<<2)
4093 #define  VLV_EDP_PSR_MODE_HW_TIMER              (1<<3)
4094 #define  VLV_EDP_PSR_MODE_SW_TIMER              (1<<2)
4095 #define  VLV_EDP_PSR_SINGLE_FRAME_UPDATE        (1<<7)
4096 #define  VLV_EDP_PSR_ACTIVE_ENTRY               (1<<8)
4097 #define  VLV_EDP_PSR_SRC_TRANSMITTER_STATE      (1<<9)
4098 #define  VLV_EDP_PSR_DBL_FRAME                  (1<<10)
4099 #define  VLV_EDP_PSR_FRAME_COUNT_MASK           (0xff<<16)
4100 #define  VLV_EDP_PSR_IDLE_FRAME_SHIFT           16
4101 #define VLV_PSRCTL(pipe)        _MMIO_PIPE(pipe, _PSRCTLA, _PSRCTLB)
4102
4103 #define _VSCSDPA                        (VLV_DISPLAY_BASE + 0x600a0)
4104 #define _VSCSDPB                        (VLV_DISPLAY_BASE + 0x610a0)
4105 #define  VLV_EDP_PSR_SDP_FREQ_MASK      (3<<30)
4106 #define  VLV_EDP_PSR_SDP_FREQ_ONCE      (1<<31)
4107 #define  VLV_EDP_PSR_SDP_FREQ_EVFRAME   (1<<30)
4108 #define VLV_VSCSDP(pipe)        _MMIO_PIPE(pipe, _VSCSDPA, _VSCSDPB)
4109
4110 #define _PSRSTATA                       (VLV_DISPLAY_BASE + 0x60094)
4111 #define _PSRSTATB                       (VLV_DISPLAY_BASE + 0x61094)
4112 #define  VLV_EDP_PSR_LAST_STATE_MASK    (7<<3)
4113 #define  VLV_EDP_PSR_CURR_STATE_MASK    7
4114 #define  VLV_EDP_PSR_DISABLED           (0<<0)
4115 #define  VLV_EDP_PSR_INACTIVE           (1<<0)
4116 #define  VLV_EDP_PSR_IN_TRANS_TO_ACTIVE (2<<0)
4117 #define  VLV_EDP_PSR_ACTIVE_NORFB_UP    (3<<0)
4118 #define  VLV_EDP_PSR_ACTIVE_SF_UPDATE   (4<<0)
4119 #define  VLV_EDP_PSR_EXIT               (5<<0)
4120 #define  VLV_EDP_PSR_IN_TRANS           (1<<7)
4121 #define VLV_PSRSTAT(pipe)       _MMIO_PIPE(pipe, _PSRSTATA, _PSRSTATB)
4122
4123 /* HSW+ eDP PSR registers */
4124 #define HSW_EDP_PSR_BASE        0x64800
4125 #define BDW_EDP_PSR_BASE        0x6f800
4126 #define EDP_PSR_CTL                             _MMIO(dev_priv->psr_mmio_base + 0)
4127 #define   EDP_PSR_ENABLE                        (1<<31)
4128 #define   BDW_PSR_SINGLE_FRAME                  (1<<30)
4129 #define   EDP_PSR_RESTORE_PSR_ACTIVE_CTX_MASK   (1<<29) /* SW can't modify */
4130 #define   EDP_PSR_LINK_STANDBY                  (1<<27)
4131 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_MASK      (3<<25)
4132 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_8_LINES   (0<<25)
4133 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_4_LINES   (1<<25)
4134 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_2_LINES   (2<<25)
4135 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_0_LINES   (3<<25)
4136 #define   EDP_PSR_MAX_SLEEP_TIME_SHIFT          20
4137 #define   EDP_PSR_SKIP_AUX_EXIT                 (1<<12)
4138 #define   EDP_PSR_TP1_TP2_SEL                   (0<<11)
4139 #define   EDP_PSR_TP1_TP3_SEL                   (1<<11)
4140 #define   EDP_PSR_TP2_TP3_TIME_500us            (0<<8)
4141 #define   EDP_PSR_TP2_TP3_TIME_100us            (1<<8)
4142 #define   EDP_PSR_TP2_TP3_TIME_2500us           (2<<8)
4143 #define   EDP_PSR_TP2_TP3_TIME_0us              (3<<8)
4144 #define   EDP_PSR_TP1_TIME_500us                (0<<4)
4145 #define   EDP_PSR_TP1_TIME_100us                (1<<4)
4146 #define   EDP_PSR_TP1_TIME_2500us               (2<<4)
4147 #define   EDP_PSR_TP1_TIME_0us                  (3<<4)
4148 #define   EDP_PSR_IDLE_FRAME_SHIFT              0
4149
4150 #define EDP_PSR_AUX_CTL                         _MMIO(dev_priv->psr_mmio_base + 0x10)
4151 #define EDP_PSR_AUX_DATA(i)                     _MMIO(dev_priv->psr_mmio_base + 0x14 + (i) * 4) /* 5 registers */
4152
4153 #define EDP_PSR_STATUS                          _MMIO(dev_priv->psr_mmio_base + 0x40)
4154 #define   EDP_PSR_STATUS_STATE_MASK             (7<<29)
4155 #define   EDP_PSR_STATUS_STATE_IDLE             (0<<29)
4156 #define   EDP_PSR_STATUS_STATE_SRDONACK         (1<<29)
4157 #define   EDP_PSR_STATUS_STATE_SRDENT           (2<<29)
4158 #define   EDP_PSR_STATUS_STATE_BUFOFF           (3<<29)
4159 #define   EDP_PSR_STATUS_STATE_BUFON            (4<<29)
4160 #define   EDP_PSR_STATUS_STATE_AUXACK           (5<<29)
4161 #define   EDP_PSR_STATUS_STATE_SRDOFFACK        (6<<29)
4162 #define   EDP_PSR_STATUS_LINK_MASK              (3<<26)
4163 #define   EDP_PSR_STATUS_LINK_FULL_OFF          (0<<26)
4164 #define   EDP_PSR_STATUS_LINK_FULL_ON           (1<<26)
4165 #define   EDP_PSR_STATUS_LINK_STANDBY           (2<<26)
4166 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_SHIFT  20
4167 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_MASK   0x1f
4168 #define   EDP_PSR_STATUS_COUNT_SHIFT            16
4169 #define   EDP_PSR_STATUS_COUNT_MASK             0xf
4170 #define   EDP_PSR_STATUS_AUX_ERROR              (1<<15)
4171 #define   EDP_PSR_STATUS_AUX_SENDING            (1<<12)
4172 #define   EDP_PSR_STATUS_SENDING_IDLE           (1<<9)
4173 #define   EDP_PSR_STATUS_SENDING_TP2_TP3        (1<<8)
4174 #define   EDP_PSR_STATUS_SENDING_TP1            (1<<4)
4175 #define   EDP_PSR_STATUS_IDLE_MASK              0xf
4176
4177 #define EDP_PSR_PERF_CNT                _MMIO(dev_priv->psr_mmio_base + 0x44)
4178 #define   EDP_PSR_PERF_CNT_MASK         0xffffff
4179
4180 #define EDP_PSR_DEBUG                           _MMIO(dev_priv->psr_mmio_base + 0x60)
4181 #define   EDP_PSR_DEBUG_MASK_MAX_SLEEP         (1<<28)
4182 #define   EDP_PSR_DEBUG_MASK_LPSP              (1<<27)
4183 #define   EDP_PSR_DEBUG_MASK_MEMUP             (1<<26)
4184 #define   EDP_PSR_DEBUG_MASK_HPD               (1<<25)
4185 #define   EDP_PSR_DEBUG_MASK_DISP_REG_WRITE    (1<<16)
4186 #define   EDP_PSR_DEBUG_EXIT_ON_PIXEL_UNDERRUN (1<<15)
4187
4188 #define EDP_PSR2_CTL                    _MMIO(0x6f900)
4189 #define   EDP_PSR2_ENABLE               (1<<31)
4190 #define   EDP_SU_TRACK_ENABLE           (1<<30)
4191 #define   EDP_MAX_SU_DISABLE_TIME(t)    ((t)<<20)
4192 #define   EDP_MAX_SU_DISABLE_TIME_MASK  (0x1f<<20)
4193 #define   EDP_PSR2_TP2_TIME_500         (0<<8)
4194 #define   EDP_PSR2_TP2_TIME_100         (1<<8)
4195 #define   EDP_PSR2_TP2_TIME_2500        (2<<8)
4196 #define   EDP_PSR2_TP2_TIME_50          (3<<8)
4197 #define   EDP_PSR2_TP2_TIME_MASK        (3<<8)
4198 #define   EDP_PSR2_FRAME_BEFORE_SU_SHIFT 4
4199 #define   EDP_PSR2_FRAME_BEFORE_SU_MASK (0xf<<4)
4200 #define   EDP_PSR2_IDLE_MASK            0xf
4201 #define   EDP_PSR2_FRAME_BEFORE_SU(a)   ((a)<<4)
4202
4203 #define EDP_PSR2_STATUS                 _MMIO(0x6f940)
4204 #define EDP_PSR2_STATUS_STATE_MASK     (0xf<<28)
4205 #define EDP_PSR2_STATUS_STATE_SHIFT    28
4206
4207 /* VGA port control */
4208 #define ADPA                    _MMIO(0x61100)
4209 #define PCH_ADPA                _MMIO(0xe1100)
4210 #define VLV_ADPA                _MMIO(VLV_DISPLAY_BASE + 0x61100)
4211
4212 #define   ADPA_DAC_ENABLE       (1<<31)
4213 #define   ADPA_DAC_DISABLE      0
4214 #define   ADPA_PIPE_SELECT_MASK (1<<30)
4215 #define   ADPA_PIPE_A_SELECT    0
4216 #define   ADPA_PIPE_B_SELECT    (1<<30)
4217 #define   ADPA_PIPE_SELECT(pipe) ((pipe) << 30)
4218 /* CPT uses bits 29:30 for pch transcoder select */
4219 #define   ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
4220 #define   ADPA_CRT_HOTPLUG_MONITOR_NONE  (0<<24)
4221 #define   ADPA_CRT_HOTPLUG_MONITOR_MASK  (3<<24)
4222 #define   ADPA_CRT_HOTPLUG_MONITOR_COLOR (3<<24)
4223 #define   ADPA_CRT_HOTPLUG_MONITOR_MONO  (2<<24)
4224 #define   ADPA_CRT_HOTPLUG_ENABLE        (1<<23)
4225 #define   ADPA_CRT_HOTPLUG_PERIOD_64     (0<<22)
4226 #define   ADPA_CRT_HOTPLUG_PERIOD_128    (1<<22)
4227 #define   ADPA_CRT_HOTPLUG_WARMUP_5MS    (0<<21)
4228 #define   ADPA_CRT_HOTPLUG_WARMUP_10MS   (1<<21)
4229 #define   ADPA_CRT_HOTPLUG_SAMPLE_2S     (0<<20)
4230 #define   ADPA_CRT_HOTPLUG_SAMPLE_4S     (1<<20)
4231 #define   ADPA_CRT_HOTPLUG_VOLTAGE_40    (0<<18)
4232 #define   ADPA_CRT_HOTPLUG_VOLTAGE_50    (1<<18)
4233 #define   ADPA_CRT_HOTPLUG_VOLTAGE_60    (2<<18)
4234 #define   ADPA_CRT_HOTPLUG_VOLTAGE_70    (3<<18)
4235 #define   ADPA_CRT_HOTPLUG_VOLREF_325MV  (0<<17)
4236 #define   ADPA_CRT_HOTPLUG_VOLREF_475MV  (1<<17)
4237 #define   ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1<<16)
4238 #define   ADPA_USE_VGA_HVPOLARITY (1<<15)
4239 #define   ADPA_SETS_HVPOLARITY  0
4240 #define   ADPA_VSYNC_CNTL_DISABLE (1<<10)
4241 #define   ADPA_VSYNC_CNTL_ENABLE 0
4242 #define   ADPA_HSYNC_CNTL_DISABLE (1<<11)
4243 #define   ADPA_HSYNC_CNTL_ENABLE 0
4244 #define   ADPA_VSYNC_ACTIVE_HIGH (1<<4)
4245 #define   ADPA_VSYNC_ACTIVE_LOW 0
4246 #define   ADPA_HSYNC_ACTIVE_HIGH (1<<3)
4247 #define   ADPA_HSYNC_ACTIVE_LOW 0
4248 #define   ADPA_DPMS_MASK        (~(3<<10))
4249 #define   ADPA_DPMS_ON          (0<<10)
4250 #define   ADPA_DPMS_SUSPEND     (1<<10)
4251 #define   ADPA_DPMS_STANDBY     (2<<10)
4252 #define   ADPA_DPMS_OFF         (3<<10)
4253
4254
4255 /* Hotplug control (945+ only) */
4256 #define PORT_HOTPLUG_EN         _MMIO(dev_priv->info.display_mmio_offset + 0x61110)
4257 #define   PORTB_HOTPLUG_INT_EN                  (1 << 29)
4258 #define   PORTC_HOTPLUG_INT_EN                  (1 << 28)
4259 #define   PORTD_HOTPLUG_INT_EN                  (1 << 27)
4260 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
4261 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
4262 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
4263 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
4264 #define HOTPLUG_INT_EN_MASK                     (PORTB_HOTPLUG_INT_EN | \
4265                                                  PORTC_HOTPLUG_INT_EN | \
4266                                                  PORTD_HOTPLUG_INT_EN | \
4267                                                  SDVOC_HOTPLUG_INT_EN | \
4268                                                  SDVOB_HOTPLUG_INT_EN | \
4269                                                  CRT_HOTPLUG_INT_EN)
4270 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
4271 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
4272 /* must use period 64 on GM45 according to docs */
4273 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
4274 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
4275 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
4276 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
4277 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
4278 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
4279 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
4280 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
4281 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
4282 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
4283 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
4284 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
4285
4286 #define PORT_HOTPLUG_STAT       _MMIO(dev_priv->info.display_mmio_offset + 0x61114)
4287 /*
4288  * HDMI/DP bits are g4x+
4289  *
4290  * WARNING: Bspec for hpd status bits on gen4 seems to be completely confused.
4291  * Please check the detailed lore in the commit message for for experimental
4292  * evidence.
4293  */
4294 /* Bspec says GM45 should match G4X/VLV/CHV, but reality disagrees */
4295 #define   PORTD_HOTPLUG_LIVE_STATUS_GM45        (1 << 29)
4296 #define   PORTC_HOTPLUG_LIVE_STATUS_GM45        (1 << 28)
4297 #define   PORTB_HOTPLUG_LIVE_STATUS_GM45        (1 << 27)
4298 /* G4X/VLV/CHV DP/HDMI bits again match Bspec */
4299 #define   PORTD_HOTPLUG_LIVE_STATUS_G4X         (1 << 27)
4300 #define   PORTC_HOTPLUG_LIVE_STATUS_G4X         (1 << 28)
4301 #define   PORTB_HOTPLUG_LIVE_STATUS_G4X         (1 << 29)
4302 #define   PORTD_HOTPLUG_INT_STATUS              (3 << 21)
4303 #define   PORTD_HOTPLUG_INT_LONG_PULSE          (2 << 21)
4304 #define   PORTD_HOTPLUG_INT_SHORT_PULSE         (1 << 21)
4305 #define   PORTC_HOTPLUG_INT_STATUS              (3 << 19)
4306 #define   PORTC_HOTPLUG_INT_LONG_PULSE          (2 << 19)
4307 #define   PORTC_HOTPLUG_INT_SHORT_PULSE         (1 << 19)
4308 #define   PORTB_HOTPLUG_INT_STATUS              (3 << 17)
4309 #define   PORTB_HOTPLUG_INT_LONG_PULSE          (2 << 17)
4310 #define   PORTB_HOTPLUG_INT_SHORT_PLUSE         (1 << 17)
4311 /* CRT/TV common between gen3+ */
4312 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
4313 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
4314 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
4315 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
4316 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
4317 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
4318 #define   DP_AUX_CHANNEL_D_INT_STATUS_G4X       (1 << 6)
4319 #define   DP_AUX_CHANNEL_C_INT_STATUS_G4X       (1 << 5)
4320 #define   DP_AUX_CHANNEL_B_INT_STATUS_G4X       (1 << 4)
4321 #define   DP_AUX_CHANNEL_MASK_INT_STATUS_G4X    (7 << 4)
4322
4323 /* SDVO is different across gen3/4 */
4324 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
4325 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
4326 /*
4327  * Bspec seems to be seriously misleaded about the SDVO hpd bits on i965g/gm,
4328  * since reality corrobates that they're the same as on gen3. But keep these
4329  * bits here (and the comment!) to help any other lost wanderers back onto the
4330  * right tracks.
4331  */
4332 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
4333 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
4334 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
4335 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
4336 #define   HOTPLUG_INT_STATUS_G4X                (CRT_HOTPLUG_INT_STATUS | \
4337                                                  SDVOB_HOTPLUG_INT_STATUS_G4X | \
4338                                                  SDVOC_HOTPLUG_INT_STATUS_G4X | \
4339                                                  PORTB_HOTPLUG_INT_STATUS | \
4340                                                  PORTC_HOTPLUG_INT_STATUS | \
4341                                                  PORTD_HOTPLUG_INT_STATUS)
4342
4343 #define HOTPLUG_INT_STATUS_I915                 (CRT_HOTPLUG_INT_STATUS | \
4344                                                  SDVOB_HOTPLUG_INT_STATUS_I915 | \
4345                                                  SDVOC_HOTPLUG_INT_STATUS_I915 | \
4346                                                  PORTB_HOTPLUG_INT_STATUS | \
4347                                                  PORTC_HOTPLUG_INT_STATUS | \
4348                                                  PORTD_HOTPLUG_INT_STATUS)
4349
4350 /* SDVO and HDMI port control.
4351  * The same register may be used for SDVO or HDMI */
4352 #define _GEN3_SDVOB     0x61140
4353 #define _GEN3_SDVOC     0x61160
4354 #define GEN3_SDVOB      _MMIO(_GEN3_SDVOB)
4355 #define GEN3_SDVOC      _MMIO(_GEN3_SDVOC)
4356 #define GEN4_HDMIB      GEN3_SDVOB
4357 #define GEN4_HDMIC      GEN3_SDVOC
4358 #define VLV_HDMIB       _MMIO(VLV_DISPLAY_BASE + 0x61140)
4359 #define VLV_HDMIC       _MMIO(VLV_DISPLAY_BASE + 0x61160)
4360 #define CHV_HDMID       _MMIO(VLV_DISPLAY_BASE + 0x6116C)
4361 #define PCH_SDVOB       _MMIO(0xe1140)
4362 #define PCH_HDMIB       PCH_SDVOB
4363 #define PCH_HDMIC       _MMIO(0xe1150)
4364 #define PCH_HDMID       _MMIO(0xe1160)
4365
4366 #define PORT_DFT_I9XX                           _MMIO(0x61150)
4367 #define   DC_BALANCE_RESET                      (1 << 25)
4368 #define PORT_DFT2_G4X           _MMIO(dev_priv->info.display_mmio_offset + 0x61154)
4369 #define   DC_BALANCE_RESET_VLV                  (1 << 31)
4370 #define   PIPE_SCRAMBLE_RESET_MASK              ((1 << 14) | (0x3 << 0))
4371 #define   PIPE_C_SCRAMBLE_RESET                 (1 << 14) /* chv */
4372 #define   PIPE_B_SCRAMBLE_RESET                 (1 << 1)
4373 #define   PIPE_A_SCRAMBLE_RESET                 (1 << 0)
4374
4375 /* Gen 3 SDVO bits: */
4376 #define   SDVO_ENABLE                           (1 << 31)
4377 #define   SDVO_PIPE_SEL(pipe)                   ((pipe) << 30)
4378 #define   SDVO_PIPE_SEL_MASK                    (1 << 30)
4379 #define   SDVO_PIPE_B_SELECT                    (1 << 30)
4380 #define   SDVO_STALL_SELECT                     (1 << 29)
4381 #define   SDVO_INTERRUPT_ENABLE                 (1 << 26)
4382 /*
4383  * 915G/GM SDVO pixel multiplier.
4384  * Programmed value is multiplier - 1, up to 5x.
4385  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
4386  */
4387 #define   SDVO_PORT_MULTIPLY_MASK               (7 << 23)
4388 #define   SDVO_PORT_MULTIPLY_SHIFT              23
4389 #define   SDVO_PHASE_SELECT_MASK                (15 << 19)
4390 #define   SDVO_PHASE_SELECT_DEFAULT             (6 << 19)
4391 #define   SDVO_CLOCK_OUTPUT_INVERT              (1 << 18)
4392 #define   SDVOC_GANG_MODE                       (1 << 16) /* Port C only */
4393 #define   SDVO_BORDER_ENABLE                    (1 << 7) /* SDVO only */
4394 #define   SDVOB_PCIE_CONCURRENCY                (1 << 3) /* Port B only */
4395 #define   SDVO_DETECTED                         (1 << 2)
4396 /* Bits to be preserved when writing */
4397 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | \
4398                                SDVO_INTERRUPT_ENABLE)
4399 #define   SDVOC_PRESERVE_MASK ((1 << 17) | SDVO_INTERRUPT_ENABLE)
4400
4401 /* Gen 4 SDVO/HDMI bits: */
4402 #define   SDVO_COLOR_FORMAT_8bpc                (0 << 26)
4403 #define   SDVO_COLOR_FORMAT_MASK                (7 << 26)
4404 #define   SDVO_ENCODING_SDVO                    (0 << 10)
4405 #define   SDVO_ENCODING_HDMI                    (2 << 10)
4406 #define   HDMI_MODE_SELECT_HDMI                 (1 << 9) /* HDMI only */
4407 #define   HDMI_MODE_SELECT_DVI                  (0 << 9) /* HDMI only */
4408 #define   HDMI_COLOR_RANGE_16_235               (1 << 8) /* HDMI only */
4409 #define   SDVO_AUDIO_ENABLE                     (1 << 6)
4410 /* VSYNC/HSYNC bits new with 965, default is to be set */
4411 #define   SDVO_VSYNC_ACTIVE_HIGH                (1 << 4)
4412 #define   SDVO_HSYNC_ACTIVE_HIGH                (1 << 3)
4413
4414 /* Gen 5 (IBX) SDVO/HDMI bits: */
4415 #define   HDMI_COLOR_FORMAT_12bpc               (3 << 26) /* HDMI only */
4416 #define   SDVOB_HOTPLUG_ENABLE                  (1 << 23) /* SDVO only */
4417
4418 /* Gen 6 (CPT) SDVO/HDMI bits: */
4419 #define   SDVO_PIPE_SEL_CPT(pipe)               ((pipe) << 29)
4420 #define   SDVO_PIPE_SEL_MASK_CPT                (3 << 29)
4421
4422 /* CHV SDVO/HDMI bits: */
4423 #define   SDVO_PIPE_SEL_CHV(pipe)               ((pipe) << 24)
4424 #define   SDVO_PIPE_SEL_MASK_CHV                (3 << 24)
4425
4426
4427 /* DVO port control */
4428 #define _DVOA                   0x61120
4429 #define DVOA                    _MMIO(_DVOA)
4430 #define _DVOB                   0x61140
4431 #define DVOB                    _MMIO(_DVOB)
4432 #define _DVOC                   0x61160
4433 #define DVOC                    _MMIO(_DVOC)
4434 #define   DVO_ENABLE                    (1 << 31)
4435 #define   DVO_PIPE_B_SELECT             (1 << 30)
4436 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
4437 #define   DVO_PIPE_STALL                (1 << 28)
4438 #define   DVO_PIPE_STALL_TV             (2 << 28)
4439 #define   DVO_PIPE_STALL_MASK           (3 << 28)
4440 #define   DVO_USE_VGA_SYNC              (1 << 15)
4441 #define   DVO_DATA_ORDER_I740           (0 << 14)
4442 #define   DVO_DATA_ORDER_FP             (1 << 14)
4443 #define   DVO_VSYNC_DISABLE             (1 << 11)
4444 #define   DVO_HSYNC_DISABLE             (1 << 10)
4445 #define   DVO_VSYNC_TRISTATE            (1 << 9)
4446 #define   DVO_HSYNC_TRISTATE            (1 << 8)
4447 #define   DVO_BORDER_ENABLE             (1 << 7)
4448 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
4449 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
4450 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
4451 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
4452 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
4453 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
4454 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
4455 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
4456 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
4457 #define   DVO_PRESERVE_MASK             (0x7<<24)
4458 #define DVOA_SRCDIM             _MMIO(0x61124)
4459 #define DVOB_SRCDIM             _MMIO(0x61144)
4460 #define DVOC_SRCDIM             _MMIO(0x61164)
4461 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
4462 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
4463
4464 /* LVDS port control */
4465 #define LVDS                    _MMIO(0x61180)
4466 /*
4467  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
4468  * the DPLL semantics change when the LVDS is assigned to that pipe.
4469  */
4470 #define   LVDS_PORT_EN                  (1 << 31)
4471 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
4472 #define   LVDS_PIPEB_SELECT             (1 << 30)
4473 #define   LVDS_PIPE_MASK                (1 << 30)
4474 #define   LVDS_PIPE(pipe)               ((pipe) << 30)
4475 /* LVDS dithering flag on 965/g4x platform */
4476 #define   LVDS_ENABLE_DITHER            (1 << 25)
4477 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
4478 #define   LVDS_VSYNC_POLARITY           (1 << 21)
4479 #define   LVDS_HSYNC_POLARITY           (1 << 20)
4480
4481 /* Enable border for unscaled (or aspect-scaled) display */
4482 #define   LVDS_BORDER_ENABLE            (1 << 15)
4483 /*
4484  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
4485  * pixel.
4486  */
4487 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
4488 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
4489 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
4490 /*
4491  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
4492  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
4493  * on.
4494  */
4495 #define   LVDS_A3_POWER_MASK            (3 << 6)
4496 #define   LVDS_A3_POWER_DOWN            (0 << 6)
4497 #define   LVDS_A3_POWER_UP              (3 << 6)
4498 /*
4499  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
4500  * is set.
4501  */
4502 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
4503 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
4504 #define   LVDS_CLKB_POWER_UP            (3 << 4)
4505 /*
4506  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
4507  * setting for whether we are in dual-channel mode.  The B3 pair will
4508  * additionally only be powered up when LVDS_A3_POWER_UP is set.
4509  */
4510 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
4511 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
4512 #define   LVDS_B0B3_POWER_UP            (3 << 2)
4513
4514 /* Video Data Island Packet control */
4515 #define VIDEO_DIP_DATA          _MMIO(0x61178)
4516 /* Read the description of VIDEO_DIP_DATA (before Haswell) or VIDEO_DIP_ECC
4517  * (Haswell and newer) to see which VIDEO_DIP_DATA byte corresponds to each byte
4518  * of the infoframe structure specified by CEA-861. */
4519 #define   VIDEO_DIP_DATA_SIZE   32
4520 #define   VIDEO_DIP_VSC_DATA_SIZE       36
4521 #define VIDEO_DIP_CTL           _MMIO(0x61170)
4522 /* Pre HSW: */
4523 #define   VIDEO_DIP_ENABLE              (1 << 31)
4524 #define   VIDEO_DIP_PORT(port)          ((port) << 29)
4525 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
4526 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25)
4527 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
4528 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
4529 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21)
4530 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
4531 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
4532 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
4533 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
4534 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
4535 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
4536 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
4537 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
4538 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
4539 /* HSW and later: */
4540 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
4541 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
4542 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
4543 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
4544 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
4545 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
4546
4547 /* Panel power sequencing */
4548 #define PPS_BASE                        0x61200
4549 #define VLV_PPS_BASE                    (VLV_DISPLAY_BASE + PPS_BASE)
4550 #define PCH_PPS_BASE                    0xC7200
4551
4552 #define _MMIO_PPS(pps_idx, reg)         _MMIO(dev_priv->pps_mmio_base - \
4553                                               PPS_BASE + (reg) +        \
4554                                               (pps_idx) * 0x100)
4555
4556 #define _PP_STATUS                      0x61200
4557 #define PP_STATUS(pps_idx)              _MMIO_PPS(pps_idx, _PP_STATUS)
4558 #define   PP_ON                         (1 << 31)
4559 /*
4560  * Indicates that all dependencies of the panel are on:
4561  *
4562  * - PLL enabled
4563  * - pipe enabled
4564  * - LVDS/DVOB/DVOC on
4565  */
4566 #define   PP_READY                      (1 << 30)
4567 #define   PP_SEQUENCE_NONE              (0 << 28)
4568 #define   PP_SEQUENCE_POWER_UP          (1 << 28)
4569 #define   PP_SEQUENCE_POWER_DOWN        (2 << 28)
4570 #define   PP_SEQUENCE_MASK              (3 << 28)
4571 #define   PP_SEQUENCE_SHIFT             28
4572 #define   PP_CYCLE_DELAY_ACTIVE         (1 << 27)
4573 #define   PP_SEQUENCE_STATE_MASK        0x0000000f
4574 #define   PP_SEQUENCE_STATE_OFF_IDLE    (0x0 << 0)
4575 #define   PP_SEQUENCE_STATE_OFF_S0_1    (0x1 << 0)
4576 #define   PP_SEQUENCE_STATE_OFF_S0_2    (0x2 << 0)
4577 #define   PP_SEQUENCE_STATE_OFF_S0_3    (0x3 << 0)
4578 #define   PP_SEQUENCE_STATE_ON_IDLE     (0x8 << 0)
4579 #define   PP_SEQUENCE_STATE_ON_S1_0     (0x9 << 0)
4580 #define   PP_SEQUENCE_STATE_ON_S1_2     (0xa << 0)
4581 #define   PP_SEQUENCE_STATE_ON_S1_3     (0xb << 0)
4582 #define   PP_SEQUENCE_STATE_RESET       (0xf << 0)
4583
4584 #define _PP_CONTROL                     0x61204
4585 #define PP_CONTROL(pps_idx)             _MMIO_PPS(pps_idx, _PP_CONTROL)
4586 #define  PANEL_UNLOCK_REGS              (0xabcd << 16)
4587 #define  PANEL_UNLOCK_MASK              (0xffff << 16)
4588 #define  BXT_POWER_CYCLE_DELAY_MASK     0x1f0
4589 #define  BXT_POWER_CYCLE_DELAY_SHIFT    4
4590 #define  EDP_FORCE_VDD                  (1 << 3)
4591 #define  EDP_BLC_ENABLE                 (1 << 2)
4592 #define  PANEL_POWER_RESET              (1 << 1)
4593 #define  PANEL_POWER_OFF                (0 << 0)
4594 #define  PANEL_POWER_ON                 (1 << 0)
4595
4596 #define _PP_ON_DELAYS                   0x61208
4597 #define PP_ON_DELAYS(pps_idx)           _MMIO_PPS(pps_idx, _PP_ON_DELAYS)
4598 #define  PANEL_PORT_SELECT_SHIFT        30
4599 #define  PANEL_PORT_SELECT_MASK         (3 << 30)
4600 #define  PANEL_PORT_SELECT_LVDS         (0 << 30)
4601 #define  PANEL_PORT_SELECT_DPA          (1 << 30)
4602 #define  PANEL_PORT_SELECT_DPC          (2 << 30)
4603 #define  PANEL_PORT_SELECT_DPD          (3 << 30)
4604 #define  PANEL_PORT_SELECT_VLV(port)    ((port) << 30)
4605 #define  PANEL_POWER_UP_DELAY_MASK      0x1fff0000
4606 #define  PANEL_POWER_UP_DELAY_SHIFT     16
4607 #define  PANEL_LIGHT_ON_DELAY_MASK      0x1fff
4608 #define  PANEL_LIGHT_ON_DELAY_SHIFT     0
4609
4610 #define _PP_OFF_DELAYS                  0x6120C
4611 #define PP_OFF_DELAYS(pps_idx)          _MMIO_PPS(pps_idx, _PP_OFF_DELAYS)
4612 #define  PANEL_POWER_DOWN_DELAY_MASK    0x1fff0000
4613 #define  PANEL_POWER_DOWN_DELAY_SHIFT   16
4614 #define  PANEL_LIGHT_OFF_DELAY_MASK     0x1fff
4615 #define  PANEL_LIGHT_OFF_DELAY_SHIFT    0
4616
4617 #define _PP_DIVISOR                     0x61210
4618 #define PP_DIVISOR(pps_idx)             _MMIO_PPS(pps_idx, _PP_DIVISOR)
4619 #define  PP_REFERENCE_DIVIDER_MASK      0xffffff00
4620 #define  PP_REFERENCE_DIVIDER_SHIFT     8
4621 #define  PANEL_POWER_CYCLE_DELAY_MASK   0x1f
4622 #define  PANEL_POWER_CYCLE_DELAY_SHIFT  0
4623
4624 /* Panel fitting */
4625 #define PFIT_CONTROL    _MMIO(dev_priv->info.display_mmio_offset + 0x61230)
4626 #define   PFIT_ENABLE           (1 << 31)
4627 #define   PFIT_PIPE_MASK        (3 << 29)
4628 #define   PFIT_PIPE_SHIFT       29
4629 #define   VERT_INTERP_DISABLE   (0 << 10)
4630 #define   VERT_INTERP_BILINEAR  (1 << 10)
4631 #define   VERT_INTERP_MASK      (3 << 10)
4632 #define   VERT_AUTO_SCALE       (1 << 9)
4633 #define   HORIZ_INTERP_DISABLE  (0 << 6)
4634 #define   HORIZ_INTERP_BILINEAR (1 << 6)
4635 #define   HORIZ_INTERP_MASK     (3 << 6)
4636 #define   HORIZ_AUTO_SCALE      (1 << 5)
4637 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
4638 #define   PFIT_FILTER_FUZZY     (0 << 24)
4639 #define   PFIT_SCALING_AUTO     (0 << 26)
4640 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
4641 #define   PFIT_SCALING_PILLAR   (2 << 26)
4642 #define   PFIT_SCALING_LETTER   (3 << 26)
4643 #define PFIT_PGM_RATIOS _MMIO(dev_priv->info.display_mmio_offset + 0x61234)
4644 /* Pre-965 */
4645 #define         PFIT_VERT_SCALE_SHIFT           20
4646 #define         PFIT_VERT_SCALE_MASK            0xfff00000
4647 #define         PFIT_HORIZ_SCALE_SHIFT          4
4648 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
4649 /* 965+ */
4650 #define         PFIT_VERT_SCALE_SHIFT_965       16
4651 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
4652 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
4653 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
4654
4655 #define PFIT_AUTO_RATIOS _MMIO(dev_priv->info.display_mmio_offset + 0x61238)
4656
4657 #define _VLV_BLC_PWM_CTL2_A (dev_priv->info.display_mmio_offset + 0x61250)
4658 #define _VLV_BLC_PWM_CTL2_B (dev_priv->info.display_mmio_offset + 0x61350)
4659 #define VLV_BLC_PWM_CTL2(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL2_A, \
4660                                          _VLV_BLC_PWM_CTL2_B)
4661
4662 #define _VLV_BLC_PWM_CTL_A (dev_priv->info.display_mmio_offset + 0x61254)
4663 #define _VLV_BLC_PWM_CTL_B (dev_priv->info.display_mmio_offset + 0x61354)
4664 #define VLV_BLC_PWM_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL_A, \
4665                                         _VLV_BLC_PWM_CTL_B)
4666
4667 #define _VLV_BLC_HIST_CTL_A (dev_priv->info.display_mmio_offset + 0x61260)
4668 #define _VLV_BLC_HIST_CTL_B (dev_priv->info.display_mmio_offset + 0x61360)
4669 #define VLV_BLC_HIST_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_HIST_CTL_A, \
4670                                          _VLV_BLC_HIST_CTL_B)
4671
4672 /* Backlight control */
4673 #define BLC_PWM_CTL2    _MMIO(dev_priv->info.display_mmio_offset + 0x61250) /* 965+ only */
4674 #define   BLM_PWM_ENABLE                (1 << 31)
4675 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
4676 #define   BLM_PIPE_SELECT               (1 << 29)
4677 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
4678 #define   BLM_PIPE_A                    (0 << 29)
4679 #define   BLM_PIPE_B                    (1 << 29)
4680 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
4681 #define   BLM_TRANSCODER_A              BLM_PIPE_A /* hsw */
4682 #define   BLM_TRANSCODER_B              BLM_PIPE_B
4683 #define   BLM_TRANSCODER_C              BLM_PIPE_C
4684 #define   BLM_TRANSCODER_EDP            (3 << 29)
4685 #define   BLM_PIPE(pipe)                ((pipe) << 29)
4686 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
4687 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
4688 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
4689 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
4690 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
4691 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
4692 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
4693 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
4694 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
4695 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
4696 #define BLC_PWM_CTL     _MMIO(dev_priv->info.display_mmio_offset + 0x61254)
4697 /*
4698  * This is the most significant 15 bits of the number of backlight cycles in a
4699  * complete cycle of the modulated backlight control.
4700  *
4701  * The actual value is this field multiplied by two.
4702  */
4703 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
4704 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
4705 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
4706 /*
4707  * This is the number of cycles out of the backlight modulation cycle for which
4708  * the backlight is on.
4709  *
4710  * This field must be no greater than the number of cycles in the complete
4711  * backlight modulation cycle.
4712  */
4713 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
4714 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
4715 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
4716 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
4717
4718 #define BLC_HIST_CTL    _MMIO(dev_priv->info.display_mmio_offset + 0x61260)
4719 #define  BLM_HISTOGRAM_ENABLE                   (1 << 31)
4720
4721 /* New registers for PCH-split platforms. Safe where new bits show up, the
4722  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
4723 #define BLC_PWM_CPU_CTL2        _MMIO(0x48250)
4724 #define BLC_PWM_CPU_CTL         _MMIO(0x48254)
4725
4726 #define HSW_BLC_PWM2_CTL        _MMIO(0x48350)
4727
4728 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
4729  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
4730 #define BLC_PWM_PCH_CTL1        _MMIO(0xc8250)
4731 #define   BLM_PCH_PWM_ENABLE                    (1 << 31)
4732 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
4733 #define   BLM_PCH_POLARITY                      (1 << 29)
4734 #define BLC_PWM_PCH_CTL2        _MMIO(0xc8254)
4735
4736 #define UTIL_PIN_CTL            _MMIO(0x48400)
4737 #define   UTIL_PIN_ENABLE       (1 << 31)
4738
4739 #define   UTIL_PIN_PIPE(x)     ((x) << 29)
4740 #define   UTIL_PIN_PIPE_MASK   (3 << 29)
4741 #define   UTIL_PIN_MODE_PWM    (1 << 24)
4742 #define   UTIL_PIN_MODE_MASK   (0xf << 24)
4743 #define   UTIL_PIN_POLARITY    (1 << 22)
4744
4745 /* BXT backlight register definition. */
4746 #define _BXT_BLC_PWM_CTL1                       0xC8250
4747 #define   BXT_BLC_PWM_ENABLE                    (1 << 31)
4748 #define   BXT_BLC_PWM_POLARITY                  (1 << 29)
4749 #define _BXT_BLC_PWM_FREQ1                      0xC8254
4750 #define _BXT_BLC_PWM_DUTY1                      0xC8258
4751
4752 #define _BXT_BLC_PWM_CTL2                       0xC8350
4753 #define _BXT_BLC_PWM_FREQ2                      0xC8354
4754 #define _BXT_BLC_PWM_DUTY2                      0xC8358
4755
4756 #define BXT_BLC_PWM_CTL(controller)    _MMIO_PIPE(controller,           \
4757                                         _BXT_BLC_PWM_CTL1, _BXT_BLC_PWM_CTL2)
4758 #define BXT_BLC_PWM_FREQ(controller)   _MMIO_PIPE(controller, \
4759                                         _BXT_BLC_PWM_FREQ1, _BXT_BLC_PWM_FREQ2)
4760 #define BXT_BLC_PWM_DUTY(controller)   _MMIO_PIPE(controller, \
4761                                         _BXT_BLC_PWM_DUTY1, _BXT_BLC_PWM_DUTY2)
4762
4763 #define PCH_GTC_CTL             _MMIO(0xe7000)
4764 #define   PCH_GTC_ENABLE        (1 << 31)
4765
4766 /* TV port control */
4767 #define TV_CTL                  _MMIO(0x68000)
4768 /* Enables the TV encoder */
4769 # define TV_ENC_ENABLE                  (1 << 31)
4770 /* Sources the TV encoder input from pipe B instead of A. */
4771 # define TV_ENC_PIPEB_SELECT            (1 << 30)
4772 /* Outputs composite video (DAC A only) */
4773 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
4774 /* Outputs SVideo video (DAC B/C) */
4775 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
4776 /* Outputs Component video (DAC A/B/C) */
4777 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
4778 /* Outputs Composite and SVideo (DAC A/B/C) */
4779 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
4780 # define TV_TRILEVEL_SYNC               (1 << 21)
4781 /* Enables slow sync generation (945GM only) */
4782 # define TV_SLOW_SYNC                   (1 << 20)
4783 /* Selects 4x oversampling for 480i and 576p */
4784 # define TV_OVERSAMPLE_4X               (0 << 18)
4785 /* Selects 2x oversampling for 720p and 1080i */
4786 # define TV_OVERSAMPLE_2X               (1 << 18)
4787 /* Selects no oversampling for 1080p */
4788 # define TV_OVERSAMPLE_NONE             (2 << 18)
4789 /* Selects 8x oversampling */
4790 # define TV_OVERSAMPLE_8X               (3 << 18)
4791 /* Selects progressive mode rather than interlaced */
4792 # define TV_PROGRESSIVE                 (1 << 17)
4793 /* Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
4794 # define TV_PAL_BURST                   (1 << 16)
4795 /* Field for setting delay of Y compared to C */
4796 # define TV_YC_SKEW_MASK                (7 << 12)
4797 /* Enables a fix for 480p/576p standard definition modes on the 915GM only */
4798 # define TV_ENC_SDP_FIX                 (1 << 11)
4799 /*
4800  * Enables a fix for the 915GM only.
4801  *
4802  * Not sure what it does.
4803  */
4804 # define TV_ENC_C0_FIX                  (1 << 10)
4805 /* Bits that must be preserved by software */
4806 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
4807 # define TV_FUSE_STATE_MASK             (3 << 4)
4808 /* Read-only state that reports all features enabled */
4809 # define TV_FUSE_STATE_ENABLED          (0 << 4)
4810 /* Read-only state that reports that Macrovision is disabled in hardware*/
4811 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
4812 /* Read-only state that reports that TV-out is disabled in hardware. */
4813 # define TV_FUSE_STATE_DISABLED         (2 << 4)
4814 /* Normal operation */
4815 # define TV_TEST_MODE_NORMAL            (0 << 0)
4816 /* Encoder test pattern 1 - combo pattern */
4817 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
4818 /* Encoder test pattern 2 - full screen vertical 75% color bars */
4819 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
4820 /* Encoder test pattern 3 - full screen horizontal 75% color bars */
4821 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
4822 /* Encoder test pattern 4 - random noise */
4823 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
4824 /* Encoder test pattern 5 - linear color ramps */
4825 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
4826 /*
4827  * This test mode forces the DACs to 50% of full output.
4828  *
4829  * This is used for load detection in combination with TVDAC_SENSE_MASK
4830  */
4831 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
4832 # define TV_TEST_MODE_MASK              (7 << 0)
4833
4834 #define TV_DAC                  _MMIO(0x68004)
4835 # define TV_DAC_SAVE            0x00ffff00
4836 /*
4837  * Reports that DAC state change logic has reported change (RO).
4838  *
4839  * This gets cleared when TV_DAC_STATE_EN is cleared
4840 */
4841 # define TVDAC_STATE_CHG                (1 << 31)
4842 # define TVDAC_SENSE_MASK               (7 << 28)
4843 /* Reports that DAC A voltage is above the detect threshold */
4844 # define TVDAC_A_SENSE                  (1 << 30)
4845 /* Reports that DAC B voltage is above the detect threshold */
4846 # define TVDAC_B_SENSE                  (1 << 29)
4847 /* Reports that DAC C voltage is above the detect threshold */
4848 # define TVDAC_C_SENSE                  (1 << 28)
4849 /*
4850  * Enables DAC state detection logic, for load-based TV detection.
4851  *
4852  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
4853  * to off, for load detection to work.
4854  */
4855 # define TVDAC_STATE_CHG_EN             (1 << 27)
4856 /* Sets the DAC A sense value to high */
4857 # define TVDAC_A_SENSE_CTL              (1 << 26)
4858 /* Sets the DAC B sense value to high */
4859 # define TVDAC_B_SENSE_CTL              (1 << 25)
4860 /* Sets the DAC C sense value to high */
4861 # define TVDAC_C_SENSE_CTL              (1 << 24)
4862 /* Overrides the ENC_ENABLE and DAC voltage levels */
4863 # define DAC_CTL_OVERRIDE               (1 << 7)
4864 /* Sets the slew rate.  Must be preserved in software */
4865 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
4866 # define DAC_A_1_3_V                    (0 << 4)
4867 # define DAC_A_1_1_V                    (1 << 4)
4868 # define DAC_A_0_7_V                    (2 << 4)
4869 # define DAC_A_MASK                     (3 << 4)
4870 # define DAC_B_1_3_V                    (0 << 2)
4871 # define DAC_B_1_1_V                    (1 << 2)
4872 # define DAC_B_0_7_V                    (2 << 2)
4873 # define DAC_B_MASK                     (3 << 2)
4874 # define DAC_C_1_3_V                    (0 << 0)
4875 # define DAC_C_1_1_V                    (1 << 0)
4876 # define DAC_C_0_7_V                    (2 << 0)
4877 # define DAC_C_MASK                     (3 << 0)
4878
4879 /*
4880  * CSC coefficients are stored in a floating point format with 9 bits of
4881  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
4882  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
4883  * -1 (0x3) being the only legal negative value.
4884  */
4885 #define TV_CSC_Y                _MMIO(0x68010)
4886 # define TV_RY_MASK                     0x07ff0000
4887 # define TV_RY_SHIFT                    16
4888 # define TV_GY_MASK                     0x00000fff
4889 # define TV_GY_SHIFT                    0
4890
4891 #define TV_CSC_Y2               _MMIO(0x68014)
4892 # define TV_BY_MASK                     0x07ff0000
4893 # define TV_BY_SHIFT                    16
4894 /*
4895  * Y attenuation for component video.
4896  *
4897  * Stored in 1.9 fixed point.
4898  */
4899 # define TV_AY_MASK                     0x000003ff
4900 # define TV_AY_SHIFT                    0
4901
4902 #define TV_CSC_U                _MMIO(0x68018)
4903 # define TV_RU_MASK                     0x07ff0000
4904 # define TV_RU_SHIFT                    16
4905 # define TV_GU_MASK                     0x000007ff
4906 # define TV_GU_SHIFT                    0
4907
4908 #define TV_CSC_U2               _MMIO(0x6801c)
4909 # define TV_BU_MASK                     0x07ff0000
4910 # define TV_BU_SHIFT                    16
4911 /*
4912  * U attenuation for component video.
4913  *
4914  * Stored in 1.9 fixed point.
4915  */
4916 # define TV_AU_MASK                     0x000003ff
4917 # define TV_AU_SHIFT                    0
4918
4919 #define TV_CSC_V                _MMIO(0x68020)
4920 # define TV_RV_MASK                     0x0fff0000
4921 # define TV_RV_SHIFT                    16
4922 # define TV_GV_MASK                     0x000007ff
4923 # define TV_GV_SHIFT                    0
4924
4925 #define TV_CSC_V2               _MMIO(0x68024)
4926 # define TV_BV_MASK                     0x07ff0000
4927 # define TV_BV_SHIFT                    16
4928 /*
4929  * V attenuation for component video.
4930  *
4931  * Stored in 1.9 fixed point.
4932  */
4933 # define TV_AV_MASK                     0x000007ff
4934 # define TV_AV_SHIFT                    0
4935
4936 #define TV_CLR_KNOBS            _MMIO(0x68028)
4937 /* 2s-complement brightness adjustment */
4938 # define TV_BRIGHTNESS_MASK             0xff000000
4939 # define TV_BRIGHTNESS_SHIFT            24
4940 /* Contrast adjustment, as a 2.6 unsigned floating point number */
4941 # define TV_CONTRAST_MASK               0x00ff0000
4942 # define TV_CONTRAST_SHIFT              16
4943 /* Saturation adjustment, as a 2.6 unsigned floating point number */
4944 # define TV_SATURATION_MASK             0x0000ff00
4945 # define TV_SATURATION_SHIFT            8
4946 /* Hue adjustment, as an integer phase angle in degrees */
4947 # define TV_HUE_MASK                    0x000000ff
4948 # define TV_HUE_SHIFT                   0
4949
4950 #define TV_CLR_LEVEL            _MMIO(0x6802c)
4951 /* Controls the DAC level for black */
4952 # define TV_BLACK_LEVEL_MASK            0x01ff0000
4953 # define TV_BLACK_LEVEL_SHIFT           16
4954 /* Controls the DAC level for blanking */
4955 # define TV_BLANK_LEVEL_MASK            0x000001ff
4956 # define TV_BLANK_LEVEL_SHIFT           0
4957
4958 #define TV_H_CTL_1              _MMIO(0x68030)
4959 /* Number of pixels in the hsync. */
4960 # define TV_HSYNC_END_MASK              0x1fff0000
4961 # define TV_HSYNC_END_SHIFT             16
4962 /* Total number of pixels minus one in the line (display and blanking). */
4963 # define TV_HTOTAL_MASK                 0x00001fff
4964 # define TV_HTOTAL_SHIFT                0
4965
4966 #define TV_H_CTL_2              _MMIO(0x68034)
4967 /* Enables the colorburst (needed for non-component color) */
4968 # define TV_BURST_ENA                   (1 << 31)
4969 /* Offset of the colorburst from the start of hsync, in pixels minus one. */
4970 # define TV_HBURST_START_SHIFT          16
4971 # define TV_HBURST_START_MASK           0x1fff0000
4972 /* Length of the colorburst */
4973 # define TV_HBURST_LEN_SHIFT            0
4974 # define TV_HBURST_LEN_MASK             0x0001fff
4975
4976 #define TV_H_CTL_3              _MMIO(0x68038)
4977 /* End of hblank, measured in pixels minus one from start of hsync */
4978 # define TV_HBLANK_END_SHIFT            16
4979 # define TV_HBLANK_END_MASK             0x1fff0000
4980 /* Start of hblank, measured in pixels minus one from start of hsync */
4981 # define TV_HBLANK_START_SHIFT          0
4982 # define TV_HBLANK_START_MASK           0x0001fff
4983
4984 #define TV_V_CTL_1              _MMIO(0x6803c)
4985 /* XXX */
4986 # define TV_NBR_END_SHIFT               16
4987 # define TV_NBR_END_MASK                0x07ff0000
4988 /* XXX */
4989 # define TV_VI_END_F1_SHIFT             8
4990 # define TV_VI_END_F1_MASK              0x00003f00
4991 /* XXX */
4992 # define TV_VI_END_F2_SHIFT             0
4993 # define TV_VI_END_F2_MASK              0x0000003f
4994
4995 #define TV_V_CTL_2              _MMIO(0x68040)
4996 /* Length of vsync, in half lines */
4997 # define TV_VSYNC_LEN_MASK              0x07ff0000
4998 # define TV_VSYNC_LEN_SHIFT             16
4999 /* Offset of the start of vsync in field 1, measured in one less than the
5000  * number of half lines.
5001  */
5002 # define TV_VSYNC_START_F1_MASK         0x00007f00
5003 # define TV_VSYNC_START_F1_SHIFT        8
5004 /*
5005  * Offset of the start of vsync in field 2, measured in one less than the
5006  * number of half lines.
5007  */
5008 # define TV_VSYNC_START_F2_MASK         0x0000007f
5009 # define TV_VSYNC_START_F2_SHIFT        0
5010
5011 #define TV_V_CTL_3              _MMIO(0x68044)
5012 /* Enables generation of the equalization signal */
5013 # define TV_EQUAL_ENA                   (1 << 31)
5014 /* Length of vsync, in half lines */
5015 # define TV_VEQ_LEN_MASK                0x007f0000
5016 # define TV_VEQ_LEN_SHIFT               16
5017 /* Offset of the start of equalization in field 1, measured in one less than
5018  * the number of half lines.
5019  */
5020 # define TV_VEQ_START_F1_MASK           0x0007f00
5021 # define TV_VEQ_START_F1_SHIFT          8
5022 /*
5023  * Offset of the start of equalization in field 2, measured in one less than
5024  * the number of half lines.
5025  */
5026 # define TV_VEQ_START_F2_MASK           0x000007f
5027 # define TV_VEQ_START_F2_SHIFT          0
5028
5029 #define TV_V_CTL_4              _MMIO(0x68048)
5030 /*
5031  * Offset to start of vertical colorburst, measured in one less than the
5032  * number of lines from vertical start.
5033  */
5034 # define TV_VBURST_START_F1_MASK        0x003f0000
5035 # define TV_VBURST_START_F1_SHIFT       16
5036 /*
5037  * Offset to the end of vertical colorburst, measured in one less than the
5038  * number of lines from the start of NBR.
5039  */
5040 # define TV_VBURST_END_F1_MASK          0x000000ff
5041 # define TV_VBURST_END_F1_SHIFT         0
5042
5043 #define TV_V_CTL_5              _MMIO(0x6804c)
5044 /*
5045  * Offset to start of vertical colorburst, measured in one less than the
5046  * number of lines from vertical start.
5047  */
5048 # define TV_VBURST_START_F2_MASK        0x003f0000
5049 # define TV_VBURST_START_F2_SHIFT       16
5050 /*
5051  * Offset to the end of vertical colorburst, measured in one less than the
5052  * number of lines from the start of NBR.
5053  */
5054 # define TV_VBURST_END_F2_MASK          0x000000ff
5055 # define TV_VBURST_END_F2_SHIFT         0
5056
5057 #define TV_V_CTL_6              _MMIO(0x68050)
5058 /*
5059  * Offset to start of vertical colorburst, measured in one less than the
5060  * number of lines from vertical start.
5061  */
5062 # define TV_VBURST_START_F3_MASK        0x003f0000
5063 # define TV_VBURST_START_F3_SHIFT       16
5064 /*
5065  * Offset to the end of vertical colorburst, measured in one less than the
5066  * number of lines from the start of NBR.
5067  */
5068 # define TV_VBURST_END_F3_MASK          0x000000ff
5069 # define TV_VBURST_END_F3_SHIFT         0
5070
5071 #define TV_V_CTL_7              _MMIO(0x68054)
5072 /*
5073  * Offset to start of vertical colorburst, measured in one less than the
5074  * number of lines from vertical start.
5075  */
5076 # define TV_VBURST_START_F4_MASK        0x003f0000
5077 # define TV_VBURST_START_F4_SHIFT       16
5078 /*
5079  * Offset to the end of vertical colorburst, measured in one less than the
5080  * number of lines from the start of NBR.
5081  */
5082 # define TV_VBURST_END_F4_MASK          0x000000ff
5083 # define TV_VBURST_END_F4_SHIFT         0
5084
5085 #define TV_SC_CTL_1             _MMIO(0x68060)
5086 /* Turns on the first subcarrier phase generation DDA */
5087 # define TV_SC_DDA1_EN                  (1 << 31)
5088 /* Turns on the first subcarrier phase generation DDA */
5089 # define TV_SC_DDA2_EN                  (1 << 30)
5090 /* Turns on the first subcarrier phase generation DDA */
5091 # define TV_SC_DDA3_EN                  (1 << 29)
5092 /* Sets the subcarrier DDA to reset frequency every other field */
5093 # define TV_SC_RESET_EVERY_2            (0 << 24)
5094 /* Sets the subcarrier DDA to reset frequency every fourth field */
5095 # define TV_SC_RESET_EVERY_4            (1 << 24)
5096 /* Sets the subcarrier DDA to reset frequency every eighth field */
5097 # define TV_SC_RESET_EVERY_8            (2 << 24)
5098 /* Sets the subcarrier DDA to never reset the frequency */
5099 # define TV_SC_RESET_NEVER              (3 << 24)
5100 /* Sets the peak amplitude of the colorburst.*/
5101 # define TV_BURST_LEVEL_MASK            0x00ff0000
5102 # define TV_BURST_LEVEL_SHIFT           16
5103 /* Sets the increment of the first subcarrier phase generation DDA */
5104 # define TV_SCDDA1_INC_MASK             0x00000fff
5105 # define TV_SCDDA1_INC_SHIFT            0
5106
5107 #define TV_SC_CTL_2             _MMIO(0x68064)
5108 /* Sets the rollover for the second subcarrier phase generation DDA */
5109 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
5110 # define TV_SCDDA2_SIZE_SHIFT           16
5111 /* Sets the increent of the second subcarrier phase generation DDA */
5112 # define TV_SCDDA2_INC_MASK             0x00007fff
5113 # define TV_SCDDA2_INC_SHIFT            0
5114
5115 #define TV_SC_CTL_3             _MMIO(0x68068)
5116 /* Sets the rollover for the third subcarrier phase generation DDA */
5117 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
5118 # define TV_SCDDA3_SIZE_SHIFT           16
5119 /* Sets the increent of the third subcarrier phase generation DDA */
5120 # define TV_SCDDA3_INC_MASK             0x00007fff
5121 # define TV_SCDDA3_INC_SHIFT            0
5122
5123 #define TV_WIN_POS              _MMIO(0x68070)
5124 /* X coordinate of the display from the start of horizontal active */
5125 # define TV_XPOS_MASK                   0x1fff0000
5126 # define TV_XPOS_SHIFT                  16
5127 /* Y coordinate of the display from the start of vertical active (NBR) */
5128 # define TV_YPOS_MASK                   0x00000fff
5129 # define TV_YPOS_SHIFT                  0
5130
5131 #define TV_WIN_SIZE             _MMIO(0x68074)
5132 /* Horizontal size of the display window, measured in pixels*/
5133 # define TV_XSIZE_MASK                  0x1fff0000
5134 # define TV_XSIZE_SHIFT                 16
5135 /*
5136  * Vertical size of the display window, measured in pixels.
5137  *
5138  * Must be even for interlaced modes.
5139  */
5140 # define TV_YSIZE_MASK                  0x00000fff
5141 # define TV_YSIZE_SHIFT                 0
5142
5143 #define TV_FILTER_CTL_1         _MMIO(0x68080)
5144 /*
5145  * Enables automatic scaling calculation.
5146  *
5147  * If set, the rest of the registers are ignored, and the calculated values can
5148  * be read back from the register.
5149  */
5150 # define TV_AUTO_SCALE                  (1 << 31)
5151 /*
5152  * Disables the vertical filter.
5153  *
5154  * This is required on modes more than 1024 pixels wide */
5155 # define TV_V_FILTER_BYPASS             (1 << 29)
5156 /* Enables adaptive vertical filtering */
5157 # define TV_VADAPT                      (1 << 28)
5158 # define TV_VADAPT_MODE_MASK            (3 << 26)
5159 /* Selects the least adaptive vertical filtering mode */
5160 # define TV_VADAPT_MODE_LEAST           (0 << 26)
5161 /* Selects the moderately adaptive vertical filtering mode */
5162 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
5163 /* Selects the most adaptive vertical filtering mode */
5164 # define TV_VADAPT_MODE_MOST            (3 << 26)
5165 /*
5166  * Sets the horizontal scaling factor.
5167  *
5168  * This should be the fractional part of the horizontal scaling factor divided
5169  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
5170  *
5171  * (src width - 1) / ((oversample * dest width) - 1)
5172  */
5173 # define TV_HSCALE_FRAC_MASK            0x00003fff
5174 # define TV_HSCALE_FRAC_SHIFT           0
5175
5176 #define TV_FILTER_CTL_2         _MMIO(0x68084)
5177 /*
5178  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
5179  *
5180  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
5181  */
5182 # define TV_VSCALE_INT_MASK             0x00038000
5183 # define TV_VSCALE_INT_SHIFT            15
5184 /*
5185  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
5186  *
5187  * \sa TV_VSCALE_INT_MASK
5188  */
5189 # define TV_VSCALE_FRAC_MASK            0x00007fff
5190 # define TV_VSCALE_FRAC_SHIFT           0
5191
5192 #define TV_FILTER_CTL_3         _MMIO(0x68088)
5193 /*
5194  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
5195  *
5196  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
5197  *
5198  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
5199  */
5200 # define TV_VSCALE_IP_INT_MASK          0x00038000
5201 # define TV_VSCALE_IP_INT_SHIFT         15
5202 /*
5203  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
5204  *
5205  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
5206  *
5207  * \sa TV_VSCALE_IP_INT_MASK
5208  */
5209 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
5210 # define TV_VSCALE_IP_FRAC_SHIFT                0
5211
5212 #define TV_CC_CONTROL           _MMIO(0x68090)
5213 # define TV_CC_ENABLE                   (1 << 31)
5214 /*
5215  * Specifies which field to send the CC data in.
5216  *
5217  * CC data is usually sent in field 0.
5218  */
5219 # define TV_CC_FID_MASK                 (1 << 27)
5220 # define TV_CC_FID_SHIFT                27
5221 /* Sets the horizontal position of the CC data.  Usually 135. */
5222 # define TV_CC_HOFF_MASK                0x03ff0000
5223 # define TV_CC_HOFF_SHIFT               16
5224 /* Sets the vertical position of the CC data.  Usually 21 */
5225 # define TV_CC_LINE_MASK                0x0000003f
5226 # define TV_CC_LINE_SHIFT               0
5227
5228 #define TV_CC_DATA              _MMIO(0x68094)
5229 # define TV_CC_RDY                      (1 << 31)
5230 /* Second word of CC data to be transmitted. */
5231 # define TV_CC_DATA_2_MASK              0x007f0000
5232 # define TV_CC_DATA_2_SHIFT             16
5233 /* First word of CC data to be transmitted. */
5234 # define TV_CC_DATA_1_MASK              0x0000007f
5235 # define TV_CC_DATA_1_SHIFT             0
5236
5237 #define TV_H_LUMA(i)            _MMIO(0x68100 + (i) * 4) /* 60 registers */
5238 #define TV_H_CHROMA(i)          _MMIO(0x68200 + (i) * 4) /* 60 registers */
5239 #define TV_V_LUMA(i)            _MMIO(0x68300 + (i) * 4) /* 43 registers */
5240 #define TV_V_CHROMA(i)          _MMIO(0x68400 + (i) * 4) /* 43 registers */
5241
5242 /* Display Port */
5243 #define DP_A                    _MMIO(0x64000) /* eDP */
5244 #define DP_B                    _MMIO(0x64100)
5245 #define DP_C                    _MMIO(0x64200)
5246 #define DP_D                    _MMIO(0x64300)
5247
5248 #define VLV_DP_B                _MMIO(VLV_DISPLAY_BASE + 0x64100)
5249 #define VLV_DP_C                _MMIO(VLV_DISPLAY_BASE + 0x64200)
5250 #define CHV_DP_D                _MMIO(VLV_DISPLAY_BASE + 0x64300)
5251
5252 #define   DP_PORT_EN                    (1 << 31)
5253 #define   DP_PIPEB_SELECT               (1 << 30)
5254 #define   DP_PIPE_MASK                  (1 << 30)
5255 #define   DP_PIPE_SELECT_CHV(pipe)      ((pipe) << 16)
5256 #define   DP_PIPE_MASK_CHV              (3 << 16)
5257
5258 /* Link training mode - select a suitable mode for each stage */
5259 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
5260 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
5261 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
5262 #define   DP_LINK_TRAIN_OFF             (3 << 28)
5263 #define   DP_LINK_TRAIN_MASK            (3 << 28)
5264 #define   DP_LINK_TRAIN_SHIFT           28
5265 #define   DP_LINK_TRAIN_PAT_3_CHV       (1 << 14)
5266 #define   DP_LINK_TRAIN_MASK_CHV        ((3 << 28)|(1<<14))
5267
5268 /* CPT Link training mode */
5269 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
5270 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
5271 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
5272 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
5273 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
5274 #define   DP_LINK_TRAIN_SHIFT_CPT       8
5275
5276 /* Signal voltages. These are mostly controlled by the other end */
5277 #define   DP_VOLTAGE_0_4                (0 << 25)
5278 #define   DP_VOLTAGE_0_6                (1 << 25)
5279 #define   DP_VOLTAGE_0_8                (2 << 25)
5280 #define   DP_VOLTAGE_1_2                (3 << 25)
5281 #define   DP_VOLTAGE_MASK               (7 << 25)
5282 #define   DP_VOLTAGE_SHIFT              25
5283
5284 /* Signal pre-emphasis levels, like voltages, the other end tells us what
5285  * they want
5286  */
5287 #define   DP_PRE_EMPHASIS_0             (0 << 22)
5288 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
5289 #define   DP_PRE_EMPHASIS_6             (2 << 22)
5290 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
5291 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
5292 #define   DP_PRE_EMPHASIS_SHIFT         22
5293
5294 /* How many wires to use. I guess 3 was too hard */
5295 #define   DP_PORT_WIDTH(width)          (((width) - 1) << 19)
5296 #define   DP_PORT_WIDTH_MASK            (7 << 19)
5297 #define   DP_PORT_WIDTH_SHIFT           19
5298
5299 /* Mystic DPCD version 1.1 special mode */
5300 #define   DP_ENHANCED_FRAMING           (1 << 18)
5301
5302 /* eDP */
5303 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
5304 #define   DP_PLL_FREQ_162MHZ            (1 << 16)
5305 #define   DP_PLL_FREQ_MASK              (3 << 16)
5306
5307 /* locked once port is enabled */
5308 #define   DP_PORT_REVERSAL              (1 << 15)
5309
5310 /* eDP */
5311 #define   DP_PLL_ENABLE                 (1 << 14)
5312
5313 /* sends the clock on lane 15 of the PEG for debug */
5314 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
5315
5316 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
5317 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
5318
5319 /* limit RGB values to avoid confusing TVs */
5320 #define   DP_COLOR_RANGE_16_235         (1 << 8)
5321
5322 /* Turn on the audio link */
5323 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
5324
5325 /* vs and hs sync polarity */
5326 #define   DP_SYNC_VS_HIGH               (1 << 4)
5327 #define   DP_SYNC_HS_HIGH               (1 << 3)
5328
5329 /* A fantasy */
5330 #define   DP_DETECTED                   (1 << 2)
5331
5332 /* The aux channel provides a way to talk to the
5333  * signal sink for DDC etc. Max packet size supported
5334  * is 20 bytes in each direction, hence the 5 fixed
5335  * data registers
5336  */
5337 #define _DPA_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64010)
5338 #define _DPA_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64014)
5339 #define _DPA_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64018)
5340 #define _DPA_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6401c)
5341 #define _DPA_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64020)
5342 #define _DPA_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64024)
5343
5344 #define _DPB_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64110)
5345 #define _DPB_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64114)
5346 #define _DPB_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64118)
5347 #define _DPB_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6411c)
5348 #define _DPB_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64120)
5349 #define _DPB_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64124)
5350
5351 #define _DPC_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64210)
5352 #define _DPC_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64214)
5353 #define _DPC_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64218)
5354 #define _DPC_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6421c)
5355 #define _DPC_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64220)
5356 #define _DPC_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64224)
5357
5358 #define _DPD_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64310)
5359 #define _DPD_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64314)
5360 #define _DPD_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64318)
5361 #define _DPD_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6431c)
5362 #define _DPD_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64320)
5363 #define _DPD_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64324)
5364
5365 #define _DPF_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64510)
5366 #define _DPF_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64514)
5367 #define _DPF_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64518)
5368 #define _DPF_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6451c)
5369 #define _DPF_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64520)
5370 #define _DPF_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64524)
5371
5372 #define DP_AUX_CH_CTL(aux_ch)   _MMIO_PORT(aux_ch, _DPA_AUX_CH_CTL, _DPB_AUX_CH_CTL)
5373 #define DP_AUX_CH_DATA(aux_ch, i)       _MMIO(_PORT(aux_ch, _DPA_AUX_CH_DATA1, _DPB_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
5374
5375 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
5376 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
5377 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
5378 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
5379 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
5380 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
5381 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
5382 #define   DP_AUX_CH_CTL_TIME_OUT_MAX        (3 << 26) /* Varies per platform */
5383 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
5384 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
5385 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
5386 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
5387 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
5388 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
5389 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
5390 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
5391 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
5392 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
5393 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
5394 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
5395 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
5396 #define   DP_AUX_CH_CTL_PSR_DATA_AUX_REG_SKL    (1 << 14)
5397 #define   DP_AUX_CH_CTL_FS_DATA_AUX_REG_SKL     (1 << 13)
5398 #define   DP_AUX_CH_CTL_GTC_DATA_AUX_REG_SKL    (1 << 12)
5399 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL_MASK (0x1f << 5)
5400 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL(c) (((c) - 1) << 5)
5401 #define   DP_AUX_CH_CTL_SYNC_PULSE_SKL(c)   ((c) - 1)
5402
5403 /*
5404  * Computing GMCH M and N values for the Display Port link
5405  *
5406  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
5407  *
5408  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
5409  *
5410  * The GMCH value is used internally
5411  *
5412  * bytes_per_pixel is the number of bytes coming out of the plane,
5413  * which is after the LUTs, so we want the bytes for our color format.
5414  * For our current usage, this is always 3, one byte for R, G and B.
5415  */
5416 #define _PIPEA_DATA_M_G4X       0x70050
5417 #define _PIPEB_DATA_M_G4X       0x71050
5418
5419 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
5420 #define  TU_SIZE(x)             (((x)-1) << 25) /* default size 64 */
5421 #define  TU_SIZE_SHIFT          25
5422 #define  TU_SIZE_MASK           (0x3f << 25)
5423
5424 #define  DATA_LINK_M_N_MASK     (0xffffff)
5425 #define  DATA_LINK_N_MAX        (0x800000)
5426
5427 #define _PIPEA_DATA_N_G4X       0x70054
5428 #define _PIPEB_DATA_N_G4X       0x71054
5429 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
5430
5431 /*
5432  * Computing Link M and N values for the Display Port link
5433  *
5434  * Link M / N = pixel_clock / ls_clk
5435  *
5436  * (the DP spec calls pixel_clock the 'strm_clk')
5437  *
5438  * The Link value is transmitted in the Main Stream
5439  * Attributes and VB-ID.
5440  */
5441
5442 #define _PIPEA_LINK_M_G4X       0x70060
5443 #define _PIPEB_LINK_M_G4X       0x71060
5444 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
5445
5446 #define _PIPEA_LINK_N_G4X       0x70064
5447 #define _PIPEB_LINK_N_G4X       0x71064
5448 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
5449
5450 #define PIPE_DATA_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_M_G4X, _PIPEB_DATA_M_G4X)
5451 #define PIPE_DATA_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_N_G4X, _PIPEB_DATA_N_G4X)
5452 #define PIPE_LINK_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_M_G4X, _PIPEB_LINK_M_G4X)
5453 #define PIPE_LINK_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_N_G4X, _PIPEB_LINK_N_G4X)
5454
5455 /* Display & cursor control */
5456
5457 /* Pipe A */
5458 #define _PIPEADSL               0x70000
5459 #define   DSL_LINEMASK_GEN2     0x00000fff
5460 #define   DSL_LINEMASK_GEN3     0x00001fff
5461 #define _PIPEACONF              0x70008
5462 #define   PIPECONF_ENABLE       (1<<31)
5463 #define   PIPECONF_DISABLE      0
5464 #define   PIPECONF_DOUBLE_WIDE  (1<<30)
5465 #define   I965_PIPECONF_ACTIVE  (1<<30)
5466 #define   PIPECONF_DSI_PLL_LOCKED       (1<<29) /* vlv & pipe A only */
5467 #define   PIPECONF_FRAME_START_DELAY_MASK (3<<27)
5468 #define   PIPECONF_SINGLE_WIDE  0
5469 #define   PIPECONF_PIPE_UNLOCKED 0
5470 #define   PIPECONF_PIPE_LOCKED  (1<<25)
5471 #define   PIPECONF_PALETTE      0
5472 #define   PIPECONF_GAMMA                (1<<24)
5473 #define   PIPECONF_FORCE_BORDER (1<<25)
5474 #define   PIPECONF_INTERLACE_MASK       (7 << 21)
5475 #define   PIPECONF_INTERLACE_MASK_HSW   (3 << 21)
5476 /* Note that pre-gen3 does not support interlaced display directly. Panel
5477  * fitting must be disabled on pre-ilk for interlaced. */
5478 #define   PIPECONF_PROGRESSIVE                  (0 << 21)
5479 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL (4 << 21) /* gen4 only */
5480 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       (5 << 21) /* gen4 only */
5481 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
5482 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       (7 << 21) /* gen3 only */
5483 /* Ironlake and later have a complete new set of values for interlaced. PFIT
5484  * means panel fitter required, PF means progressive fetch, DBL means power
5485  * saving pixel doubling. */
5486 #define   PIPECONF_PFIT_PF_INTERLACED_ILK       (1 << 21)
5487 #define   PIPECONF_INTERLACED_ILK               (3 << 21)
5488 #define   PIPECONF_INTERLACED_DBL_ILK           (4 << 21) /* ilk/snb only */
5489 #define   PIPECONF_PFIT_PF_INTERLACED_DBL_ILK   (5 << 21) /* ilk/snb only */
5490 #define   PIPECONF_INTERLACE_MODE_MASK          (7 << 21)
5491 #define   PIPECONF_EDP_RR_MODE_SWITCH           (1 << 20)
5492 #define   PIPECONF_CXSR_DOWNCLOCK       (1<<16)
5493 #define   PIPECONF_EDP_RR_MODE_SWITCH_VLV       (1 << 14)
5494 #define   PIPECONF_COLOR_RANGE_SELECT   (1 << 13)
5495 #define   PIPECONF_BPC_MASK     (0x7 << 5)
5496 #define   PIPECONF_8BPC         (0<<5)
5497 #define   PIPECONF_10BPC        (1<<5)
5498 #define   PIPECONF_6BPC         (2<<5)
5499 #define   PIPECONF_12BPC        (3<<5)
5500 #define   PIPECONF_DITHER_EN    (1<<4)
5501 #define   PIPECONF_DITHER_TYPE_MASK (0x0000000c)
5502 #define   PIPECONF_DITHER_TYPE_SP (0<<2)
5503 #define   PIPECONF_DITHER_TYPE_ST1 (1<<2)
5504 #define   PIPECONF_DITHER_TYPE_ST2 (2<<2)
5505 #define   PIPECONF_DITHER_TYPE_TEMP (3<<2)
5506 #define _PIPEASTAT              0x70024
5507 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL<<31)
5508 #define   SPRITE1_FLIP_DONE_INT_EN_VLV          (1UL<<30)
5509 #define   PIPE_CRC_ERROR_ENABLE                 (1UL<<29)
5510 #define   PIPE_CRC_DONE_ENABLE                  (1UL<<28)
5511 #define   PERF_COUNTER2_INTERRUPT_EN            (1UL<<27)
5512 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL<<27)
5513 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL<<26)
5514 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL<<26)
5515 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL<<25)
5516 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL<<24)
5517 #define   PIPE_DPST_EVENT_ENABLE                (1UL<<23)
5518 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL<<22)
5519 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL<<22)
5520 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL<<21)
5521 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL<<20)
5522 #define   PIPE_B_PSR_INTERRUPT_ENABLE_VLV       (1UL<<19)
5523 #define   PERF_COUNTER_INTERRUPT_EN             (1UL<<19)
5524 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL<<18) /* pre-965 */
5525 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL<<18) /* 965 or later */
5526 #define   PIPE_FRAMESTART_INTERRUPT_ENABLE      (1UL<<17)
5527 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL<<17)
5528 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL<<16)
5529 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL<<16)
5530 #define   SPRITE1_FLIP_DONE_INT_STATUS_VLV      (1UL<<15)
5531 #define   SPRITE0_FLIP_DONE_INT_STATUS_VLV      (1UL<<14)
5532 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL<<13)
5533 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL<<12)
5534 #define   PERF_COUNTER2_INTERRUPT_STATUS        (1UL<<11)
5535 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL<<11)
5536 #define   PLANE_FLIP_DONE_INT_STATUS_VLV        (1UL<<10)
5537 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL<<10)
5538 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL<<9)
5539 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL<<8)
5540 #define   PIPE_DPST_EVENT_STATUS                (1UL<<7)
5541 #define   PIPE_A_PSR_STATUS_VLV                 (1UL<<6)
5542 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL<<6)
5543 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL<<5)
5544 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL<<4)
5545 #define   PIPE_B_PSR_STATUS_VLV                 (1UL<<3)
5546 #define   PERF_COUNTER_INTERRUPT_STATUS         (1UL<<3)
5547 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL<<2) /* pre-965 */
5548 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL<<2) /* 965 or later */
5549 #define   PIPE_FRAMESTART_INTERRUPT_STATUS      (1UL<<1)
5550 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL<<1)
5551 #define   PIPE_HBLANK_INT_STATUS                (1UL<<0)
5552 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL<<0)
5553
5554 #define PIPESTAT_INT_ENABLE_MASK                0x7fff0000
5555 #define PIPESTAT_INT_STATUS_MASK                0x0000ffff
5556
5557 #define PIPE_A_OFFSET           0x70000
5558 #define PIPE_B_OFFSET           0x71000
5559 #define PIPE_C_OFFSET           0x72000
5560 #define CHV_PIPE_C_OFFSET       0x74000
5561 /*
5562  * There's actually no pipe EDP. Some pipe registers have
5563  * simply shifted from the pipe to the transcoder, while
5564  * keeping their original offset. Thus we need PIPE_EDP_OFFSET
5565  * to access such registers in transcoder EDP.
5566  */
5567 #define PIPE_EDP_OFFSET 0x7f000
5568
5569 #define _MMIO_PIPE2(pipe, reg) _MMIO(dev_priv->info.pipe_offsets[pipe] - \
5570         dev_priv->info.pipe_offsets[PIPE_A] + (reg) + \
5571         dev_priv->info.display_mmio_offset)
5572
5573 #define PIPECONF(pipe)          _MMIO_PIPE2(pipe, _PIPEACONF)
5574 #define PIPEDSL(pipe)           _MMIO_PIPE2(pipe, _PIPEADSL)
5575 #define PIPEFRAME(pipe)         _MMIO_PIPE2(pipe, _PIPEAFRAMEHIGH)
5576 #define PIPEFRAMEPIXEL(pipe)    _MMIO_PIPE2(pipe, _PIPEAFRAMEPIXEL)
5577 #define PIPESTAT(pipe)          _MMIO_PIPE2(pipe, _PIPEASTAT)
5578
5579 #define _PIPE_MISC_A                    0x70030
5580 #define _PIPE_MISC_B                    0x71030
5581 #define   PIPEMISC_YUV420_ENABLE        (1<<27)
5582 #define   PIPEMISC_YUV420_MODE_FULL_BLEND (1<<26)
5583 #define   PIPEMISC_OUTPUT_COLORSPACE_YUV  (1<<11)
5584 #define   PIPEMISC_DITHER_BPC_MASK      (7<<5)
5585 #define   PIPEMISC_DITHER_8_BPC         (0<<5)
5586 #define   PIPEMISC_DITHER_10_BPC        (1<<5)
5587 #define   PIPEMISC_DITHER_6_BPC         (2<<5)
5588 #define   PIPEMISC_DITHER_12_BPC        (3<<5)
5589 #define   PIPEMISC_DITHER_ENABLE        (1<<4)
5590 #define   PIPEMISC_DITHER_TYPE_MASK     (3<<2)
5591 #define   PIPEMISC_DITHER_TYPE_SP       (0<<2)
5592 #define PIPEMISC(pipe)                  _MMIO_PIPE2(pipe, _PIPE_MISC_A)
5593
5594 #define VLV_DPFLIPSTAT                          _MMIO(VLV_DISPLAY_BASE + 0x70028)
5595 #define   PIPEB_LINE_COMPARE_INT_EN             (1<<29)
5596 #define   PIPEB_HLINE_INT_EN                    (1<<28)
5597 #define   PIPEB_VBLANK_INT_EN                   (1<<27)
5598 #define   SPRITED_FLIP_DONE_INT_EN              (1<<26)
5599 #define   SPRITEC_FLIP_DONE_INT_EN              (1<<25)
5600 #define   PLANEB_FLIP_DONE_INT_EN               (1<<24)
5601 #define   PIPE_PSR_INT_EN                       (1<<22)
5602 #define   PIPEA_LINE_COMPARE_INT_EN             (1<<21)
5603 #define   PIPEA_HLINE_INT_EN                    (1<<20)
5604 #define   PIPEA_VBLANK_INT_EN                   (1<<19)
5605 #define   SPRITEB_FLIP_DONE_INT_EN              (1<<18)
5606 #define   SPRITEA_FLIP_DONE_INT_EN              (1<<17)
5607 #define   PLANEA_FLIPDONE_INT_EN                (1<<16)
5608 #define   PIPEC_LINE_COMPARE_INT_EN             (1<<13)
5609 #define   PIPEC_HLINE_INT_EN                    (1<<12)
5610 #define   PIPEC_VBLANK_INT_EN                   (1<<11)
5611 #define   SPRITEF_FLIPDONE_INT_EN               (1<<10)
5612 #define   SPRITEE_FLIPDONE_INT_EN               (1<<9)
5613 #define   PLANEC_FLIPDONE_INT_EN                (1<<8)
5614
5615 #define DPINVGTT                                _MMIO(VLV_DISPLAY_BASE + 0x7002c) /* VLV/CHV only */
5616 #define   SPRITEF_INVALID_GTT_INT_EN            (1<<27)
5617 #define   SPRITEE_INVALID_GTT_INT_EN            (1<<26)
5618 #define   PLANEC_INVALID_GTT_INT_EN             (1<<25)
5619 #define   CURSORC_INVALID_GTT_INT_EN            (1<<24)
5620 #define   CURSORB_INVALID_GTT_INT_EN            (1<<23)
5621 #define   CURSORA_INVALID_GTT_INT_EN            (1<<22)
5622 #define   SPRITED_INVALID_GTT_INT_EN            (1<<21)
5623 #define   SPRITEC_INVALID_GTT_INT_EN            (1<<20)
5624 #define   PLANEB_INVALID_GTT_INT_EN             (1<<19)
5625 #define   SPRITEB_INVALID_GTT_INT_EN            (1<<18)
5626 #define   SPRITEA_INVALID_GTT_INT_EN            (1<<17)
5627 #define   PLANEA_INVALID_GTT_INT_EN             (1<<16)
5628 #define   DPINVGTT_EN_MASK                      0xff0000
5629 #define   DPINVGTT_EN_MASK_CHV                  0xfff0000
5630 #define   SPRITEF_INVALID_GTT_STATUS            (1<<11)
5631 #define   SPRITEE_INVALID_GTT_STATUS            (1<<10)
5632 #define   PLANEC_INVALID_GTT_STATUS             (1<<9)
5633 #define   CURSORC_INVALID_GTT_STATUS            (1<<8)
5634 #define   CURSORB_INVALID_GTT_STATUS            (1<<7)
5635 #define   CURSORA_INVALID_GTT_STATUS            (1<<6)
5636 #define   SPRITED_INVALID_GTT_STATUS            (1<<5)
5637 #define   SPRITEC_INVALID_GTT_STATUS            (1<<4)
5638 #define   PLANEB_INVALID_GTT_STATUS             (1<<3)
5639 #define   SPRITEB_INVALID_GTT_STATUS            (1<<2)
5640 #define   SPRITEA_INVALID_GTT_STATUS            (1<<1)
5641 #define   PLANEA_INVALID_GTT_STATUS             (1<<0)
5642 #define   DPINVGTT_STATUS_MASK                  0xff
5643 #define   DPINVGTT_STATUS_MASK_CHV              0xfff
5644
5645 #define DSPARB                  _MMIO(dev_priv->info.display_mmio_offset + 0x70030)
5646 #define   DSPARB_CSTART_MASK    (0x7f << 7)
5647 #define   DSPARB_CSTART_SHIFT   7
5648 #define   DSPARB_BSTART_MASK    (0x7f)
5649 #define   DSPARB_BSTART_SHIFT   0
5650 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
5651 #define   DSPARB_AEND_SHIFT     0
5652 #define   DSPARB_SPRITEA_SHIFT_VLV      0
5653 #define   DSPARB_SPRITEA_MASK_VLV       (0xff << 0)
5654 #define   DSPARB_SPRITEB_SHIFT_VLV      8
5655 #define   DSPARB_SPRITEB_MASK_VLV       (0xff << 8)
5656 #define   DSPARB_SPRITEC_SHIFT_VLV      16
5657 #define   DSPARB_SPRITEC_MASK_VLV       (0xff << 16)
5658 #define   DSPARB_SPRITED_SHIFT_VLV      24
5659 #define   DSPARB_SPRITED_MASK_VLV       (0xff << 24)
5660 #define DSPARB2                         _MMIO(VLV_DISPLAY_BASE + 0x70060) /* vlv/chv */
5661 #define   DSPARB_SPRITEA_HI_SHIFT_VLV   0
5662 #define   DSPARB_SPRITEA_HI_MASK_VLV    (0x1 << 0)
5663 #define   DSPARB_SPRITEB_HI_SHIFT_VLV   4
5664 #define   DSPARB_SPRITEB_HI_MASK_VLV    (0x1 << 4)
5665 #define   DSPARB_SPRITEC_HI_SHIFT_VLV   8
5666 #define   DSPARB_SPRITEC_HI_MASK_VLV    (0x1 << 8)
5667 #define   DSPARB_SPRITED_HI_SHIFT_VLV   12
5668 #define   DSPARB_SPRITED_HI_MASK_VLV    (0x1 << 12)
5669 #define   DSPARB_SPRITEE_HI_SHIFT_VLV   16
5670 #define   DSPARB_SPRITEE_HI_MASK_VLV    (0x1 << 16)
5671 #define   DSPARB_SPRITEF_HI_SHIFT_VLV   20
5672 #define   DSPARB_SPRITEF_HI_MASK_VLV    (0x1 << 20)
5673 #define DSPARB3                         _MMIO(VLV_DISPLAY_BASE + 0x7006c) /* chv */
5674 #define   DSPARB_SPRITEE_SHIFT_VLV      0
5675 #define   DSPARB_SPRITEE_MASK_VLV       (0xff << 0)
5676 #define   DSPARB_SPRITEF_SHIFT_VLV      8
5677 #define   DSPARB_SPRITEF_MASK_VLV       (0xff << 8)
5678
5679 /* pnv/gen4/g4x/vlv/chv */
5680 #define DSPFW1          _MMIO(dev_priv->info.display_mmio_offset + 0x70034)
5681 #define   DSPFW_SR_SHIFT                23
5682 #define   DSPFW_SR_MASK                 (0x1ff<<23)
5683 #define   DSPFW_CURSORB_SHIFT           16
5684 #define   DSPFW_CURSORB_MASK            (0x3f<<16)
5685 #define   DSPFW_PLANEB_SHIFT            8
5686 #define   DSPFW_PLANEB_MASK             (0x7f<<8)
5687 #define   DSPFW_PLANEB_MASK_VLV         (0xff<<8) /* vlv/chv */
5688 #define   DSPFW_PLANEA_SHIFT            0
5689 #define   DSPFW_PLANEA_MASK             (0x7f<<0)
5690 #define   DSPFW_PLANEA_MASK_VLV         (0xff<<0) /* vlv/chv */
5691 #define DSPFW2          _MMIO(dev_priv->info.display_mmio_offset + 0x70038)
5692 #define   DSPFW_FBC_SR_EN               (1<<31)   /* g4x */
5693 #define   DSPFW_FBC_SR_SHIFT            28
5694 #define   DSPFW_FBC_SR_MASK             (0x7<<28) /* g4x */
5695 #define   DSPFW_FBC_HPLL_SR_SHIFT       24
5696 #define   DSPFW_FBC_HPLL_SR_MASK        (0xf<<24) /* g4x */
5697 #define   DSPFW_SPRITEB_SHIFT           (16)
5698 #define   DSPFW_SPRITEB_MASK            (0x7f<<16) /* g4x */
5699 #define   DSPFW_SPRITEB_MASK_VLV        (0xff<<16) /* vlv/chv */
5700 #define   DSPFW_CURSORA_SHIFT           8
5701 #define   DSPFW_CURSORA_MASK            (0x3f<<8)
5702 #define   DSPFW_PLANEC_OLD_SHIFT        0
5703 #define   DSPFW_PLANEC_OLD_MASK         (0x7f<<0) /* pre-gen4 sprite C */
5704 #define   DSPFW_SPRITEA_SHIFT           0
5705 #define   DSPFW_SPRITEA_MASK            (0x7f<<0) /* g4x */
5706 #define   DSPFW_SPRITEA_MASK_VLV        (0xff<<0) /* vlv/chv */
5707 #define DSPFW3          _MMIO(dev_priv->info.display_mmio_offset + 0x7003c)
5708 #define   DSPFW_HPLL_SR_EN              (1<<31)
5709 #define   PINEVIEW_SELF_REFRESH_EN      (1<<30)
5710 #define   DSPFW_CURSOR_SR_SHIFT         24
5711 #define   DSPFW_CURSOR_SR_MASK          (0x3f<<24)
5712 #define   DSPFW_HPLL_CURSOR_SHIFT       16
5713 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f<<16)
5714 #define   DSPFW_HPLL_SR_SHIFT           0
5715 #define   DSPFW_HPLL_SR_MASK            (0x1ff<<0)
5716
5717 /* vlv/chv */
5718 #define DSPFW4          _MMIO(VLV_DISPLAY_BASE + 0x70070)
5719 #define   DSPFW_SPRITEB_WM1_SHIFT       16
5720 #define   DSPFW_SPRITEB_WM1_MASK        (0xff<<16)
5721 #define   DSPFW_CURSORA_WM1_SHIFT       8
5722 #define   DSPFW_CURSORA_WM1_MASK        (0x3f<<8)
5723 #define   DSPFW_SPRITEA_WM1_SHIFT       0
5724 #define   DSPFW_SPRITEA_WM1_MASK        (0xff<<0)
5725 #define DSPFW5          _MMIO(VLV_DISPLAY_BASE + 0x70074)
5726 #define   DSPFW_PLANEB_WM1_SHIFT        24
5727 #define   DSPFW_PLANEB_WM1_MASK         (0xff<<24)
5728 #define   DSPFW_PLANEA_WM1_SHIFT        16
5729 #define   DSPFW_PLANEA_WM1_MASK         (0xff<<16)
5730 #define   DSPFW_CURSORB_WM1_SHIFT       8
5731 #define   DSPFW_CURSORB_WM1_MASK        (0x3f<<8)
5732 #define   DSPFW_CURSOR_SR_WM1_SHIFT     0
5733 #define   DSPFW_CURSOR_SR_WM1_MASK      (0x3f<<0)
5734 #define DSPFW6          _MMIO(VLV_DISPLAY_BASE + 0x70078)
5735 #define   DSPFW_SR_WM1_SHIFT            0
5736 #define   DSPFW_SR_WM1_MASK             (0x1ff<<0)
5737 #define DSPFW7          _MMIO(VLV_DISPLAY_BASE + 0x7007c)
5738 #define DSPFW7_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b4) /* wtf #1? */
5739 #define   DSPFW_SPRITED_WM1_SHIFT       24
5740 #define   DSPFW_SPRITED_WM1_MASK        (0xff<<24)
5741 #define   DSPFW_SPRITED_SHIFT           16
5742 #define   DSPFW_SPRITED_MASK_VLV        (0xff<<16)
5743 #define   DSPFW_SPRITEC_WM1_SHIFT       8
5744 #define   DSPFW_SPRITEC_WM1_MASK        (0xff<<8)
5745 #define   DSPFW_SPRITEC_SHIFT           0
5746 #define   DSPFW_SPRITEC_MASK_VLV        (0xff<<0)
5747 #define DSPFW8_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b8)
5748 #define   DSPFW_SPRITEF_WM1_SHIFT       24
5749 #define   DSPFW_SPRITEF_WM1_MASK        (0xff<<24)
5750 #define   DSPFW_SPRITEF_SHIFT           16
5751 #define   DSPFW_SPRITEF_MASK_VLV        (0xff<<16)
5752 #define   DSPFW_SPRITEE_WM1_SHIFT       8
5753 #define   DSPFW_SPRITEE_WM1_MASK        (0xff<<8)
5754 #define   DSPFW_SPRITEE_SHIFT           0
5755 #define   DSPFW_SPRITEE_MASK_VLV        (0xff<<0)
5756 #define DSPFW9_CHV      _MMIO(VLV_DISPLAY_BASE + 0x7007c) /* wtf #2? */
5757 #define   DSPFW_PLANEC_WM1_SHIFT        24
5758 #define   DSPFW_PLANEC_WM1_MASK         (0xff<<24)
5759 #define   DSPFW_PLANEC_SHIFT            16
5760 #define   DSPFW_PLANEC_MASK_VLV         (0xff<<16)
5761 #define   DSPFW_CURSORC_WM1_SHIFT       8
5762 #define   DSPFW_CURSORC_WM1_MASK        (0x3f<<16)
5763 #define   DSPFW_CURSORC_SHIFT           0
5764 #define   DSPFW_CURSORC_MASK            (0x3f<<0)
5765
5766 /* vlv/chv high order bits */
5767 #define DSPHOWM         _MMIO(VLV_DISPLAY_BASE + 0x70064)
5768 #define   DSPFW_SR_HI_SHIFT             24
5769 #define   DSPFW_SR_HI_MASK              (3<<24) /* 2 bits for chv, 1 for vlv */
5770 #define   DSPFW_SPRITEF_HI_SHIFT        23
5771 #define   DSPFW_SPRITEF_HI_MASK         (1<<23)
5772 #define   DSPFW_SPRITEE_HI_SHIFT        22
5773 #define   DSPFW_SPRITEE_HI_MASK         (1<<22)
5774 #define   DSPFW_PLANEC_HI_SHIFT         21
5775 #define   DSPFW_PLANEC_HI_MASK          (1<<21)
5776 #define   DSPFW_SPRITED_HI_SHIFT        20
5777 #define   DSPFW_SPRITED_HI_MASK         (1<<20)
5778 #define   DSPFW_SPRITEC_HI_SHIFT        16
5779 #define   DSPFW_SPRITEC_HI_MASK         (1<<16)
5780 #define   DSPFW_PLANEB_HI_SHIFT         12
5781 #define   DSPFW_PLANEB_HI_MASK          (1<<12)
5782 #define   DSPFW_SPRITEB_HI_SHIFT        8
5783 #define   DSPFW_SPRITEB_HI_MASK         (1<<8)
5784 #define   DSPFW_SPRITEA_HI_SHIFT        4
5785 #define   DSPFW_SPRITEA_HI_MASK         (1<<4)
5786 #define   DSPFW_PLANEA_HI_SHIFT         0
5787 #define   DSPFW_PLANEA_HI_MASK          (1<<0)
5788 #define DSPHOWM1        _MMIO(VLV_DISPLAY_BASE + 0x70068)
5789 #define   DSPFW_SR_WM1_HI_SHIFT         24
5790 #define   DSPFW_SR_WM1_HI_MASK          (3<<24) /* 2 bits for chv, 1 for vlv */
5791 #define   DSPFW_SPRITEF_WM1_HI_SHIFT    23
5792 #define   DSPFW_SPRITEF_WM1_HI_MASK     (1<<23)
5793 #define   DSPFW_SPRITEE_WM1_HI_SHIFT    22
5794 #define   DSPFW_SPRITEE_WM1_HI_MASK     (1<<22)
5795 #define   DSPFW_PLANEC_WM1_HI_SHIFT     21
5796 #define   DSPFW_PLANEC_WM1_HI_MASK      (1<<21)
5797 #define   DSPFW_SPRITED_WM1_HI_SHIFT    20
5798 #define   DSPFW_SPRITED_WM1_HI_MASK     (1<<20)
5799 #define   DSPFW_SPRITEC_WM1_HI_SHIFT    16
5800 #define   DSPFW_SPRITEC_WM1_HI_MASK     (1<<16)
5801 #define   DSPFW_PLANEB_WM1_HI_SHIFT     12
5802 #define   DSPFW_PLANEB_WM1_HI_MASK      (1<<12)
5803 #define   DSPFW_SPRITEB_WM1_HI_SHIFT    8
5804 #define   DSPFW_SPRITEB_WM1_HI_MASK     (1<<8)
5805 #define   DSPFW_SPRITEA_WM1_HI_SHIFT    4
5806 #define   DSPFW_SPRITEA_WM1_HI_MASK     (1<<4)
5807 #define   DSPFW_PLANEA_WM1_HI_SHIFT     0
5808 #define   DSPFW_PLANEA_WM1_HI_MASK      (1<<0)
5809
5810 /* drain latency register values*/
5811 #define VLV_DDL(pipe)                   _MMIO(VLV_DISPLAY_BASE + 0x70050 + 4 * (pipe))
5812 #define DDL_CURSOR_SHIFT                24
5813 #define DDL_SPRITE_SHIFT(sprite)        (8+8*(sprite))
5814 #define DDL_PLANE_SHIFT                 0
5815 #define DDL_PRECISION_HIGH              (1<<7)
5816 #define DDL_PRECISION_LOW               (0<<7)
5817 #define DRAIN_LATENCY_MASK              0x7f
5818
5819 #define CBR1_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70400)
5820 #define  CBR_PND_DEADLINE_DISABLE       (1<<31)
5821 #define  CBR_PWM_CLOCK_MUX_SELECT       (1<<30)
5822
5823 #define CBR4_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70450)
5824 #define  CBR_DPLLBMD_PIPE(pipe)         (1<<(7+(pipe)*11)) /* pipes B and C */
5825
5826 /* FIFO watermark sizes etc */
5827 #define G4X_FIFO_LINE_SIZE      64
5828 #define I915_FIFO_LINE_SIZE     64
5829 #define I830_FIFO_LINE_SIZE     32
5830
5831 #define VALLEYVIEW_FIFO_SIZE    255
5832 #define G4X_FIFO_SIZE           127
5833 #define I965_FIFO_SIZE          512
5834 #define I945_FIFO_SIZE          127
5835 #define I915_FIFO_SIZE          95
5836 #define I855GM_FIFO_SIZE        127 /* In cachelines */
5837 #define I830_FIFO_SIZE          95
5838
5839 #define VALLEYVIEW_MAX_WM       0xff
5840 #define G4X_MAX_WM              0x3f
5841 #define I915_MAX_WM             0x3f
5842
5843 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
5844 #define PINEVIEW_FIFO_LINE_SIZE 64
5845 #define PINEVIEW_MAX_WM         0x1ff
5846 #define PINEVIEW_DFT_WM         0x3f
5847 #define PINEVIEW_DFT_HPLLOFF_WM 0
5848 #define PINEVIEW_GUARD_WM               10
5849 #define PINEVIEW_CURSOR_FIFO            64
5850 #define PINEVIEW_CURSOR_MAX_WM  0x3f
5851 #define PINEVIEW_CURSOR_DFT_WM  0
5852 #define PINEVIEW_CURSOR_GUARD_WM        5
5853
5854 #define VALLEYVIEW_CURSOR_MAX_WM 64
5855 #define I965_CURSOR_FIFO        64
5856 #define I965_CURSOR_MAX_WM      32
5857 #define I965_CURSOR_DFT_WM      8
5858
5859 /* Watermark register definitions for SKL */
5860 #define _CUR_WM_A_0             0x70140
5861 #define _CUR_WM_B_0             0x71140
5862 #define _PLANE_WM_1_A_0         0x70240
5863 #define _PLANE_WM_1_B_0         0x71240
5864 #define _PLANE_WM_2_A_0         0x70340
5865 #define _PLANE_WM_2_B_0         0x71340
5866 #define _PLANE_WM_TRANS_1_A_0   0x70268
5867 #define _PLANE_WM_TRANS_1_B_0   0x71268
5868 #define _PLANE_WM_TRANS_2_A_0   0x70368
5869 #define _PLANE_WM_TRANS_2_B_0   0x71368
5870 #define _CUR_WM_TRANS_A_0       0x70168
5871 #define _CUR_WM_TRANS_B_0       0x71168
5872 #define   PLANE_WM_EN           (1 << 31)
5873 #define   PLANE_WM_LINES_SHIFT  14
5874 #define   PLANE_WM_LINES_MASK   0x1f
5875 #define   PLANE_WM_BLOCKS_MASK  0x3ff
5876
5877 #define _CUR_WM_0(pipe) _PIPE(pipe, _CUR_WM_A_0, _CUR_WM_B_0)
5878 #define CUR_WM(pipe, level) _MMIO(_CUR_WM_0(pipe) + ((4) * (level)))
5879 #define CUR_WM_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_TRANS_A_0, _CUR_WM_TRANS_B_0)
5880
5881 #define _PLANE_WM_1(pipe) _PIPE(pipe, _PLANE_WM_1_A_0, _PLANE_WM_1_B_0)
5882 #define _PLANE_WM_2(pipe) _PIPE(pipe, _PLANE_WM_2_A_0, _PLANE_WM_2_B_0)
5883 #define _PLANE_WM_BASE(pipe, plane)     \
5884                         _PLANE(plane, _PLANE_WM_1(pipe), _PLANE_WM_2(pipe))
5885 #define PLANE_WM(pipe, plane, level)    \
5886                         _MMIO(_PLANE_WM_BASE(pipe, plane) + ((4) * (level)))
5887 #define _PLANE_WM_TRANS_1(pipe) \
5888                         _PIPE(pipe, _PLANE_WM_TRANS_1_A_0, _PLANE_WM_TRANS_1_B_0)
5889 #define _PLANE_WM_TRANS_2(pipe) \
5890                         _PIPE(pipe, _PLANE_WM_TRANS_2_A_0, _PLANE_WM_TRANS_2_B_0)
5891 #define PLANE_WM_TRANS(pipe, plane)     \
5892         _MMIO(_PLANE(plane, _PLANE_WM_TRANS_1(pipe), _PLANE_WM_TRANS_2(pipe)))
5893
5894 /* define the Watermark register on Ironlake */
5895 #define WM0_PIPEA_ILK           _MMIO(0x45100)
5896 #define  WM0_PIPE_PLANE_MASK    (0xffff<<16)
5897 #define  WM0_PIPE_PLANE_SHIFT   16
5898 #define  WM0_PIPE_SPRITE_MASK   (0xff<<8)
5899 #define  WM0_PIPE_SPRITE_SHIFT  8
5900 #define  WM0_PIPE_CURSOR_MASK   (0xff)
5901
5902 #define WM0_PIPEB_ILK           _MMIO(0x45104)
5903 #define WM0_PIPEC_IVB           _MMIO(0x45200)
5904 #define WM1_LP_ILK              _MMIO(0x45108)
5905 #define  WM1_LP_SR_EN           (1<<31)
5906 #define  WM1_LP_LATENCY_SHIFT   24
5907 #define  WM1_LP_LATENCY_MASK    (0x7f<<24)
5908 #define  WM1_LP_FBC_MASK        (0xf<<20)
5909 #define  WM1_LP_FBC_SHIFT       20
5910 #define  WM1_LP_FBC_SHIFT_BDW   19
5911 #define  WM1_LP_SR_MASK         (0x7ff<<8)
5912 #define  WM1_LP_SR_SHIFT        8
5913 #define  WM1_LP_CURSOR_MASK     (0xff)
5914 #define WM2_LP_ILK              _MMIO(0x4510c)
5915 #define  WM2_LP_EN              (1<<31)
5916 #define WM3_LP_ILK              _MMIO(0x45110)
5917 #define  WM3_LP_EN              (1<<31)
5918 #define WM1S_LP_ILK             _MMIO(0x45120)
5919 #define WM2S_LP_IVB             _MMIO(0x45124)
5920 #define WM3S_LP_IVB             _MMIO(0x45128)
5921 #define  WM1S_LP_EN             (1<<31)
5922
5923 #define HSW_WM_LP_VAL(lat, fbc, pri, cur) \
5924         (WM3_LP_EN | ((lat) << WM1_LP_LATENCY_SHIFT) | \
5925          ((fbc) << WM1_LP_FBC_SHIFT) | ((pri) << WM1_LP_SR_SHIFT) | (cur))
5926
5927 /* Memory latency timer register */
5928 #define MLTR_ILK                _MMIO(0x11222)
5929 #define  MLTR_WM1_SHIFT         0
5930 #define  MLTR_WM2_SHIFT         8
5931 /* the unit of memory self-refresh latency time is 0.5us */
5932 #define  ILK_SRLT_MASK          0x3f
5933
5934
5935 /* the address where we get all kinds of latency value */
5936 #define SSKPD                   _MMIO(0x5d10)
5937 #define SSKPD_WM_MASK           0x3f
5938 #define SSKPD_WM0_SHIFT         0
5939 #define SSKPD_WM1_SHIFT         8
5940 #define SSKPD_WM2_SHIFT         16
5941 #define SSKPD_WM3_SHIFT         24
5942
5943 /*
5944  * The two pipe frame counter registers are not synchronized, so
5945  * reading a stable value is somewhat tricky. The following code
5946  * should work:
5947  *
5948  *  do {
5949  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
5950  *             PIPE_FRAME_HIGH_SHIFT;
5951  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
5952  *             PIPE_FRAME_LOW_SHIFT);
5953  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
5954  *             PIPE_FRAME_HIGH_SHIFT);
5955  *  } while (high1 != high2);
5956  *  frame = (high1 << 8) | low1;
5957  */
5958 #define _PIPEAFRAMEHIGH          0x70040
5959 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
5960 #define   PIPE_FRAME_HIGH_SHIFT   0
5961 #define _PIPEAFRAMEPIXEL         0x70044
5962 #define   PIPE_FRAME_LOW_MASK     0xff000000
5963 #define   PIPE_FRAME_LOW_SHIFT    24
5964 #define   PIPE_PIXEL_MASK         0x00ffffff
5965 #define   PIPE_PIXEL_SHIFT        0
5966 /* GM45+ just has to be different */
5967 #define _PIPEA_FRMCOUNT_G4X     0x70040
5968 #define _PIPEA_FLIPCOUNT_G4X    0x70044
5969 #define PIPE_FRMCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FRMCOUNT_G4X)
5970 #define PIPE_FLIPCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FLIPCOUNT_G4X)
5971
5972 /* Cursor A & B regs */
5973 #define _CURACNTR               0x70080
5974 /* Old style CUR*CNTR flags (desktop 8xx) */
5975 #define   CURSOR_ENABLE         0x80000000
5976 #define   CURSOR_GAMMA_ENABLE   0x40000000
5977 #define   CURSOR_STRIDE_SHIFT   28
5978 #define   CURSOR_STRIDE(x)      ((ffs(x)-9) << CURSOR_STRIDE_SHIFT) /* 256,512,1k,2k */
5979 #define   CURSOR_PIPE_CSC_ENABLE (1<<24)
5980 #define   CURSOR_FORMAT_SHIFT   24
5981 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
5982 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
5983 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
5984 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
5985 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
5986 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
5987 /* New style CUR*CNTR flags */
5988 #define   CURSOR_MODE           0x27
5989 #define   CURSOR_MODE_DISABLE   0x00
5990 #define   CURSOR_MODE_128_32B_AX 0x02
5991 #define   CURSOR_MODE_256_32B_AX 0x03
5992 #define   CURSOR_MODE_64_32B_AX 0x07
5993 #define   CURSOR_MODE_128_ARGB_AX ((1 << 5) | CURSOR_MODE_128_32B_AX)
5994 #define   CURSOR_MODE_256_ARGB_AX ((1 << 5) | CURSOR_MODE_256_32B_AX)
5995 #define   CURSOR_MODE_64_ARGB_AX ((1 << 5) | CURSOR_MODE_64_32B_AX)
5996 #define   MCURSOR_PIPE_SELECT(pipe)     ((pipe) << 28)
5997 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
5998 #define   CURSOR_ROTATE_180     (1<<15)
5999 #define   CURSOR_TRICKLE_FEED_DISABLE   (1 << 14)
6000 #define _CURABASE               0x70084
6001 #define _CURAPOS                0x70088
6002 #define   CURSOR_POS_MASK       0x007FF
6003 #define   CURSOR_POS_SIGN       0x8000
6004 #define   CURSOR_X_SHIFT        0
6005 #define   CURSOR_Y_SHIFT        16
6006 #define CURSIZE                 _MMIO(0x700a0) /* 845/865 */
6007 #define _CUR_FBC_CTL_A          0x700a0 /* ivb+ */
6008 #define   CUR_FBC_CTL_EN        (1 << 31)
6009 #define _CURBCNTR               0x700c0
6010 #define _CURBBASE               0x700c4
6011 #define _CURBPOS                0x700c8
6012
6013 #define _CURBCNTR_IVB           0x71080
6014 #define _CURBBASE_IVB           0x71084
6015 #define _CURBPOS_IVB            0x71088
6016
6017 #define _CURSOR2(pipe, reg) _MMIO(dev_priv->info.cursor_offsets[(pipe)] - \
6018         dev_priv->info.cursor_offsets[PIPE_A] + (reg) + \
6019         dev_priv->info.display_mmio_offset)
6020
6021 #define CURCNTR(pipe) _CURSOR2(pipe, _CURACNTR)
6022 #define CURBASE(pipe) _CURSOR2(pipe, _CURABASE)
6023 #define CURPOS(pipe) _CURSOR2(pipe, _CURAPOS)
6024 #define CUR_FBC_CTL(pipe) _CURSOR2(pipe, _CUR_FBC_CTL_A)
6025
6026 #define CURSOR_A_OFFSET 0x70080
6027 #define CURSOR_B_OFFSET 0x700c0
6028 #define CHV_CURSOR_C_OFFSET 0x700e0
6029 #define IVB_CURSOR_B_OFFSET 0x71080
6030 #define IVB_CURSOR_C_OFFSET 0x72080
6031
6032 /* Display A control */
6033 #define _DSPACNTR                               0x70180
6034 #define   DISPLAY_PLANE_ENABLE                  (1<<31)
6035 #define   DISPLAY_PLANE_DISABLE                 0
6036 #define   DISPPLANE_GAMMA_ENABLE                (1<<30)
6037 #define   DISPPLANE_GAMMA_DISABLE               0
6038 #define   DISPPLANE_PIXFORMAT_MASK              (0xf<<26)
6039 #define   DISPPLANE_YUV422                      (0x0<<26)
6040 #define   DISPPLANE_8BPP                        (0x2<<26)
6041 #define   DISPPLANE_BGRA555                     (0x3<<26)
6042 #define   DISPPLANE_BGRX555                     (0x4<<26)
6043 #define   DISPPLANE_BGRX565                     (0x5<<26)
6044 #define   DISPPLANE_BGRX888                     (0x6<<26)
6045 #define   DISPPLANE_BGRA888                     (0x7<<26)
6046 #define   DISPPLANE_RGBX101010                  (0x8<<26)
6047 #define   DISPPLANE_RGBA101010                  (0x9<<26)
6048 #define   DISPPLANE_BGRX101010                  (0xa<<26)
6049 #define   DISPPLANE_RGBX161616                  (0xc<<26)
6050 #define   DISPPLANE_RGBX888                     (0xe<<26)
6051 #define   DISPPLANE_RGBA888                     (0xf<<26)
6052 #define   DISPPLANE_STEREO_ENABLE               (1<<25)
6053 #define   DISPPLANE_STEREO_DISABLE              0
6054 #define   DISPPLANE_PIPE_CSC_ENABLE             (1<<24)
6055 #define   DISPPLANE_SEL_PIPE_SHIFT              24
6056 #define   DISPPLANE_SEL_PIPE_MASK               (3<<DISPPLANE_SEL_PIPE_SHIFT)
6057 #define   DISPPLANE_SEL_PIPE(pipe)              ((pipe)<<DISPPLANE_SEL_PIPE_SHIFT)
6058 #define   DISPPLANE_SRC_KEY_ENABLE              (1<<22)
6059 #define   DISPPLANE_SRC_KEY_DISABLE             0
6060 #define   DISPPLANE_LINE_DOUBLE                 (1<<20)
6061 #define   DISPPLANE_NO_LINE_DOUBLE              0
6062 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
6063 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1<<18)
6064 #define   DISPPLANE_ALPHA_PREMULTIPLY           (1<<16) /* CHV pipe B */
6065 #define   DISPPLANE_ROTATE_180                  (1<<15)
6066 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1<<14) /* Ironlake */
6067 #define   DISPPLANE_TILED                       (1<<10)
6068 #define   DISPPLANE_MIRROR                      (1<<8) /* CHV pipe B */
6069 #define _DSPAADDR                               0x70184
6070 #define _DSPASTRIDE                             0x70188
6071 #define _DSPAPOS                                0x7018C /* reserved */
6072 #define _DSPASIZE                               0x70190
6073 #define _DSPASURF                               0x7019C /* 965+ only */
6074 #define _DSPATILEOFF                            0x701A4 /* 965+ only */
6075 #define _DSPAOFFSET                             0x701A4 /* HSW */
6076 #define _DSPASURFLIVE                           0x701AC
6077
6078 #define DSPCNTR(plane)          _MMIO_PIPE2(plane, _DSPACNTR)
6079 #define DSPADDR(plane)          _MMIO_PIPE2(plane, _DSPAADDR)
6080 #define DSPSTRIDE(plane)        _MMIO_PIPE2(plane, _DSPASTRIDE)
6081 #define DSPPOS(plane)           _MMIO_PIPE2(plane, _DSPAPOS)
6082 #define DSPSIZE(plane)          _MMIO_PIPE2(plane, _DSPASIZE)
6083 #define DSPSURF(plane)          _MMIO_PIPE2(plane, _DSPASURF)
6084 #define DSPTILEOFF(plane)       _MMIO_PIPE2(plane, _DSPATILEOFF)
6085 #define DSPLINOFF(plane)        DSPADDR(plane)
6086 #define DSPOFFSET(plane)        _MMIO_PIPE2(plane, _DSPAOFFSET)
6087 #define DSPSURFLIVE(plane)      _MMIO_PIPE2(plane, _DSPASURFLIVE)
6088
6089 /* CHV pipe B blender and primary plane */
6090 #define _CHV_BLEND_A            0x60a00
6091 #define   CHV_BLEND_LEGACY              (0<<30)
6092 #define   CHV_BLEND_ANDROID             (1<<30)
6093 #define   CHV_BLEND_MPO                 (2<<30)
6094 #define   CHV_BLEND_MASK                (3<<30)
6095 #define _CHV_CANVAS_A           0x60a04
6096 #define _PRIMPOS_A              0x60a08
6097 #define _PRIMSIZE_A             0x60a0c
6098 #define _PRIMCNSTALPHA_A        0x60a10
6099 #define   PRIM_CONST_ALPHA_ENABLE       (1<<31)
6100
6101 #define CHV_BLEND(pipe)         _MMIO_TRANS2(pipe, _CHV_BLEND_A)
6102 #define CHV_CANVAS(pipe)        _MMIO_TRANS2(pipe, _CHV_CANVAS_A)
6103 #define PRIMPOS(plane)          _MMIO_TRANS2(plane, _PRIMPOS_A)
6104 #define PRIMSIZE(plane)         _MMIO_TRANS2(plane, _PRIMSIZE_A)
6105 #define PRIMCNSTALPHA(plane)    _MMIO_TRANS2(plane, _PRIMCNSTALPHA_A)
6106
6107 /* Display/Sprite base address macros */
6108 #define DISP_BASEADDR_MASK      (0xfffff000)
6109 #define I915_LO_DISPBASE(val)   (val & ~DISP_BASEADDR_MASK)
6110 #define I915_HI_DISPBASE(val)   (val & DISP_BASEADDR_MASK)
6111
6112 /*
6113  * VBIOS flags
6114  * gen2:
6115  * [00:06] alm,mgm
6116  * [10:16] all
6117  * [30:32] alm,mgm
6118  * gen3+:
6119  * [00:0f] all
6120  * [10:1f] all
6121  * [30:32] all
6122  */
6123 #define SWF0(i) _MMIO(dev_priv->info.display_mmio_offset + 0x70410 + (i) * 4)
6124 #define SWF1(i) _MMIO(dev_priv->info.display_mmio_offset + 0x71410 + (i) * 4)
6125 #define SWF3(i) _MMIO(dev_priv->info.display_mmio_offset + 0x72414 + (i) * 4)
6126 #define SWF_ILK(i)      _MMIO(0x4F000 + (i) * 4)
6127
6128 /* Pipe B */
6129 #define _PIPEBDSL               (dev_priv->info.display_mmio_offset + 0x71000)
6130 #define _PIPEBCONF              (dev_priv->info.display_mmio_offset + 0x71008)
6131 #define _PIPEBSTAT              (dev_priv->info.display_mmio_offset + 0x71024)
6132 #define _PIPEBFRAMEHIGH         0x71040
6133 #define _PIPEBFRAMEPIXEL        0x71044
6134 #define _PIPEB_FRMCOUNT_G4X     (dev_priv->info.display_mmio_offset + 0x71040)
6135 #define _PIPEB_FLIPCOUNT_G4X    (dev_priv->info.display_mmio_offset + 0x71044)
6136
6137
6138 /* Display B control */
6139 #define _DSPBCNTR               (dev_priv->info.display_mmio_offset + 0x71180)
6140 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1<<15)
6141 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
6142 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
6143 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
6144 #define _DSPBADDR               (dev_priv->info.display_mmio_offset + 0x71184)
6145 #define _DSPBSTRIDE             (dev_priv->info.display_mmio_offset + 0x71188)
6146 #define _DSPBPOS                (dev_priv->info.display_mmio_offset + 0x7118C)
6147 #define _DSPBSIZE               (dev_priv->info.display_mmio_offset + 0x71190)
6148 #define _DSPBSURF               (dev_priv->info.display_mmio_offset + 0x7119C)
6149 #define _DSPBTILEOFF            (dev_priv->info.display_mmio_offset + 0x711A4)
6150 #define _DSPBOFFSET             (dev_priv->info.display_mmio_offset + 0x711A4)
6151 #define _DSPBSURFLIVE           (dev_priv->info.display_mmio_offset + 0x711AC)
6152
6153 /* Sprite A control */
6154 #define _DVSACNTR               0x72180
6155 #define   DVS_ENABLE            (1<<31)
6156 #define   DVS_GAMMA_ENABLE      (1<<30)
6157 #define   DVS_PIXFORMAT_MASK    (3<<25)
6158 #define   DVS_FORMAT_YUV422     (0<<25)
6159 #define   DVS_FORMAT_RGBX101010 (1<<25)
6160 #define   DVS_FORMAT_RGBX888    (2<<25)
6161 #define   DVS_FORMAT_RGBX161616 (3<<25)
6162 #define   DVS_PIPE_CSC_ENABLE   (1<<24)
6163 #define   DVS_SOURCE_KEY        (1<<22)
6164 #define   DVS_RGB_ORDER_XBGR    (1<<20)
6165 #define   DVS_YUV_BYTE_ORDER_MASK (3<<16)
6166 #define   DVS_YUV_ORDER_YUYV    (0<<16)
6167 #define   DVS_YUV_ORDER_UYVY    (1<<16)
6168 #define   DVS_YUV_ORDER_YVYU    (2<<16)
6169 #define   DVS_YUV_ORDER_VYUY    (3<<16)
6170 #define   DVS_ROTATE_180        (1<<15)
6171 #define   DVS_DEST_KEY          (1<<2)
6172 #define   DVS_TRICKLE_FEED_DISABLE (1<<14)
6173 #define   DVS_TILED             (1<<10)
6174 #define _DVSALINOFF             0x72184
6175 #define _DVSASTRIDE             0x72188
6176 #define _DVSAPOS                0x7218c
6177 #define _DVSASIZE               0x72190
6178 #define _DVSAKEYVAL             0x72194
6179 #define _DVSAKEYMSK             0x72198
6180 #define _DVSASURF               0x7219c
6181 #define _DVSAKEYMAXVAL          0x721a0
6182 #define _DVSATILEOFF            0x721a4
6183 #define _DVSASURFLIVE           0x721ac
6184 #define _DVSASCALE              0x72204
6185 #define   DVS_SCALE_ENABLE      (1<<31)
6186 #define   DVS_FILTER_MASK       (3<<29)
6187 #define   DVS_FILTER_MEDIUM     (0<<29)
6188 #define   DVS_FILTER_ENHANCING  (1<<29)
6189 #define   DVS_FILTER_SOFTENING  (2<<29)
6190 #define   DVS_VERTICAL_OFFSET_HALF (1<<28) /* must be enabled below */
6191 #define   DVS_VERTICAL_OFFSET_ENABLE (1<<27)
6192 #define _DVSAGAMC               0x72300
6193
6194 #define _DVSBCNTR               0x73180
6195 #define _DVSBLINOFF             0x73184
6196 #define _DVSBSTRIDE             0x73188
6197 #define _DVSBPOS                0x7318c
6198 #define _DVSBSIZE               0x73190
6199 #define _DVSBKEYVAL             0x73194
6200 #define _DVSBKEYMSK             0x73198
6201 #define _DVSBSURF               0x7319c
6202 #define _DVSBKEYMAXVAL          0x731a0
6203 #define _DVSBTILEOFF            0x731a4
6204 #define _DVSBSURFLIVE           0x731ac
6205 #define _DVSBSCALE              0x73204
6206 #define _DVSBGAMC               0x73300
6207
6208 #define DVSCNTR(pipe) _MMIO_PIPE(pipe, _DVSACNTR, _DVSBCNTR)
6209 #define DVSLINOFF(pipe) _MMIO_PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
6210 #define DVSSTRIDE(pipe) _MMIO_PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
6211 #define DVSPOS(pipe) _MMIO_PIPE(pipe, _DVSAPOS, _DVSBPOS)
6212 #define DVSSURF(pipe) _MMIO_PIPE(pipe, _DVSASURF, _DVSBSURF)
6213 #define DVSKEYMAX(pipe) _MMIO_PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
6214 #define DVSSIZE(pipe) _MMIO_PIPE(pipe, _DVSASIZE, _DVSBSIZE)
6215 #define DVSSCALE(pipe) _MMIO_PIPE(pipe, _DVSASCALE, _DVSBSCALE)
6216 #define DVSTILEOFF(pipe) _MMIO_PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
6217 #define DVSKEYVAL(pipe) _MMIO_PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
6218 #define DVSKEYMSK(pipe) _MMIO_PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
6219 #define DVSSURFLIVE(pipe) _MMIO_PIPE(pipe, _DVSASURFLIVE, _DVSBSURFLIVE)
6220
6221 #define _SPRA_CTL               0x70280
6222 #define   SPRITE_ENABLE                 (1<<31)
6223 #define   SPRITE_GAMMA_ENABLE           (1<<30)
6224 #define   SPRITE_PIXFORMAT_MASK         (7<<25)
6225 #define   SPRITE_FORMAT_YUV422          (0<<25)
6226 #define   SPRITE_FORMAT_RGBX101010      (1<<25)
6227 #define   SPRITE_FORMAT_RGBX888         (2<<25)
6228 #define   SPRITE_FORMAT_RGBX161616      (3<<25)
6229 #define   SPRITE_FORMAT_YUV444          (4<<25)
6230 #define   SPRITE_FORMAT_XR_BGR101010    (5<<25) /* Extended range */
6231 #define   SPRITE_PIPE_CSC_ENABLE        (1<<24)
6232 #define   SPRITE_SOURCE_KEY             (1<<22)
6233 #define   SPRITE_RGB_ORDER_RGBX         (1<<20) /* only for 888 and 161616 */
6234 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE (1<<19)
6235 #define   SPRITE_YUV_CSC_FORMAT_BT709   (1<<18) /* 0 is BT601 */
6236 #define   SPRITE_YUV_BYTE_ORDER_MASK    (3<<16)
6237 #define   SPRITE_YUV_ORDER_YUYV         (0<<16)
6238 #define   SPRITE_YUV_ORDER_UYVY         (1<<16)
6239 #define   SPRITE_YUV_ORDER_YVYU         (2<<16)
6240 #define   SPRITE_YUV_ORDER_VYUY         (3<<16)
6241 #define   SPRITE_ROTATE_180             (1<<15)
6242 #define   SPRITE_TRICKLE_FEED_DISABLE   (1<<14)
6243 #define   SPRITE_INT_GAMMA_ENABLE       (1<<13)
6244 #define   SPRITE_TILED                  (1<<10)
6245 #define   SPRITE_DEST_KEY               (1<<2)
6246 #define _SPRA_LINOFF            0x70284
6247 #define _SPRA_STRIDE            0x70288
6248 #define _SPRA_POS               0x7028c
6249 #define _SPRA_SIZE              0x70290
6250 #define _SPRA_KEYVAL            0x70294
6251 #define _SPRA_KEYMSK            0x70298
6252 #define _SPRA_SURF              0x7029c
6253 #define _SPRA_KEYMAX            0x702a0
6254 #define _SPRA_TILEOFF           0x702a4
6255 #define _SPRA_OFFSET            0x702a4
6256 #define _SPRA_SURFLIVE          0x702ac
6257 #define _SPRA_SCALE             0x70304
6258 #define   SPRITE_SCALE_ENABLE   (1<<31)
6259 #define   SPRITE_FILTER_MASK    (3<<29)
6260 #define   SPRITE_FILTER_MEDIUM  (0<<29)
6261 #define   SPRITE_FILTER_ENHANCING       (1<<29)
6262 #define   SPRITE_FILTER_SOFTENING       (2<<29)
6263 #define   SPRITE_VERTICAL_OFFSET_HALF   (1<<28) /* must be enabled below */
6264 #define   SPRITE_VERTICAL_OFFSET_ENABLE (1<<27)
6265 #define _SPRA_GAMC              0x70400
6266
6267 #define _SPRB_CTL               0x71280
6268 #define _SPRB_LINOFF            0x71284
6269 #define _SPRB_STRIDE            0x71288
6270 #define _SPRB_POS               0x7128c
6271 #define _SPRB_SIZE              0x71290
6272 #define _SPRB_KEYVAL            0x71294
6273 #define _SPRB_KEYMSK            0x71298
6274 #define _SPRB_SURF              0x7129c
6275 #define _SPRB_KEYMAX            0x712a0
6276 #define _SPRB_TILEOFF           0x712a4
6277 #define _SPRB_OFFSET            0x712a4
6278 #define _SPRB_SURFLIVE          0x712ac
6279 #define _SPRB_SCALE             0x71304
6280 #define _SPRB_GAMC              0x71400
6281
6282 #define SPRCTL(pipe) _MMIO_PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
6283 #define SPRLINOFF(pipe) _MMIO_PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
6284 #define SPRSTRIDE(pipe) _MMIO_PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
6285 #define SPRPOS(pipe) _MMIO_PIPE(pipe, _SPRA_POS, _SPRB_POS)
6286 #define SPRSIZE(pipe) _MMIO_PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
6287 #define SPRKEYVAL(pipe) _MMIO_PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
6288 #define SPRKEYMSK(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
6289 #define SPRSURF(pipe) _MMIO_PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
6290 #define SPRKEYMAX(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
6291 #define SPRTILEOFF(pipe) _MMIO_PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
6292 #define SPROFFSET(pipe) _MMIO_PIPE(pipe, _SPRA_OFFSET, _SPRB_OFFSET)
6293 #define SPRSCALE(pipe) _MMIO_PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
6294 #define SPRGAMC(pipe) _MMIO_PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC)
6295 #define SPRSURFLIVE(pipe) _MMIO_PIPE(pipe, _SPRA_SURFLIVE, _SPRB_SURFLIVE)
6296
6297 #define _SPACNTR                (VLV_DISPLAY_BASE + 0x72180)
6298 #define   SP_ENABLE                     (1<<31)
6299 #define   SP_GAMMA_ENABLE               (1<<30)
6300 #define   SP_PIXFORMAT_MASK             (0xf<<26)
6301 #define   SP_FORMAT_YUV422              (0<<26)
6302 #define   SP_FORMAT_BGR565              (5<<26)
6303 #define   SP_FORMAT_BGRX8888            (6<<26)
6304 #define   SP_FORMAT_BGRA8888            (7<<26)
6305 #define   SP_FORMAT_RGBX1010102         (8<<26)
6306 #define   SP_FORMAT_RGBA1010102         (9<<26)
6307 #define   SP_FORMAT_RGBX8888            (0xe<<26)
6308 #define   SP_FORMAT_RGBA8888            (0xf<<26)
6309 #define   SP_ALPHA_PREMULTIPLY          (1<<23) /* CHV pipe B */
6310 #define   SP_SOURCE_KEY                 (1<<22)
6311 #define   SP_YUV_BYTE_ORDER_MASK        (3<<16)
6312 #define   SP_YUV_ORDER_YUYV             (0<<16)
6313 #define   SP_YUV_ORDER_UYVY             (1<<16)
6314 #define   SP_YUV_ORDER_YVYU             (2<<16)
6315 #define   SP_YUV_ORDER_VYUY             (3<<16)
6316 #define   SP_ROTATE_180                 (1<<15)
6317 #define   SP_TILED                      (1<<10)
6318 #define   SP_MIRROR                     (1<<8) /* CHV pipe B */
6319 #define _SPALINOFF              (VLV_DISPLAY_BASE + 0x72184)
6320 #define _SPASTRIDE              (VLV_DISPLAY_BASE + 0x72188)
6321 #define _SPAPOS                 (VLV_DISPLAY_BASE + 0x7218c)
6322 #define _SPASIZE                (VLV_DISPLAY_BASE + 0x72190)
6323 #define _SPAKEYMINVAL           (VLV_DISPLAY_BASE + 0x72194)
6324 #define _SPAKEYMSK              (VLV_DISPLAY_BASE + 0x72198)
6325 #define _SPASURF                (VLV_DISPLAY_BASE + 0x7219c)
6326 #define _SPAKEYMAXVAL           (VLV_DISPLAY_BASE + 0x721a0)
6327 #define _SPATILEOFF             (VLV_DISPLAY_BASE + 0x721a4)
6328 #define _SPACONSTALPHA          (VLV_DISPLAY_BASE + 0x721a8)
6329 #define   SP_CONST_ALPHA_ENABLE         (1<<31)
6330 #define _SPAGAMC                (VLV_DISPLAY_BASE + 0x721f4)
6331
6332 #define _SPBCNTR                (VLV_DISPLAY_BASE + 0x72280)
6333 #define _SPBLINOFF              (VLV_DISPLAY_BASE + 0x72284)
6334 #define _SPBSTRIDE              (VLV_DISPLAY_BASE + 0x72288)
6335 #define _SPBPOS                 (VLV_DISPLAY_BASE + 0x7228c)
6336 #define _SPBSIZE                (VLV_DISPLAY_BASE + 0x72290)
6337 #define _SPBKEYMINVAL           (VLV_DISPLAY_BASE + 0x72294)
6338 #define _SPBKEYMSK              (VLV_DISPLAY_BASE + 0x72298)
6339 #define _SPBSURF                (VLV_DISPLAY_BASE + 0x7229c)
6340 #define _SPBKEYMAXVAL           (VLV_DISPLAY_BASE + 0x722a0)
6341 #define _SPBTILEOFF             (VLV_DISPLAY_BASE + 0x722a4)
6342 #define _SPBCONSTALPHA          (VLV_DISPLAY_BASE + 0x722a8)
6343 #define _SPBGAMC                (VLV_DISPLAY_BASE + 0x722f4)
6344
6345 #define _MMIO_VLV_SPR(pipe, plane_id, reg_a, reg_b) \
6346         _MMIO_PIPE((pipe) * 2 + (plane_id) - PLANE_SPRITE0, (reg_a), (reg_b))
6347
6348 #define SPCNTR(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPACNTR, _SPBCNTR)
6349 #define SPLINOFF(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPALINOFF, _SPBLINOFF)
6350 #define SPSTRIDE(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPASTRIDE, _SPBSTRIDE)
6351 #define SPPOS(pipe, plane_id)           _MMIO_VLV_SPR((pipe), (plane_id), _SPAPOS, _SPBPOS)
6352 #define SPSIZE(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASIZE, _SPBSIZE)
6353 #define SPKEYMINVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMINVAL, _SPBKEYMINVAL)
6354 #define SPKEYMSK(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMSK, _SPBKEYMSK)
6355 #define SPSURF(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASURF, _SPBSURF)
6356 #define SPKEYMAXVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMAXVAL, _SPBKEYMAXVAL)
6357 #define SPTILEOFF(pipe, plane_id)       _MMIO_VLV_SPR((pipe), (plane_id), _SPATILEOFF, _SPBTILEOFF)
6358 #define SPCONSTALPHA(pipe, plane_id)    _MMIO_VLV_SPR((pipe), (plane_id), _SPACONSTALPHA, _SPBCONSTALPHA)
6359 #define SPGAMC(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPAGAMC, _SPBGAMC)
6360
6361 /*
6362  * CHV pipe B sprite CSC
6363  *
6364  * |cr|   |c0 c1 c2|   |cr + cr_ioff|   |cr_ooff|
6365  * |yg| = |c3 c4 c5| x |yg + yg_ioff| + |yg_ooff|
6366  * |cb|   |c6 c7 c8|   |cb + cr_ioff|   |cb_ooff|
6367  */
6368 #define _MMIO_CHV_SPCSC(plane_id, reg) \
6369         _MMIO(VLV_DISPLAY_BASE + ((plane_id) - PLANE_SPRITE0) * 0x1000 + (reg))
6370
6371 #define SPCSCYGOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d900)
6372 #define SPCSCCBOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d904)
6373 #define SPCSCCROFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d908)
6374 #define  SPCSC_OOFF(x)          (((x) & 0x7ff) << 16) /* s11 */
6375 #define  SPCSC_IOFF(x)          (((x) & 0x7ff) << 0) /* s11 */
6376
6377 #define SPCSCC01(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d90c)
6378 #define SPCSCC23(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d910)
6379 #define SPCSCC45(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d914)
6380 #define SPCSCC67(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d918)
6381 #define SPCSCC8(plane_id)       _MMIO_CHV_SPCSC(plane_id, 0x6d91c)
6382 #define  SPCSC_C1(x)            (((x) & 0x7fff) << 16) /* s3.12 */
6383 #define  SPCSC_C0(x)            (((x) & 0x7fff) << 0) /* s3.12 */
6384
6385 #define SPCSCYGICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d920)
6386 #define SPCSCCBICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d924)
6387 #define SPCSCCRICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d928)
6388 #define  SPCSC_IMAX(x)          (((x) & 0x7ff) << 16) /* s11 */
6389 #define  SPCSC_IMIN(x)          (((x) & 0x7ff) << 0) /* s11 */
6390
6391 #define SPCSCYGOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d92c)
6392 #define SPCSCCBOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d930)
6393 #define SPCSCCROCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d934)
6394 #define  SPCSC_OMAX(x)          ((x) << 16) /* u10 */
6395 #define  SPCSC_OMIN(x)          ((x) << 0) /* u10 */
6396
6397 /* Skylake plane registers */
6398
6399 #define _PLANE_CTL_1_A                          0x70180
6400 #define _PLANE_CTL_2_A                          0x70280
6401 #define _PLANE_CTL_3_A                          0x70380
6402 #define   PLANE_CTL_ENABLE                      (1 << 31)
6403 #define   PLANE_CTL_PIPE_GAMMA_ENABLE           (1 << 30)   /* Pre-GLK */
6404 /*
6405  * ICL+ uses the same PLANE_CTL_FORMAT bits, but the field definition
6406  * expanded to include bit 23 as well. However, the shift-24 based values
6407  * correctly map to the same formats in ICL, as long as bit 23 is set to 0
6408  */
6409 #define   PLANE_CTL_FORMAT_MASK                 (0xf << 24)
6410 #define   PLANE_CTL_FORMAT_YUV422               (  0 << 24)
6411 #define   PLANE_CTL_FORMAT_NV12                 (  1 << 24)
6412 #define   PLANE_CTL_FORMAT_XRGB_2101010         (  2 << 24)
6413 #define   PLANE_CTL_FORMAT_XRGB_8888            (  4 << 24)
6414 #define   PLANE_CTL_FORMAT_XRGB_16161616F       (  6 << 24)
6415 #define   PLANE_CTL_FORMAT_AYUV                 (  8 << 24)
6416 #define   PLANE_CTL_FORMAT_INDEXED              ( 12 << 24)
6417 #define   PLANE_CTL_FORMAT_RGB_565              ( 14 << 24)
6418 #define   ICL_PLANE_CTL_FORMAT_MASK             (0x1f << 23)
6419 #define   PLANE_CTL_PIPE_CSC_ENABLE             (1 << 23) /* Pre-GLK */
6420 #define   PLANE_CTL_KEY_ENABLE_MASK             (0x3 << 21)
6421 #define   PLANE_CTL_KEY_ENABLE_SOURCE           (  1 << 21)
6422 #define   PLANE_CTL_KEY_ENABLE_DESTINATION      (  2 << 21)
6423 #define   PLANE_CTL_ORDER_BGRX                  (0 << 20)
6424 #define   PLANE_CTL_ORDER_RGBX                  (1 << 20)
6425 #define   PLANE_CTL_YUV422_ORDER_MASK           (0x3 << 16)
6426 #define   PLANE_CTL_YUV422_YUYV                 (  0 << 16)
6427 #define   PLANE_CTL_YUV422_UYVY                 (  1 << 16)
6428 #define   PLANE_CTL_YUV422_YVYU                 (  2 << 16)
6429 #define   PLANE_CTL_YUV422_VYUY                 (  3 << 16)
6430 #define   PLANE_CTL_DECOMPRESSION_ENABLE        (1 << 15)
6431 #define   PLANE_CTL_TRICKLE_FEED_DISABLE        (1 << 14)
6432 #define   PLANE_CTL_PLANE_GAMMA_DISABLE         (1 << 13) /* Pre-GLK */
6433 #define   PLANE_CTL_TILED_MASK                  (0x7 << 10)
6434 #define   PLANE_CTL_TILED_LINEAR                (  0 << 10)
6435 #define   PLANE_CTL_TILED_X                     (  1 << 10)
6436 #define   PLANE_CTL_TILED_Y                     (  4 << 10)
6437 #define   PLANE_CTL_TILED_YF                    (  5 << 10)
6438 #define   PLANE_CTL_FLIP_HORIZONTAL             (  1 << 8)
6439 #define   PLANE_CTL_ALPHA_MASK                  (0x3 << 4) /* Pre-GLK */
6440 #define   PLANE_CTL_ALPHA_DISABLE               (  0 << 4)
6441 #define   PLANE_CTL_ALPHA_SW_PREMULTIPLY        (  2 << 4)
6442 #define   PLANE_CTL_ALPHA_HW_PREMULTIPLY        (  3 << 4)
6443 #define   PLANE_CTL_ROTATE_MASK                 0x3
6444 #define   PLANE_CTL_ROTATE_0                    0x0
6445 #define   PLANE_CTL_ROTATE_90                   0x1
6446 #define   PLANE_CTL_ROTATE_180                  0x2
6447 #define   PLANE_CTL_ROTATE_270                  0x3
6448 #define _PLANE_STRIDE_1_A                       0x70188
6449 #define _PLANE_STRIDE_2_A                       0x70288
6450 #define _PLANE_STRIDE_3_A                       0x70388
6451 #define _PLANE_POS_1_A                          0x7018c
6452 #define _PLANE_POS_2_A                          0x7028c
6453 #define _PLANE_POS_3_A                          0x7038c
6454 #define _PLANE_SIZE_1_A                         0x70190
6455 #define _PLANE_SIZE_2_A                         0x70290
6456 #define _PLANE_SIZE_3_A                         0x70390
6457 #define _PLANE_SURF_1_A                         0x7019c
6458 #define _PLANE_SURF_2_A                         0x7029c
6459 #define _PLANE_SURF_3_A                         0x7039c
6460 #define _PLANE_OFFSET_1_A                       0x701a4
6461 #define _PLANE_OFFSET_2_A                       0x702a4
6462 #define _PLANE_OFFSET_3_A                       0x703a4
6463 #define _PLANE_KEYVAL_1_A                       0x70194
6464 #define _PLANE_KEYVAL_2_A                       0x70294
6465 #define _PLANE_KEYMSK_1_A                       0x70198
6466 #define _PLANE_KEYMSK_2_A                       0x70298
6467 #define _PLANE_KEYMAX_1_A                       0x701a0
6468 #define _PLANE_KEYMAX_2_A                       0x702a0
6469 #define _PLANE_AUX_DIST_1_A                     0x701c0
6470 #define _PLANE_AUX_DIST_2_A                     0x702c0
6471 #define _PLANE_AUX_OFFSET_1_A                   0x701c4
6472 #define _PLANE_AUX_OFFSET_2_A                   0x702c4
6473 #define _PLANE_COLOR_CTL_1_A                    0x701CC /* GLK+ */
6474 #define _PLANE_COLOR_CTL_2_A                    0x702CC /* GLK+ */
6475 #define _PLANE_COLOR_CTL_3_A                    0x703CC /* GLK+ */
6476 #define   PLANE_COLOR_PIPE_GAMMA_ENABLE         (1 << 30)
6477 #define   PLANE_COLOR_PIPE_CSC_ENABLE           (1 << 23)
6478 #define   PLANE_COLOR_PLANE_GAMMA_DISABLE       (1 << 13)
6479 #define   PLANE_COLOR_ALPHA_MASK                (0x3 << 4)
6480 #define   PLANE_COLOR_ALPHA_DISABLE             (0 << 4)
6481 #define   PLANE_COLOR_ALPHA_SW_PREMULTIPLY      (2 << 4)
6482 #define   PLANE_COLOR_ALPHA_HW_PREMULTIPLY      (3 << 4)
6483 #define _PLANE_BUF_CFG_1_A                      0x7027c
6484 #define _PLANE_BUF_CFG_2_A                      0x7037c
6485 #define _PLANE_NV12_BUF_CFG_1_A         0x70278
6486 #define _PLANE_NV12_BUF_CFG_2_A         0x70378
6487
6488
6489 #define _PLANE_CTL_1_B                          0x71180
6490 #define _PLANE_CTL_2_B                          0x71280
6491 #define _PLANE_CTL_3_B                          0x71380
6492 #define _PLANE_CTL_1(pipe)      _PIPE(pipe, _PLANE_CTL_1_A, _PLANE_CTL_1_B)
6493 #define _PLANE_CTL_2(pipe)      _PIPE(pipe, _PLANE_CTL_2_A, _PLANE_CTL_2_B)
6494 #define _PLANE_CTL_3(pipe)      _PIPE(pipe, _PLANE_CTL_3_A, _PLANE_CTL_3_B)
6495 #define PLANE_CTL(pipe, plane)  \
6496         _MMIO_PLANE(plane, _PLANE_CTL_1(pipe), _PLANE_CTL_2(pipe))
6497
6498 #define _PLANE_STRIDE_1_B                       0x71188
6499 #define _PLANE_STRIDE_2_B                       0x71288
6500 #define _PLANE_STRIDE_3_B                       0x71388
6501 #define _PLANE_STRIDE_1(pipe)   \
6502         _PIPE(pipe, _PLANE_STRIDE_1_A, _PLANE_STRIDE_1_B)
6503 #define _PLANE_STRIDE_2(pipe)   \
6504         _PIPE(pipe, _PLANE_STRIDE_2_A, _PLANE_STRIDE_2_B)
6505 #define _PLANE_STRIDE_3(pipe)   \
6506         _PIPE(pipe, _PLANE_STRIDE_3_A, _PLANE_STRIDE_3_B)
6507 #define PLANE_STRIDE(pipe, plane)       \
6508         _MMIO_PLANE(plane, _PLANE_STRIDE_1(pipe), _PLANE_STRIDE_2(pipe))
6509
6510 #define _PLANE_POS_1_B                          0x7118c
6511 #define _PLANE_POS_2_B                          0x7128c
6512 #define _PLANE_POS_3_B                          0x7138c
6513 #define _PLANE_POS_1(pipe)      _PIPE(pipe, _PLANE_POS_1_A, _PLANE_POS_1_B)
6514 #define _PLANE_POS_2(pipe)      _PIPE(pipe, _PLANE_POS_2_A, _PLANE_POS_2_B)
6515 #define _PLANE_POS_3(pipe)      _PIPE(pipe, _PLANE_POS_3_A, _PLANE_POS_3_B)
6516 #define PLANE_POS(pipe, plane)  \
6517         _MMIO_PLANE(plane, _PLANE_POS_1(pipe), _PLANE_POS_2(pipe))
6518
6519 #define _PLANE_SIZE_1_B                         0x71190
6520 #define _PLANE_SIZE_2_B                         0x71290
6521 #define _PLANE_SIZE_3_B                         0x71390
6522 #define _PLANE_SIZE_1(pipe)     _PIPE(pipe, _PLANE_SIZE_1_A, _PLANE_SIZE_1_B)
6523 #define _PLANE_SIZE_2(pipe)     _PIPE(pipe, _PLANE_SIZE_2_A, _PLANE_SIZE_2_B)
6524 #define _PLANE_SIZE_3(pipe)     _PIPE(pipe, _PLANE_SIZE_3_A, _PLANE_SIZE_3_B)
6525 #define PLANE_SIZE(pipe, plane) \
6526         _MMIO_PLANE(plane, _PLANE_SIZE_1(pipe), _PLANE_SIZE_2(pipe))
6527
6528 #define _PLANE_SURF_1_B                         0x7119c
6529 #define _PLANE_SURF_2_B                         0x7129c
6530 #define _PLANE_SURF_3_B                         0x7139c
6531 #define _PLANE_SURF_1(pipe)     _PIPE(pipe, _PLANE_SURF_1_A, _PLANE_SURF_1_B)
6532 #define _PLANE_SURF_2(pipe)     _PIPE(pipe, _PLANE_SURF_2_A, _PLANE_SURF_2_B)
6533 #define _PLANE_SURF_3(pipe)     _PIPE(pipe, _PLANE_SURF_3_A, _PLANE_SURF_3_B)
6534 #define PLANE_SURF(pipe, plane) \
6535         _MMIO_PLANE(plane, _PLANE_SURF_1(pipe), _PLANE_SURF_2(pipe))
6536
6537 #define _PLANE_OFFSET_1_B                       0x711a4
6538 #define _PLANE_OFFSET_2_B                       0x712a4
6539 #define _PLANE_OFFSET_1(pipe) _PIPE(pipe, _PLANE_OFFSET_1_A, _PLANE_OFFSET_1_B)
6540 #define _PLANE_OFFSET_2(pipe) _PIPE(pipe, _PLANE_OFFSET_2_A, _PLANE_OFFSET_2_B)
6541 #define PLANE_OFFSET(pipe, plane)       \
6542         _MMIO_PLANE(plane, _PLANE_OFFSET_1(pipe), _PLANE_OFFSET_2(pipe))
6543
6544 #define _PLANE_KEYVAL_1_B                       0x71194
6545 #define _PLANE_KEYVAL_2_B                       0x71294
6546 #define _PLANE_KEYVAL_1(pipe) _PIPE(pipe, _PLANE_KEYVAL_1_A, _PLANE_KEYVAL_1_B)
6547 #define _PLANE_KEYVAL_2(pipe) _PIPE(pipe, _PLANE_KEYVAL_2_A, _PLANE_KEYVAL_2_B)
6548 #define PLANE_KEYVAL(pipe, plane)       \
6549         _MMIO_PLANE(plane, _PLANE_KEYVAL_1(pipe), _PLANE_KEYVAL_2(pipe))
6550
6551 #define _PLANE_KEYMSK_1_B                       0x71198
6552 #define _PLANE_KEYMSK_2_B                       0x71298
6553 #define _PLANE_KEYMSK_1(pipe) _PIPE(pipe, _PLANE_KEYMSK_1_A, _PLANE_KEYMSK_1_B)
6554 #define _PLANE_KEYMSK_2(pipe) _PIPE(pipe, _PLANE_KEYMSK_2_A, _PLANE_KEYMSK_2_B)
6555 #define PLANE_KEYMSK(pipe, plane)       \
6556         _MMIO_PLANE(plane, _PLANE_KEYMSK_1(pipe), _PLANE_KEYMSK_2(pipe))
6557
6558 #define _PLANE_KEYMAX_1_B                       0x711a0
6559 #define _PLANE_KEYMAX_2_B                       0x712a0
6560 #define _PLANE_KEYMAX_1(pipe) _PIPE(pipe, _PLANE_KEYMAX_1_A, _PLANE_KEYMAX_1_B)
6561 #define _PLANE_KEYMAX_2(pipe) _PIPE(pipe, _PLANE_KEYMAX_2_A, _PLANE_KEYMAX_2_B)
6562 #define PLANE_KEYMAX(pipe, plane)       \
6563         _MMIO_PLANE(plane, _PLANE_KEYMAX_1(pipe), _PLANE_KEYMAX_2(pipe))
6564
6565 #define _PLANE_BUF_CFG_1_B                      0x7127c
6566 #define _PLANE_BUF_CFG_2_B                      0x7137c
6567 #define _PLANE_BUF_CFG_1(pipe)  \
6568         _PIPE(pipe, _PLANE_BUF_CFG_1_A, _PLANE_BUF_CFG_1_B)
6569 #define _PLANE_BUF_CFG_2(pipe)  \
6570         _PIPE(pipe, _PLANE_BUF_CFG_2_A, _PLANE_BUF_CFG_2_B)
6571 #define PLANE_BUF_CFG(pipe, plane)      \
6572         _MMIO_PLANE(plane, _PLANE_BUF_CFG_1(pipe), _PLANE_BUF_CFG_2(pipe))
6573
6574 #define _PLANE_NV12_BUF_CFG_1_B         0x71278
6575 #define _PLANE_NV12_BUF_CFG_2_B         0x71378
6576 #define _PLANE_NV12_BUF_CFG_1(pipe)     \
6577         _PIPE(pipe, _PLANE_NV12_BUF_CFG_1_A, _PLANE_NV12_BUF_CFG_1_B)
6578 #define _PLANE_NV12_BUF_CFG_2(pipe)     \
6579         _PIPE(pipe, _PLANE_NV12_BUF_CFG_2_A, _PLANE_NV12_BUF_CFG_2_B)
6580 #define PLANE_NV12_BUF_CFG(pipe, plane) \
6581         _MMIO_PLANE(plane, _PLANE_NV12_BUF_CFG_1(pipe), _PLANE_NV12_BUF_CFG_2(pipe))
6582
6583 #define _PLANE_AUX_DIST_1_B             0x711c0
6584 #define _PLANE_AUX_DIST_2_B             0x712c0
6585 #define _PLANE_AUX_DIST_1(pipe) \
6586                         _PIPE(pipe, _PLANE_AUX_DIST_1_A, _PLANE_AUX_DIST_1_B)
6587 #define _PLANE_AUX_DIST_2(pipe) \
6588                         _PIPE(pipe, _PLANE_AUX_DIST_2_A, _PLANE_AUX_DIST_2_B)
6589 #define PLANE_AUX_DIST(pipe, plane)     \
6590         _MMIO_PLANE(plane, _PLANE_AUX_DIST_1(pipe), _PLANE_AUX_DIST_2(pipe))
6591
6592 #define _PLANE_AUX_OFFSET_1_B           0x711c4
6593 #define _PLANE_AUX_OFFSET_2_B           0x712c4
6594 #define _PLANE_AUX_OFFSET_1(pipe)       \
6595                 _PIPE(pipe, _PLANE_AUX_OFFSET_1_A, _PLANE_AUX_OFFSET_1_B)
6596 #define _PLANE_AUX_OFFSET_2(pipe)       \
6597                 _PIPE(pipe, _PLANE_AUX_OFFSET_2_A, _PLANE_AUX_OFFSET_2_B)
6598 #define PLANE_AUX_OFFSET(pipe, plane)   \
6599         _MMIO_PLANE(plane, _PLANE_AUX_OFFSET_1(pipe), _PLANE_AUX_OFFSET_2(pipe))
6600
6601 #define _PLANE_COLOR_CTL_1_B                    0x711CC
6602 #define _PLANE_COLOR_CTL_2_B                    0x712CC
6603 #define _PLANE_COLOR_CTL_3_B                    0x713CC
6604 #define _PLANE_COLOR_CTL_1(pipe)        \
6605         _PIPE(pipe, _PLANE_COLOR_CTL_1_A, _PLANE_COLOR_CTL_1_B)
6606 #define _PLANE_COLOR_CTL_2(pipe)        \
6607         _PIPE(pipe, _PLANE_COLOR_CTL_2_A, _PLANE_COLOR_CTL_2_B)
6608 #define PLANE_COLOR_CTL(pipe, plane)    \
6609         _MMIO_PLANE(plane, _PLANE_COLOR_CTL_1(pipe), _PLANE_COLOR_CTL_2(pipe))
6610
6611 #/* SKL new cursor registers */
6612 #define _CUR_BUF_CFG_A                          0x7017c
6613 #define _CUR_BUF_CFG_B                          0x7117c
6614 #define CUR_BUF_CFG(pipe)       _MMIO_PIPE(pipe, _CUR_BUF_CFG_A, _CUR_BUF_CFG_B)
6615
6616 /* VBIOS regs */
6617 #define VGACNTRL                _MMIO(0x71400)
6618 # define VGA_DISP_DISABLE                       (1 << 31)
6619 # define VGA_2X_MODE                            (1 << 30)
6620 # define VGA_PIPE_B_SELECT                      (1 << 29)
6621
6622 #define VLV_VGACNTRL            _MMIO(VLV_DISPLAY_BASE + 0x71400)
6623
6624 /* Ironlake */
6625
6626 #define CPU_VGACNTRL    _MMIO(0x41000)
6627
6628 #define DIGITAL_PORT_HOTPLUG_CNTRL      _MMIO(0x44030)
6629 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
6630 #define  DIGITAL_PORTA_PULSE_DURATION_2ms       (0 << 2) /* pre-HSW */
6631 #define  DIGITAL_PORTA_PULSE_DURATION_4_5ms     (1 << 2) /* pre-HSW */
6632 #define  DIGITAL_PORTA_PULSE_DURATION_6ms       (2 << 2) /* pre-HSW */
6633 #define  DIGITAL_PORTA_PULSE_DURATION_100ms     (3 << 2) /* pre-HSW */
6634 #define  DIGITAL_PORTA_PULSE_DURATION_MASK      (3 << 2) /* pre-HSW */
6635 #define  DIGITAL_PORTA_HOTPLUG_STATUS_MASK      (3 << 0)
6636 #define  DIGITAL_PORTA_HOTPLUG_NO_DETECT        (0 << 0)
6637 #define  DIGITAL_PORTA_HOTPLUG_SHORT_DETECT     (1 << 0)
6638 #define  DIGITAL_PORTA_HOTPLUG_LONG_DETECT      (2 << 0)
6639
6640 /* refresh rate hardware control */
6641 #define RR_HW_CTL       _MMIO(0x45300)
6642 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
6643 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
6644
6645 #define FDI_PLL_BIOS_0  _MMIO(0x46000)
6646 #define  FDI_PLL_FB_CLOCK_MASK  0xff
6647 #define FDI_PLL_BIOS_1  _MMIO(0x46004)
6648 #define FDI_PLL_BIOS_2  _MMIO(0x46008)
6649 #define DISPLAY_PORT_PLL_BIOS_0         _MMIO(0x4600c)
6650 #define DISPLAY_PORT_PLL_BIOS_1         _MMIO(0x46010)
6651 #define DISPLAY_PORT_PLL_BIOS_2         _MMIO(0x46014)
6652
6653 #define PCH_3DCGDIS0            _MMIO(0x46020)
6654 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
6655 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
6656
6657 #define PCH_3DCGDIS1            _MMIO(0x46024)
6658 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
6659
6660 #define FDI_PLL_FREQ_CTL        _MMIO(0x46030)
6661 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1<<24)
6662 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
6663 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
6664
6665
6666 #define _PIPEA_DATA_M1          0x60030
6667 #define  PIPE_DATA_M1_OFFSET    0
6668 #define _PIPEA_DATA_N1          0x60034
6669 #define  PIPE_DATA_N1_OFFSET    0
6670
6671 #define _PIPEA_DATA_M2          0x60038
6672 #define  PIPE_DATA_M2_OFFSET    0
6673 #define _PIPEA_DATA_N2          0x6003c
6674 #define  PIPE_DATA_N2_OFFSET    0
6675
6676 #define _PIPEA_LINK_M1          0x60040
6677 #define  PIPE_LINK_M1_OFFSET    0
6678 #define _PIPEA_LINK_N1          0x60044
6679 #define  PIPE_LINK_N1_OFFSET    0
6680
6681 #define _PIPEA_LINK_M2          0x60048
6682 #define  PIPE_LINK_M2_OFFSET    0
6683 #define _PIPEA_LINK_N2          0x6004c
6684 #define  PIPE_LINK_N2_OFFSET    0
6685
6686 /* PIPEB timing regs are same start from 0x61000 */
6687
6688 #define _PIPEB_DATA_M1          0x61030
6689 #define _PIPEB_DATA_N1          0x61034
6690 #define _PIPEB_DATA_M2          0x61038
6691 #define _PIPEB_DATA_N2          0x6103c
6692 #define _PIPEB_LINK_M1          0x61040
6693 #define _PIPEB_LINK_N1          0x61044
6694 #define _PIPEB_LINK_M2          0x61048
6695 #define _PIPEB_LINK_N2          0x6104c
6696
6697 #define PIPE_DATA_M1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M1)
6698 #define PIPE_DATA_N1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N1)
6699 #define PIPE_DATA_M2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M2)
6700 #define PIPE_DATA_N2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N2)
6701 #define PIPE_LINK_M1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M1)
6702 #define PIPE_LINK_N1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N1)
6703 #define PIPE_LINK_M2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M2)
6704 #define PIPE_LINK_N2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N2)
6705
6706 /* CPU panel fitter */
6707 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
6708 #define _PFA_CTL_1               0x68080
6709 #define _PFB_CTL_1               0x68880
6710 #define  PF_ENABLE              (1<<31)
6711 #define  PF_PIPE_SEL_MASK_IVB   (3<<29)
6712 #define  PF_PIPE_SEL_IVB(pipe)  ((pipe)<<29)
6713 #define  PF_FILTER_MASK         (3<<23)
6714 #define  PF_FILTER_PROGRAMMED   (0<<23)
6715 #define  PF_FILTER_MED_3x3      (1<<23)
6716 #define  PF_FILTER_EDGE_ENHANCE (2<<23)
6717 #define  PF_FILTER_EDGE_SOFTEN  (3<<23)
6718 #define _PFA_WIN_SZ             0x68074
6719 #define _PFB_WIN_SZ             0x68874
6720 #define _PFA_WIN_POS            0x68070
6721 #define _PFB_WIN_POS            0x68870
6722 #define _PFA_VSCALE             0x68084
6723 #define _PFB_VSCALE             0x68884
6724 #define _PFA_HSCALE             0x68090
6725 #define _PFB_HSCALE             0x68890
6726
6727 #define PF_CTL(pipe)            _MMIO_PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
6728 #define PF_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
6729 #define PF_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
6730 #define PF_VSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
6731 #define PF_HSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
6732
6733 #define _PSA_CTL                0x68180
6734 #define _PSB_CTL                0x68980
6735 #define PS_ENABLE               (1<<31)
6736 #define _PSA_WIN_SZ             0x68174
6737 #define _PSB_WIN_SZ             0x68974
6738 #define _PSA_WIN_POS            0x68170
6739 #define _PSB_WIN_POS            0x68970
6740
6741 #define PS_CTL(pipe)            _MMIO_PIPE(pipe, _PSA_CTL, _PSB_CTL)
6742 #define PS_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PSA_WIN_SZ, _PSB_WIN_SZ)
6743 #define PS_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PSA_WIN_POS, _PSB_WIN_POS)
6744
6745 /*
6746  * Skylake scalers
6747  */
6748 #define _PS_1A_CTRL      0x68180
6749 #define _PS_2A_CTRL      0x68280
6750 #define _PS_1B_CTRL      0x68980
6751 #define _PS_2B_CTRL      0x68A80
6752 #define _PS_1C_CTRL      0x69180
6753 #define PS_SCALER_EN        (1 << 31)
6754 #define PS_SCALER_MODE_MASK (3 << 28)
6755 #define PS_SCALER_MODE_DYN  (0 << 28)
6756 #define PS_SCALER_MODE_HQ  (1 << 28)
6757 #define PS_PLANE_SEL_MASK  (7 << 25)
6758 #define PS_PLANE_SEL(plane) (((plane) + 1) << 25)
6759 #define PS_FILTER_MASK         (3 << 23)
6760 #define PS_FILTER_MEDIUM       (0 << 23)
6761 #define PS_FILTER_EDGE_ENHANCE (2 << 23)
6762 #define PS_FILTER_BILINEAR     (3 << 23)
6763 #define PS_VERT3TAP            (1 << 21)
6764 #define PS_VERT_INT_INVERT_FIELD1 (0 << 20)
6765 #define PS_VERT_INT_INVERT_FIELD0 (1 << 20)
6766 #define PS_PWRUP_PROGRESS         (1 << 17)
6767 #define PS_V_FILTER_BYPASS        (1 << 8)
6768 #define PS_VADAPT_EN              (1 << 7)
6769 #define PS_VADAPT_MODE_MASK        (3 << 5)
6770 #define PS_VADAPT_MODE_LEAST_ADAPT (0 << 5)
6771 #define PS_VADAPT_MODE_MOD_ADAPT   (1 << 5)
6772 #define PS_VADAPT_MODE_MOST_ADAPT  (3 << 5)
6773
6774 #define _PS_PWR_GATE_1A     0x68160
6775 #define _PS_PWR_GATE_2A     0x68260
6776 #define _PS_PWR_GATE_1B     0x68960
6777 #define _PS_PWR_GATE_2B     0x68A60
6778 #define _PS_PWR_GATE_1C     0x69160
6779 #define PS_PWR_GATE_DIS_OVERRIDE       (1 << 31)
6780 #define PS_PWR_GATE_SETTLING_TIME_32   (0 << 3)
6781 #define PS_PWR_GATE_SETTLING_TIME_64   (1 << 3)
6782 #define PS_PWR_GATE_SETTLING_TIME_96   (2 << 3)
6783 #define PS_PWR_GATE_SETTLING_TIME_128  (3 << 3)
6784 #define PS_PWR_GATE_SLPEN_8             0
6785 #define PS_PWR_GATE_SLPEN_16            1
6786 #define PS_PWR_GATE_SLPEN_24            2
6787 #define PS_PWR_GATE_SLPEN_32            3
6788
6789 #define _PS_WIN_POS_1A      0x68170
6790 #define _PS_WIN_POS_2A      0x68270
6791 #define _PS_WIN_POS_1B      0x68970
6792 #define _PS_WIN_POS_2B      0x68A70
6793 #define _PS_WIN_POS_1C      0x69170
6794
6795 #define _PS_WIN_SZ_1A       0x68174
6796 #define _PS_WIN_SZ_2A       0x68274
6797 #define _PS_WIN_SZ_1B       0x68974
6798 #define _PS_WIN_SZ_2B       0x68A74
6799 #define _PS_WIN_SZ_1C       0x69174
6800
6801 #define _PS_VSCALE_1A       0x68184
6802 #define _PS_VSCALE_2A       0x68284
6803 #define _PS_VSCALE_1B       0x68984
6804 #define _PS_VSCALE_2B       0x68A84
6805 #define _PS_VSCALE_1C       0x69184
6806
6807 #define _PS_HSCALE_1A       0x68190
6808 #define _PS_HSCALE_2A       0x68290
6809 #define _PS_HSCALE_1B       0x68990
6810 #define _PS_HSCALE_2B       0x68A90
6811 #define _PS_HSCALE_1C       0x69190
6812
6813 #define _PS_VPHASE_1A       0x68188
6814 #define _PS_VPHASE_2A       0x68288
6815 #define _PS_VPHASE_1B       0x68988
6816 #define _PS_VPHASE_2B       0x68A88
6817 #define _PS_VPHASE_1C       0x69188
6818
6819 #define _PS_HPHASE_1A       0x68194
6820 #define _PS_HPHASE_2A       0x68294
6821 #define _PS_HPHASE_1B       0x68994
6822 #define _PS_HPHASE_2B       0x68A94
6823 #define _PS_HPHASE_1C       0x69194
6824
6825 #define _PS_ECC_STAT_1A     0x681D0
6826 #define _PS_ECC_STAT_2A     0x682D0
6827 #define _PS_ECC_STAT_1B     0x689D0
6828 #define _PS_ECC_STAT_2B     0x68AD0
6829 #define _PS_ECC_STAT_1C     0x691D0
6830
6831 #define _ID(id, a, b) ((a) + (id)*((b)-(a)))
6832 #define SKL_PS_CTRL(pipe, id) _MMIO_PIPE(pipe,        \
6833                         _ID(id, _PS_1A_CTRL, _PS_2A_CTRL),       \
6834                         _ID(id, _PS_1B_CTRL, _PS_2B_CTRL))
6835 #define SKL_PS_PWR_GATE(pipe, id) _MMIO_PIPE(pipe,    \
6836                         _ID(id, _PS_PWR_GATE_1A, _PS_PWR_GATE_2A), \
6837                         _ID(id, _PS_PWR_GATE_1B, _PS_PWR_GATE_2B))
6838 #define SKL_PS_WIN_POS(pipe, id) _MMIO_PIPE(pipe,     \
6839                         _ID(id, _PS_WIN_POS_1A, _PS_WIN_POS_2A), \
6840                         _ID(id, _PS_WIN_POS_1B, _PS_WIN_POS_2B))
6841 #define SKL_PS_WIN_SZ(pipe, id)  _MMIO_PIPE(pipe,     \
6842                         _ID(id, _PS_WIN_SZ_1A, _PS_WIN_SZ_2A),   \
6843                         _ID(id, _PS_WIN_SZ_1B, _PS_WIN_SZ_2B))
6844 #define SKL_PS_VSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
6845                         _ID(id, _PS_VSCALE_1A, _PS_VSCALE_2A),   \
6846                         _ID(id, _PS_VSCALE_1B, _PS_VSCALE_2B))
6847 #define SKL_PS_HSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
6848                         _ID(id, _PS_HSCALE_1A, _PS_HSCALE_2A),   \
6849                         _ID(id, _PS_HSCALE_1B, _PS_HSCALE_2B))
6850 #define SKL_PS_VPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
6851                         _ID(id, _PS_VPHASE_1A, _PS_VPHASE_2A),   \
6852                         _ID(id, _PS_VPHASE_1B, _PS_VPHASE_2B))
6853 #define SKL_PS_HPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
6854                         _ID(id, _PS_HPHASE_1A, _PS_HPHASE_2A),   \
6855                         _ID(id, _PS_HPHASE_1B, _PS_HPHASE_2B))
6856 #define SKL_PS_ECC_STAT(pipe, id)  _MMIO_PIPE(pipe,     \
6857                         _ID(id, _PS_ECC_STAT_1A, _PS_ECC_STAT_2A),   \
6858                         _ID(id, _PS_ECC_STAT_1B, _PS_ECC_STAT_2B))
6859
6860 /* legacy palette */
6861 #define _LGC_PALETTE_A           0x4a000
6862 #define _LGC_PALETTE_B           0x4a800
6863 #define LGC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B) + (i) * 4)
6864
6865 #define _GAMMA_MODE_A           0x4a480
6866 #define _GAMMA_MODE_B           0x4ac80
6867 #define GAMMA_MODE(pipe) _MMIO_PIPE(pipe, _GAMMA_MODE_A, _GAMMA_MODE_B)
6868 #define GAMMA_MODE_MODE_MASK    (3 << 0)
6869 #define GAMMA_MODE_MODE_8BIT    (0 << 0)
6870 #define GAMMA_MODE_MODE_10BIT   (1 << 0)
6871 #define GAMMA_MODE_MODE_12BIT   (2 << 0)
6872 #define GAMMA_MODE_MODE_SPLIT   (3 << 0)
6873
6874 /* DMC/CSR */
6875 #define CSR_PROGRAM(i)          _MMIO(0x80000 + (i) * 4)
6876 #define CSR_SSP_BASE_ADDR_GEN9  0x00002FC0
6877 #define CSR_HTP_ADDR_SKL        0x00500034
6878 #define CSR_SSP_BASE            _MMIO(0x8F074)
6879 #define CSR_HTP_SKL             _MMIO(0x8F004)
6880 #define CSR_LAST_WRITE          _MMIO(0x8F034)
6881 #define CSR_LAST_WRITE_VALUE    0xc003b400
6882 /* MMIO address range for CSR program (0x80000 - 0x82FFF) */
6883 #define CSR_MMIO_START_RANGE    0x80000
6884 #define CSR_MMIO_END_RANGE      0x8FFFF
6885 #define SKL_CSR_DC3_DC5_COUNT   _MMIO(0x80030)
6886 #define SKL_CSR_DC5_DC6_COUNT   _MMIO(0x8002C)
6887 #define BXT_CSR_DC3_DC5_COUNT   _MMIO(0x80038)
6888
6889 /* interrupts */
6890 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
6891 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
6892 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
6893 #define DE_PLANEB_FLIP_DONE     (1 << 27)
6894 #define DE_PLANEA_FLIP_DONE     (1 << 26)
6895 #define DE_PLANE_FLIP_DONE(plane) (1 << (26 + (plane)))
6896 #define DE_PCU_EVENT            (1 << 25)
6897 #define DE_GTT_FAULT            (1 << 24)
6898 #define DE_POISON               (1 << 23)
6899 #define DE_PERFORM_COUNTER      (1 << 22)
6900 #define DE_PCH_EVENT            (1 << 21)
6901 #define DE_AUX_CHANNEL_A        (1 << 20)
6902 #define DE_DP_A_HOTPLUG         (1 << 19)
6903 #define DE_GSE                  (1 << 18)
6904 #define DE_PIPEB_VBLANK         (1 << 15)
6905 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
6906 #define DE_PIPEB_ODD_FIELD      (1 << 13)
6907 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
6908 #define DE_PIPEB_VSYNC          (1 << 11)
6909 #define DE_PIPEB_CRC_DONE       (1 << 10)
6910 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
6911 #define DE_PIPEA_VBLANK         (1 << 7)
6912 #define DE_PIPE_VBLANK(pipe)    (1 << (7 + 8*(pipe)))
6913 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
6914 #define DE_PIPEA_ODD_FIELD      (1 << 5)
6915 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
6916 #define DE_PIPEA_VSYNC          (1 << 3)
6917 #define DE_PIPEA_CRC_DONE       (1 << 2)
6918 #define DE_PIPE_CRC_DONE(pipe)  (1 << (2 + 8*(pipe)))
6919 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
6920 #define DE_PIPE_FIFO_UNDERRUN(pipe)  (1 << (8*(pipe)))
6921
6922 /* More Ivybridge lolz */
6923 #define DE_ERR_INT_IVB                  (1<<30)
6924 #define DE_GSE_IVB                      (1<<29)
6925 #define DE_PCH_EVENT_IVB                (1<<28)
6926 #define DE_DP_A_HOTPLUG_IVB             (1<<27)
6927 #define DE_AUX_CHANNEL_A_IVB            (1<<26)
6928 #define DE_SPRITEC_FLIP_DONE_IVB        (1<<14)
6929 #define DE_PLANEC_FLIP_DONE_IVB         (1<<13)
6930 #define DE_PIPEC_VBLANK_IVB             (1<<10)
6931 #define DE_SPRITEB_FLIP_DONE_IVB        (1<<9)
6932 #define DE_PLANEB_FLIP_DONE_IVB         (1<<8)
6933 #define DE_PIPEB_VBLANK_IVB             (1<<5)
6934 #define DE_SPRITEA_FLIP_DONE_IVB        (1<<4)
6935 #define DE_PLANEA_FLIP_DONE_IVB         (1<<3)
6936 #define DE_PLANE_FLIP_DONE_IVB(plane)   (1<< (3 + 5*(plane)))
6937 #define DE_PIPEA_VBLANK_IVB             (1<<0)
6938 #define DE_PIPE_VBLANK_IVB(pipe)        (1 << ((pipe) * 5))
6939
6940 #define VLV_MASTER_IER                  _MMIO(0x4400c) /* Gunit master IER */
6941 #define   MASTER_INTERRUPT_ENABLE       (1<<31)
6942
6943 #define DEISR   _MMIO(0x44000)
6944 #define DEIMR   _MMIO(0x44004)
6945 #define DEIIR   _MMIO(0x44008)
6946 #define DEIER   _MMIO(0x4400c)
6947
6948 #define GTISR   _MMIO(0x44010)
6949 #define GTIMR   _MMIO(0x44014)
6950 #define GTIIR   _MMIO(0x44018)
6951 #define GTIER   _MMIO(0x4401c)
6952
6953 #define GEN8_MASTER_IRQ                 _MMIO(0x44200)
6954 #define  GEN8_MASTER_IRQ_CONTROL        (1<<31)
6955 #define  GEN8_PCU_IRQ                   (1<<30)
6956 #define  GEN8_DE_PCH_IRQ                (1<<23)
6957 #define  GEN8_DE_MISC_IRQ               (1<<22)
6958 #define  GEN8_DE_PORT_IRQ               (1<<20)
6959 #define  GEN8_DE_PIPE_C_IRQ             (1<<18)
6960 #define  GEN8_DE_PIPE_B_IRQ             (1<<17)
6961 #define  GEN8_DE_PIPE_A_IRQ             (1<<16)
6962 #define  GEN8_DE_PIPE_IRQ(pipe)         (1<<(16+(pipe)))
6963 #define  GEN8_GT_VECS_IRQ               (1<<6)
6964 #define  GEN8_GT_GUC_IRQ                (1<<5)
6965 #define  GEN8_GT_PM_IRQ                 (1<<4)
6966 #define  GEN8_GT_VCS2_IRQ               (1<<3)
6967 #define  GEN8_GT_VCS1_IRQ               (1<<2)
6968 #define  GEN8_GT_BCS_IRQ                (1<<1)
6969 #define  GEN8_GT_RCS_IRQ                (1<<0)
6970
6971 #define GEN8_GT_ISR(which) _MMIO(0x44300 + (0x10 * (which)))
6972 #define GEN8_GT_IMR(which) _MMIO(0x44304 + (0x10 * (which)))
6973 #define GEN8_GT_IIR(which) _MMIO(0x44308 + (0x10 * (which)))
6974 #define GEN8_GT_IER(which) _MMIO(0x4430c + (0x10 * (which)))
6975
6976 #define GEN9_GUC_TO_HOST_INT_EVENT      (1<<31)
6977 #define GEN9_GUC_EXEC_ERROR_EVENT       (1<<30)
6978 #define GEN9_GUC_DISPLAY_EVENT          (1<<29)
6979 #define GEN9_GUC_SEMA_SIGNAL_EVENT      (1<<28)
6980 #define GEN9_GUC_IOMMU_MSG_EVENT        (1<<27)
6981 #define GEN9_GUC_DB_RING_EVENT          (1<<26)
6982 #define GEN9_GUC_DMA_DONE_EVENT         (1<<25)
6983 #define GEN9_GUC_FATAL_ERROR_EVENT      (1<<24)
6984 #define GEN9_GUC_NOTIFICATION_EVENT     (1<<23)
6985
6986 #define GEN8_RCS_IRQ_SHIFT 0
6987 #define GEN8_BCS_IRQ_SHIFT 16
6988 #define GEN8_VCS1_IRQ_SHIFT 0
6989 #define GEN8_VCS2_IRQ_SHIFT 16
6990 #define GEN8_VECS_IRQ_SHIFT 0
6991 #define GEN8_WD_IRQ_SHIFT 16
6992
6993 #define GEN8_DE_PIPE_ISR(pipe) _MMIO(0x44400 + (0x10 * (pipe)))
6994 #define GEN8_DE_PIPE_IMR(pipe) _MMIO(0x44404 + (0x10 * (pipe)))
6995 #define GEN8_DE_PIPE_IIR(pipe) _MMIO(0x44408 + (0x10 * (pipe)))
6996 #define GEN8_DE_PIPE_IER(pipe) _MMIO(0x4440c + (0x10 * (pipe)))
6997 #define  GEN8_PIPE_FIFO_UNDERRUN        (1 << 31)
6998 #define  GEN8_PIPE_CDCLK_CRC_ERROR      (1 << 29)
6999 #define  GEN8_PIPE_CDCLK_CRC_DONE       (1 << 28)
7000 #define  GEN8_PIPE_CURSOR_FAULT         (1 << 10)
7001 #define  GEN8_PIPE_SPRITE_FAULT         (1 << 9)
7002 #define  GEN8_PIPE_PRIMARY_FAULT        (1 << 8)
7003 #define  GEN8_PIPE_SPRITE_FLIP_DONE     (1 << 5)
7004 #define  GEN8_PIPE_PRIMARY_FLIP_DONE    (1 << 4)
7005 #define  GEN8_PIPE_SCAN_LINE_EVENT      (1 << 2)
7006 #define  GEN8_PIPE_VSYNC                (1 << 1)
7007 #define  GEN8_PIPE_VBLANK               (1 << 0)
7008 #define  GEN9_PIPE_CURSOR_FAULT         (1 << 11)
7009 #define  GEN9_PIPE_PLANE4_FAULT         (1 << 10)
7010 #define  GEN9_PIPE_PLANE3_FAULT         (1 << 9)
7011 #define  GEN9_PIPE_PLANE2_FAULT         (1 << 8)
7012 #define  GEN9_PIPE_PLANE1_FAULT         (1 << 7)
7013 #define  GEN9_PIPE_PLANE4_FLIP_DONE     (1 << 6)
7014 #define  GEN9_PIPE_PLANE3_FLIP_DONE     (1 << 5)
7015 #define  GEN9_PIPE_PLANE2_FLIP_DONE     (1 << 4)
7016 #define  GEN9_PIPE_PLANE1_FLIP_DONE     (1 << 3)
7017 #define  GEN9_PIPE_PLANE_FLIP_DONE(p)   (1 << (3 + (p)))
7018 #define GEN8_DE_PIPE_IRQ_FAULT_ERRORS \
7019         (GEN8_PIPE_CURSOR_FAULT | \
7020          GEN8_PIPE_SPRITE_FAULT | \
7021          GEN8_PIPE_PRIMARY_FAULT)
7022 #define GEN9_DE_PIPE_IRQ_FAULT_ERRORS \
7023         (GEN9_PIPE_CURSOR_FAULT | \
7024          GEN9_PIPE_PLANE4_FAULT | \
7025          GEN9_PIPE_PLANE3_FAULT | \
7026          GEN9_PIPE_PLANE2_FAULT | \
7027          GEN9_PIPE_PLANE1_FAULT)
7028
7029 #define GEN8_DE_PORT_ISR _MMIO(0x44440)
7030 #define GEN8_DE_PORT_IMR _MMIO(0x44444)
7031 #define GEN8_DE_PORT_IIR _MMIO(0x44448)
7032 #define GEN8_DE_PORT_IER _MMIO(0x4444c)
7033 #define  CNL_AUX_CHANNEL_F              (1 << 28)
7034 #define  GEN9_AUX_CHANNEL_D             (1 << 27)
7035 #define  GEN9_AUX_CHANNEL_C             (1 << 26)
7036 #define  GEN9_AUX_CHANNEL_B             (1 << 25)
7037 #define  BXT_DE_PORT_HP_DDIC            (1 << 5)
7038 #define  BXT_DE_PORT_HP_DDIB            (1 << 4)
7039 #define  BXT_DE_PORT_HP_DDIA            (1 << 3)
7040 #define  BXT_DE_PORT_HOTPLUG_MASK       (BXT_DE_PORT_HP_DDIA | \
7041                                          BXT_DE_PORT_HP_DDIB | \
7042                                          BXT_DE_PORT_HP_DDIC)
7043 #define  GEN8_PORT_DP_A_HOTPLUG         (1 << 3)
7044 #define  BXT_DE_PORT_GMBUS              (1 << 1)
7045 #define  GEN8_AUX_CHANNEL_A             (1 << 0)
7046
7047 #define GEN8_DE_MISC_ISR _MMIO(0x44460)
7048 #define GEN8_DE_MISC_IMR _MMIO(0x44464)
7049 #define GEN8_DE_MISC_IIR _MMIO(0x44468)
7050 #define GEN8_DE_MISC_IER _MMIO(0x4446c)
7051 #define  GEN8_DE_MISC_GSE               (1 << 27)
7052
7053 #define GEN8_PCU_ISR _MMIO(0x444e0)
7054 #define GEN8_PCU_IMR _MMIO(0x444e4)
7055 #define GEN8_PCU_IIR _MMIO(0x444e8)
7056 #define GEN8_PCU_IER _MMIO(0x444ec)
7057
7058 #define GEN11_GFX_MSTR_IRQ              _MMIO(0x190010)
7059 #define  GEN11_MASTER_IRQ               (1 << 31)
7060 #define  GEN11_PCU_IRQ                  (1 << 30)
7061 #define  GEN11_DISPLAY_IRQ              (1 << 16)
7062 #define  GEN11_GT_DW_IRQ(x)             (1 << (x))
7063 #define  GEN11_GT_DW1_IRQ               (1 << 1)
7064 #define  GEN11_GT_DW0_IRQ               (1 << 0)
7065
7066 #define GEN11_DISPLAY_INT_CTL           _MMIO(0x44200)
7067 #define  GEN11_DISPLAY_IRQ_ENABLE       (1 << 31)
7068 #define  GEN11_AUDIO_CODEC_IRQ          (1 << 24)
7069 #define  GEN11_DE_PCH_IRQ               (1 << 23)
7070 #define  GEN11_DE_MISC_IRQ              (1 << 22)
7071 #define  GEN11_DE_PORT_IRQ              (1 << 20)
7072 #define  GEN11_DE_PIPE_C                (1 << 18)
7073 #define  GEN11_DE_PIPE_B                (1 << 17)
7074 #define  GEN11_DE_PIPE_A                (1 << 16)
7075
7076 #define GEN11_GT_INTR_DW0               _MMIO(0x190018)
7077 #define  GEN11_CSME                     (31)
7078 #define  GEN11_GUNIT                    (28)
7079 #define  GEN11_GUC                      (25)
7080 #define  GEN11_WDPERF                   (20)
7081 #define  GEN11_KCR                      (19)
7082 #define  GEN11_GTPM                     (16)
7083 #define  GEN11_BCS                      (15)
7084 #define  GEN11_RCS0                     (0)
7085
7086 #define GEN11_GT_INTR_DW1               _MMIO(0x19001c)
7087 #define  GEN11_VECS(x)                  (31 - (x))
7088 #define  GEN11_VCS(x)                   (x)
7089
7090 #define GEN11_GT_INTR_DW(x)             _MMIO(0x190018 + (x * 4))
7091
7092 #define GEN11_INTR_IDENTITY_REG0        _MMIO(0x190060)
7093 #define GEN11_INTR_IDENTITY_REG1        _MMIO(0x190064)
7094 #define  GEN11_INTR_DATA_VALID          (1 << 31)
7095 #define  GEN11_INTR_ENGINE_MASK         (0xffff)
7096
7097 #define GEN11_INTR_IDENTITY_REG(x)      _MMIO(0x190060 + (x * 4))
7098
7099 #define GEN11_IIR_REG0_SELECTOR         _MMIO(0x190070)
7100 #define GEN11_IIR_REG1_SELECTOR         _MMIO(0x190074)
7101
7102 #define GEN11_IIR_REG_SELECTOR(x)       _MMIO(0x190070 + (x * 4))
7103
7104 #define GEN11_RENDER_COPY_INTR_ENABLE   _MMIO(0x190030)
7105 #define GEN11_VCS_VECS_INTR_ENABLE      _MMIO(0x190034)
7106 #define GEN11_GUC_SG_INTR_ENABLE        _MMIO(0x190038)
7107 #define GEN11_GPM_WGBOXPERF_INTR_ENABLE _MMIO(0x19003c)
7108 #define GEN11_CRYPTO_RSVD_INTR_ENABLE   _MMIO(0x190040)
7109 #define GEN11_GUNIT_CSME_INTR_ENABLE    _MMIO(0x190044)
7110
7111 #define GEN11_RCS0_RSVD_INTR_MASK       _MMIO(0x190090)
7112 #define GEN11_BCS_RSVD_INTR_MASK        _MMIO(0x1900a0)
7113 #define GEN11_VCS0_VCS1_INTR_MASK       _MMIO(0x1900a8)
7114 #define GEN11_VCS2_VCS3_INTR_MASK       _MMIO(0x1900ac)
7115 #define GEN11_VECS0_VECS1_INTR_MASK     _MMIO(0x1900d0)
7116 #define GEN11_GUC_SG_INTR_MASK          _MMIO(0x1900e8)
7117 #define GEN11_GPM_WGBOXPERF_INTR_MASK   _MMIO(0x1900ec)
7118 #define GEN11_CRYPTO_RSVD_INTR_MASK     _MMIO(0x1900f0)
7119 #define GEN11_GUNIT_CSME_INTR_MASK      _MMIO(0x1900f4)
7120
7121 #define ILK_DISPLAY_CHICKEN2    _MMIO(0x42004)
7122 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
7123 #define  ILK_ELPIN_409_SELECT   (1 << 25)
7124 #define  ILK_DPARB_GATE (1<<22)
7125 #define  ILK_VSDPFD_FULL        (1<<21)
7126 #define FUSE_STRAP                      _MMIO(0x42014)
7127 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1 << 31)
7128 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1 << 30)
7129 #define  ILK_DISPLAY_DEBUG_DISABLE      (1 << 29)
7130 #define  IVB_PIPE_C_DISABLE             (1 << 28)
7131 #define  ILK_HDCP_DISABLE               (1 << 25)
7132 #define  ILK_eDP_A_DISABLE              (1 << 24)
7133 #define  HSW_CDCLK_LIMIT                (1 << 24)
7134 #define  ILK_DESKTOP                    (1 << 23)
7135
7136 #define ILK_DSPCLK_GATE_D                       _MMIO(0x42020)
7137 #define   ILK_VRHUNIT_CLOCK_GATE_DISABLE        (1 << 28)
7138 #define   ILK_DPFCUNIT_CLOCK_GATE_DISABLE       (1 << 9)
7139 #define   ILK_DPFCRUNIT_CLOCK_GATE_DISABLE      (1 << 8)
7140 #define   ILK_DPFDUNIT_CLOCK_GATE_ENABLE        (1 << 7)
7141 #define   ILK_DPARBUNIT_CLOCK_GATE_ENABLE       (1 << 5)
7142
7143 #define IVB_CHICKEN3    _MMIO(0x4200c)
7144 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
7145 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
7146
7147 #define CHICKEN_PAR1_1          _MMIO(0x42080)
7148 #define  SKL_DE_COMPRESSED_HASH_MODE    (1 << 15)
7149 #define  DPA_MASK_VBLANK_SRD    (1 << 15)
7150 #define  FORCE_ARB_IDLE_PLANES  (1 << 14)
7151 #define  SKL_EDP_PSR_FIX_RDWRAP (1 << 3)
7152
7153 #define CHICKEN_PAR2_1          _MMIO(0x42090)
7154 #define  KVM_CONFIG_CHANGE_NOTIFICATION_SELECT  (1 << 14)
7155
7156 #define CHICKEN_MISC_2          _MMIO(0x42084)
7157 #define  CNL_COMP_PWR_DOWN      (1 << 23)
7158 #define  GLK_CL2_PWR_DOWN       (1 << 12)
7159 #define  GLK_CL1_PWR_DOWN       (1 << 11)
7160 #define  GLK_CL0_PWR_DOWN       (1 << 10)
7161
7162 #define CHICKEN_MISC_4          _MMIO(0x4208c)
7163 #define   FBC_STRIDE_OVERRIDE   (1 << 13)
7164 #define   FBC_STRIDE_MASK       0x1FFF
7165
7166 #define _CHICKEN_PIPESL_1_A     0x420b0
7167 #define _CHICKEN_PIPESL_1_B     0x420b4
7168 #define  HSW_FBCQ_DIS                   (1 << 22)
7169 #define  BDW_DPRS_MASK_VBLANK_SRD       (1 << 0)
7170 #define CHICKEN_PIPESL_1(pipe) _MMIO_PIPE(pipe, _CHICKEN_PIPESL_1_A, _CHICKEN_PIPESL_1_B)
7171
7172 #define CHICKEN_TRANS_A         0x420c0
7173 #define CHICKEN_TRANS_B         0x420c4
7174 #define CHICKEN_TRANS(trans) _MMIO_TRANS(trans, CHICKEN_TRANS_A, CHICKEN_TRANS_B)
7175 #define  DDI_TRAINING_OVERRIDE_ENABLE   (1<<19)
7176 #define  DDI_TRAINING_OVERRIDE_VALUE    (1<<18)
7177 #define  DDIE_TRAINING_OVERRIDE_ENABLE  (1<<17) /* CHICKEN_TRANS_A only */
7178 #define  DDIE_TRAINING_OVERRIDE_VALUE   (1<<16) /* CHICKEN_TRANS_A only */
7179 #define  PSR2_ADD_VERTICAL_LINE_COUNT   (1<<15)
7180 #define  PSR2_VSC_ENABLE_PROG_HEADER    (1<<12)
7181
7182 #define DISP_ARB_CTL    _MMIO(0x45000)
7183 #define  DISP_FBC_MEMORY_WAKE           (1<<31)
7184 #define  DISP_TILE_SURFACE_SWIZZLING    (1<<13)
7185 #define  DISP_FBC_WM_DIS                (1<<15)
7186 #define DISP_ARB_CTL2   _MMIO(0x45004)
7187 #define  DISP_DATA_PARTITION_5_6        (1<<6)
7188 #define  DISP_IPC_ENABLE                (1<<3)
7189 #define DBUF_CTL        _MMIO(0x45008)
7190 #define DBUF_CTL_S1     _MMIO(0x45008)
7191 #define DBUF_CTL_S2     _MMIO(0x44FE8)
7192 #define  DBUF_POWER_REQUEST             (1<<31)
7193 #define  DBUF_POWER_STATE               (1<<30)
7194 #define GEN7_MSG_CTL    _MMIO(0x45010)
7195 #define  WAIT_FOR_PCH_RESET_ACK         (1<<1)
7196 #define  WAIT_FOR_PCH_FLR_ACK           (1<<0)
7197 #define HSW_NDE_RSTWRN_OPT      _MMIO(0x46408)
7198 #define  RESET_PCH_HANDSHAKE_ENABLE     (1<<4)
7199
7200 #define GEN8_CHICKEN_DCPR_1             _MMIO(0x46430)
7201 #define   SKL_SELECT_ALTERNATE_DC_EXIT  (1 << 30)
7202 #define   MASK_WAKEMEM                  (1 << 13)
7203 #define   CNL_DDI_CLOCK_REG_ACCESS_ON   (1 << 7)
7204
7205 #define SKL_DFSM                        _MMIO(0x51000)
7206 #define SKL_DFSM_CDCLK_LIMIT_MASK       (3 << 23)
7207 #define SKL_DFSM_CDCLK_LIMIT_675        (0 << 23)
7208 #define SKL_DFSM_CDCLK_LIMIT_540        (1 << 23)
7209 #define SKL_DFSM_CDCLK_LIMIT_450        (2 << 23)
7210 #define SKL_DFSM_CDCLK_LIMIT_337_5      (3 << 23)
7211 #define SKL_DFSM_PIPE_A_DISABLE         (1 << 30)
7212 #define SKL_DFSM_PIPE_B_DISABLE         (1 << 21)
7213 #define SKL_DFSM_PIPE_C_DISABLE         (1 << 28)
7214
7215 #define SKL_DSSM                                _MMIO(0x51004)
7216 #define CNL_DSSM_CDCLK_PLL_REFCLK_24MHz         (1 << 31)
7217 #define ICL_DSSM_CDCLK_PLL_REFCLK_MASK          (7 << 29)
7218 #define ICL_DSSM_CDCLK_PLL_REFCLK_24MHz         (0 << 29)
7219 #define ICL_DSSM_CDCLK_PLL_REFCLK_19_2MHz       (1 << 29)
7220 #define ICL_DSSM_CDCLK_PLL_REFCLK_38_4MHz       (2 << 29)
7221
7222 #define GEN7_FF_SLICE_CS_CHICKEN1       _MMIO(0x20e0)
7223 #define   GEN9_FFSC_PERCTX_PREEMPT_CTRL (1<<14)
7224
7225 #define FF_SLICE_CS_CHICKEN2                    _MMIO(0x20e4)
7226 #define  GEN9_TSG_BARRIER_ACK_DISABLE           (1<<8)
7227 #define  GEN9_POOLED_EU_LOAD_BALANCING_FIX_DISABLE  (1<<10)
7228
7229 #define GEN9_CS_DEBUG_MODE1             _MMIO(0x20ec)
7230 #define GEN9_CTX_PREEMPT_REG            _MMIO(0x2248)
7231 #define GEN8_CS_CHICKEN1                _MMIO(0x2580)
7232 #define GEN9_PREEMPT_3D_OBJECT_LEVEL            (1<<0)
7233 #define GEN9_PREEMPT_GPGPU_LEVEL(hi, lo)        (((hi) << 2) | ((lo) << 1))
7234 #define GEN9_PREEMPT_GPGPU_MID_THREAD_LEVEL     GEN9_PREEMPT_GPGPU_LEVEL(0, 0)
7235 #define GEN9_PREEMPT_GPGPU_THREAD_GROUP_LEVEL   GEN9_PREEMPT_GPGPU_LEVEL(0, 1)
7236 #define GEN9_PREEMPT_GPGPU_COMMAND_LEVEL        GEN9_PREEMPT_GPGPU_LEVEL(1, 0)
7237 #define GEN9_PREEMPT_GPGPU_LEVEL_MASK           GEN9_PREEMPT_GPGPU_LEVEL(1, 1)
7238
7239 /* GEN7 chicken */
7240 #define GEN7_COMMON_SLICE_CHICKEN1              _MMIO(0x7010)
7241 # define GEN7_CSC1_RHWO_OPT_DISABLE_IN_RCC      ((1<<10) | (1<<26))
7242 # define GEN9_RHWO_OPTIMIZATION_DISABLE         (1<<14)
7243 #define COMMON_SLICE_CHICKEN2                   _MMIO(0x7014)
7244 # define GEN9_PBE_COMPRESSED_HASH_SELECTION     (1<<13)
7245 # define GEN9_DISABLE_GATHER_AT_SET_SHADER_COMMON_SLICE (1<<12)
7246 # define GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION (1<<8)
7247 # define GEN8_CSC2_SBE_VUE_CACHE_CONSERVATIVE   (1<<0)
7248
7249 #define HIZ_CHICKEN                                     _MMIO(0x7018)
7250 # define CHV_HZ_8X8_MODE_IN_1X                          (1<<15)
7251 # define BDW_HIZ_POWER_COMPILER_CLOCK_GATING_DISABLE    (1<<3)
7252
7253 #define GEN9_SLICE_COMMON_ECO_CHICKEN0          _MMIO(0x7308)
7254 #define  DISABLE_PIXEL_MASK_CAMMING             (1<<14)
7255
7256 #define GEN9_SLICE_COMMON_ECO_CHICKEN1          _MMIO(0x731c)
7257
7258 #define GEN7_L3SQCREG1                          _MMIO(0xB010)
7259 #define  VLV_B0_WA_L3SQCREG1_VALUE              0x00D30000
7260
7261 #define GEN8_L3SQCREG1                          _MMIO(0xB100)
7262 /*
7263  * Note that on CHV the following has an off-by-one error wrt. to BSpec.
7264  * Using the formula in BSpec leads to a hang, while the formula here works
7265  * fine and matches the formulas for all other platforms. A BSpec change
7266  * request has been filed to clarify this.
7267  */
7268 #define  L3_GENERAL_PRIO_CREDITS(x)             (((x) >> 1) << 19)
7269 #define  L3_HIGH_PRIO_CREDITS(x)                (((x) >> 1) << 14)
7270 #define  L3_PRIO_CREDITS_MASK                   ((0x1f << 19) | (0x1f << 14))
7271
7272 #define GEN7_L3CNTLREG1                         _MMIO(0xB01C)
7273 #define  GEN7_WA_FOR_GEN7_L3_CONTROL                    0x3C47FF8C
7274 #define  GEN7_L3AGDIS                           (1<<19)
7275 #define GEN7_L3CNTLREG2                         _MMIO(0xB020)
7276 #define GEN7_L3CNTLREG3                         _MMIO(0xB024)
7277
7278 #define GEN7_L3_CHICKEN_MODE_REGISTER           _MMIO(0xB030)
7279 #define  GEN7_WA_L3_CHICKEN_MODE                                0x20000000
7280
7281 #define GEN7_L3SQCREG4                          _MMIO(0xb034)
7282 #define  L3SQ_URB_READ_CAM_MATCH_DISABLE        (1<<27)
7283
7284 #define GEN8_L3SQCREG4                          _MMIO(0xb118)
7285 #define  GEN8_LQSC_RO_PERF_DIS                  (1<<27)
7286 #define  GEN8_LQSC_FLUSH_COHERENT_LINES         (1<<21)
7287
7288 /* GEN8 chicken */
7289 #define HDC_CHICKEN0                            _MMIO(0x7300)
7290 #define CNL_HDC_CHICKEN0                        _MMIO(0xE5F0)
7291 #define  HDC_FORCE_CSR_NON_COHERENT_OVR_DISABLE (1<<15)
7292 #define  HDC_FENCE_DEST_SLM_DISABLE             (1<<14)
7293 #define  HDC_DONOT_FETCH_MEM_WHEN_MASKED        (1<<11)
7294 #define  HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT    (1<<5)
7295 #define  HDC_FORCE_NON_COHERENT                 (1<<4)
7296 #define  HDC_BARRIER_PERFORMANCE_DISABLE        (1<<10)
7297
7298 #define GEN8_HDC_CHICKEN1                       _MMIO(0x7304)
7299
7300 /* GEN9 chicken */
7301 #define SLICE_ECO_CHICKEN0                      _MMIO(0x7308)
7302 #define   PIXEL_MASK_CAMMING_DISABLE            (1 << 14)
7303
7304 /* WaCatErrorRejectionIssue */
7305 #define GEN7_SQ_CHICKEN_MBCUNIT_CONFIG          _MMIO(0x9030)
7306 #define  GEN7_SQ_CHICKEN_MBCUNIT_SQINTMOB       (1<<11)
7307
7308 #define HSW_SCRATCH1                            _MMIO(0xb038)
7309 #define  HSW_SCRATCH1_L3_DATA_ATOMICS_DISABLE   (1<<27)
7310
7311 #define BDW_SCRATCH1                                    _MMIO(0xb11c)
7312 #define  GEN9_LBS_SLA_RETRY_TIMER_DECREMENT_ENABLE      (1<<2)
7313
7314 /* PCH */
7315
7316 /* south display engine interrupt: IBX */
7317 #define SDE_AUDIO_POWER_D       (1 << 27)
7318 #define SDE_AUDIO_POWER_C       (1 << 26)
7319 #define SDE_AUDIO_POWER_B       (1 << 25)
7320 #define SDE_AUDIO_POWER_SHIFT   (25)
7321 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
7322 #define SDE_GMBUS               (1 << 24)
7323 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
7324 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
7325 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
7326 #define SDE_AUDIO_TRANSB        (1 << 21)
7327 #define SDE_AUDIO_TRANSA        (1 << 20)
7328 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
7329 #define SDE_POISON              (1 << 19)
7330 /* 18 reserved */
7331 #define SDE_FDI_RXB             (1 << 17)
7332 #define SDE_FDI_RXA             (1 << 16)
7333 #define SDE_FDI_MASK            (3 << 16)
7334 #define SDE_AUXD                (1 << 15)
7335 #define SDE_AUXC                (1 << 14)
7336 #define SDE_AUXB                (1 << 13)
7337 #define SDE_AUX_MASK            (7 << 13)
7338 /* 12 reserved */
7339 #define SDE_CRT_HOTPLUG         (1 << 11)
7340 #define SDE_PORTD_HOTPLUG       (1 << 10)
7341 #define SDE_PORTC_HOTPLUG       (1 << 9)
7342 #define SDE_PORTB_HOTPLUG       (1 << 8)
7343 #define SDE_SDVOB_HOTPLUG       (1 << 6)
7344 #define SDE_HOTPLUG_MASK        (SDE_CRT_HOTPLUG | \
7345                                  SDE_SDVOB_HOTPLUG |    \
7346                                  SDE_PORTB_HOTPLUG |    \
7347                                  SDE_PORTC_HOTPLUG |    \
7348                                  SDE_PORTD_HOTPLUG)
7349 #define SDE_TRANSB_CRC_DONE     (1 << 5)
7350 #define SDE_TRANSB_CRC_ERR      (1 << 4)
7351 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
7352 #define SDE_TRANSA_CRC_DONE     (1 << 2)
7353 #define SDE_TRANSA_CRC_ERR      (1 << 1)
7354 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
7355 #define SDE_TRANS_MASK          (0x3f)
7356
7357 /* south display engine interrupt: CPT/PPT */
7358 #define SDE_AUDIO_POWER_D_CPT   (1 << 31)
7359 #define SDE_AUDIO_POWER_C_CPT   (1 << 30)
7360 #define SDE_AUDIO_POWER_B_CPT   (1 << 29)
7361 #define SDE_AUDIO_POWER_SHIFT_CPT   29
7362 #define SDE_AUDIO_POWER_MASK_CPT    (7 << 29)
7363 #define SDE_AUXD_CPT            (1 << 27)
7364 #define SDE_AUXC_CPT            (1 << 26)
7365 #define SDE_AUXB_CPT            (1 << 25)
7366 #define SDE_AUX_MASK_CPT        (7 << 25)
7367 #define SDE_PORTE_HOTPLUG_SPT   (1 << 25)
7368 #define SDE_PORTA_HOTPLUG_SPT   (1 << 24)
7369 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
7370 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
7371 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
7372 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
7373 #define SDE_SDVOB_HOTPLUG_CPT   (1 << 18)
7374 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
7375                                  SDE_SDVOB_HOTPLUG_CPT |        \
7376                                  SDE_PORTD_HOTPLUG_CPT |        \
7377                                  SDE_PORTC_HOTPLUG_CPT |        \
7378                                  SDE_PORTB_HOTPLUG_CPT)
7379 #define SDE_HOTPLUG_MASK_SPT    (SDE_PORTE_HOTPLUG_SPT |        \
7380                                  SDE_PORTD_HOTPLUG_CPT |        \
7381                                  SDE_PORTC_HOTPLUG_CPT |        \
7382                                  SDE_PORTB_HOTPLUG_CPT |        \
7383                                  SDE_PORTA_HOTPLUG_SPT)
7384 #define SDE_GMBUS_CPT           (1 << 17)
7385 #define SDE_ERROR_CPT           (1 << 16)
7386 #define SDE_AUDIO_CP_REQ_C_CPT  (1 << 10)
7387 #define SDE_AUDIO_CP_CHG_C_CPT  (1 << 9)
7388 #define SDE_FDI_RXC_CPT         (1 << 8)
7389 #define SDE_AUDIO_CP_REQ_B_CPT  (1 << 6)
7390 #define SDE_AUDIO_CP_CHG_B_CPT  (1 << 5)
7391 #define SDE_FDI_RXB_CPT         (1 << 4)
7392 #define SDE_AUDIO_CP_REQ_A_CPT  (1 << 2)
7393 #define SDE_AUDIO_CP_CHG_A_CPT  (1 << 1)
7394 #define SDE_FDI_RXA_CPT         (1 << 0)
7395 #define SDE_AUDIO_CP_REQ_CPT    (SDE_AUDIO_CP_REQ_C_CPT | \
7396                                  SDE_AUDIO_CP_REQ_B_CPT | \
7397                                  SDE_AUDIO_CP_REQ_A_CPT)
7398 #define SDE_AUDIO_CP_CHG_CPT    (SDE_AUDIO_CP_CHG_C_CPT | \
7399                                  SDE_AUDIO_CP_CHG_B_CPT | \
7400                                  SDE_AUDIO_CP_CHG_A_CPT)
7401 #define SDE_FDI_MASK_CPT        (SDE_FDI_RXC_CPT | \
7402                                  SDE_FDI_RXB_CPT | \
7403                                  SDE_FDI_RXA_CPT)
7404
7405 #define SDEISR  _MMIO(0xc4000)
7406 #define SDEIMR  _MMIO(0xc4004)
7407 #define SDEIIR  _MMIO(0xc4008)
7408 #define SDEIER  _MMIO(0xc400c)
7409
7410 #define SERR_INT                        _MMIO(0xc4040)
7411 #define  SERR_INT_POISON                (1<<31)
7412 #define  SERR_INT_TRANS_FIFO_UNDERRUN(pipe)     (1<<((pipe)*3))
7413
7414 /* digital port hotplug */
7415 #define PCH_PORT_HOTPLUG                _MMIO(0xc4030)  /* SHOTPLUG_CTL */
7416 #define  PORTA_HOTPLUG_ENABLE           (1 << 28) /* LPT:LP+ & BXT */
7417 #define  BXT_DDIA_HPD_INVERT            (1 << 27)
7418 #define  PORTA_HOTPLUG_STATUS_MASK      (3 << 24) /* SPT+ & BXT */
7419 #define  PORTA_HOTPLUG_NO_DETECT        (0 << 24) /* SPT+ & BXT */
7420 #define  PORTA_HOTPLUG_SHORT_DETECT     (1 << 24) /* SPT+ & BXT */
7421 #define  PORTA_HOTPLUG_LONG_DETECT      (2 << 24) /* SPT+ & BXT */
7422 #define  PORTD_HOTPLUG_ENABLE           (1 << 20)
7423 #define  PORTD_PULSE_DURATION_2ms       (0 << 18) /* pre-LPT */
7424 #define  PORTD_PULSE_DURATION_4_5ms     (1 << 18) /* pre-LPT */
7425 #define  PORTD_PULSE_DURATION_6ms       (2 << 18) /* pre-LPT */
7426 #define  PORTD_PULSE_DURATION_100ms     (3 << 18) /* pre-LPT */
7427 #define  PORTD_PULSE_DURATION_MASK      (3 << 18) /* pre-LPT */
7428 #define  PORTD_HOTPLUG_STATUS_MASK      (3 << 16)
7429 #define  PORTD_HOTPLUG_NO_DETECT        (0 << 16)
7430 #define  PORTD_HOTPLUG_SHORT_DETECT     (1 << 16)
7431 #define  PORTD_HOTPLUG_LONG_DETECT      (2 << 16)
7432 #define  PORTC_HOTPLUG_ENABLE           (1 << 12)
7433 #define  BXT_DDIC_HPD_INVERT            (1 << 11)
7434 #define  PORTC_PULSE_DURATION_2ms       (0 << 10) /* pre-LPT */
7435 #define  PORTC_PULSE_DURATION_4_5ms     (1 << 10) /* pre-LPT */
7436 #define  PORTC_PULSE_DURATION_6ms       (2 << 10) /* pre-LPT */
7437 #define  PORTC_PULSE_DURATION_100ms     (3 << 10) /* pre-LPT */
7438 #define  PORTC_PULSE_DURATION_MASK      (3 << 10) /* pre-LPT */
7439 #define  PORTC_HOTPLUG_STATUS_MASK      (3 << 8)
7440 #define  PORTC_HOTPLUG_NO_DETECT        (0 << 8)
7441 #define  PORTC_HOTPLUG_SHORT_DETECT     (1 << 8)
7442 #define  PORTC_HOTPLUG_LONG_DETECT      (2 << 8)
7443 #define  PORTB_HOTPLUG_ENABLE           (1 << 4)
7444 #define  BXT_DDIB_HPD_INVERT            (1 << 3)
7445 #define  PORTB_PULSE_DURATION_2ms       (0 << 2) /* pre-LPT */
7446 #define  PORTB_PULSE_DURATION_4_5ms     (1 << 2) /* pre-LPT */
7447 #define  PORTB_PULSE_DURATION_6ms       (2 << 2) /* pre-LPT */
7448 #define  PORTB_PULSE_DURATION_100ms     (3 << 2) /* pre-LPT */
7449 #define  PORTB_PULSE_DURATION_MASK      (3 << 2) /* pre-LPT */
7450 #define  PORTB_HOTPLUG_STATUS_MASK      (3 << 0)
7451 #define  PORTB_HOTPLUG_NO_DETECT        (0 << 0)
7452 #define  PORTB_HOTPLUG_SHORT_DETECT     (1 << 0)
7453 #define  PORTB_HOTPLUG_LONG_DETECT      (2 << 0)
7454 #define  BXT_DDI_HPD_INVERT_MASK        (BXT_DDIA_HPD_INVERT | \
7455                                         BXT_DDIB_HPD_INVERT | \
7456                                         BXT_DDIC_HPD_INVERT)
7457
7458 #define PCH_PORT_HOTPLUG2               _MMIO(0xc403C)  /* SHOTPLUG_CTL2 SPT+ */
7459 #define  PORTE_HOTPLUG_ENABLE           (1 << 4)
7460 #define  PORTE_HOTPLUG_STATUS_MASK      (3 << 0)
7461 #define  PORTE_HOTPLUG_NO_DETECT        (0 << 0)
7462 #define  PORTE_HOTPLUG_SHORT_DETECT     (1 << 0)
7463 #define  PORTE_HOTPLUG_LONG_DETECT      (2 << 0)
7464
7465 #define PCH_GPIOA               _MMIO(0xc5010)
7466 #define PCH_GPIOB               _MMIO(0xc5014)
7467 #define PCH_GPIOC               _MMIO(0xc5018)
7468 #define PCH_GPIOD               _MMIO(0xc501c)
7469 #define PCH_GPIOE               _MMIO(0xc5020)
7470 #define PCH_GPIOF               _MMIO(0xc5024)
7471
7472 #define PCH_GMBUS0              _MMIO(0xc5100)
7473 #define PCH_GMBUS1              _MMIO(0xc5104)
7474 #define PCH_GMBUS2              _MMIO(0xc5108)
7475 #define PCH_GMBUS3              _MMIO(0xc510c)
7476 #define PCH_GMBUS4              _MMIO(0xc5110)
7477 #define PCH_GMBUS5              _MMIO(0xc5120)
7478
7479 #define _PCH_DPLL_A              0xc6014
7480 #define _PCH_DPLL_B              0xc6018
7481 #define PCH_DPLL(pll) _MMIO(pll == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
7482
7483 #define _PCH_FPA0                0xc6040
7484 #define  FP_CB_TUNE             (0x3<<22)
7485 #define _PCH_FPA1                0xc6044
7486 #define _PCH_FPB0                0xc6048
7487 #define _PCH_FPB1                0xc604c
7488 #define PCH_FP0(pll) _MMIO(pll == 0 ? _PCH_FPA0 : _PCH_FPB0)
7489 #define PCH_FP1(pll) _MMIO(pll == 0 ? _PCH_FPA1 : _PCH_FPB1)
7490
7491 #define PCH_DPLL_TEST           _MMIO(0xc606c)
7492
7493 #define PCH_DREF_CONTROL        _MMIO(0xC6200)
7494 #define  DREF_CONTROL_MASK      0x7fc3
7495 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0<<13)
7496 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2<<13)
7497 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3<<13)
7498 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3<<13)
7499 #define  DREF_SSC_SOURCE_DISABLE                (0<<11)
7500 #define  DREF_SSC_SOURCE_ENABLE                 (2<<11)
7501 #define  DREF_SSC_SOURCE_MASK                   (3<<11)
7502 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0<<9)
7503 #define  DREF_NONSPREAD_CK505_ENABLE            (1<<9)
7504 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2<<9)
7505 #define  DREF_NONSPREAD_SOURCE_MASK             (3<<9)
7506 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0<<7)
7507 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2<<7)
7508 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3<<7)
7509 #define  DREF_SSC4_DOWNSPREAD                   (0<<6)
7510 #define  DREF_SSC4_CENTERSPREAD                 (1<<6)
7511 #define  DREF_SSC1_DISABLE                      (0<<1)
7512 #define  DREF_SSC1_ENABLE                       (1<<1)
7513 #define  DREF_SSC4_DISABLE                      (0)
7514 #define  DREF_SSC4_ENABLE                       (1)
7515
7516 #define PCH_RAWCLK_FREQ         _MMIO(0xc6204)
7517 #define  FDL_TP1_TIMER_SHIFT    12
7518 #define  FDL_TP1_TIMER_MASK     (3<<12)
7519 #define  FDL_TP2_TIMER_SHIFT    10
7520 #define  FDL_TP2_TIMER_MASK     (3<<10)
7521 #define  RAWCLK_FREQ_MASK       0x3ff
7522 #define  CNP_RAWCLK_DIV_MASK    (0x3ff << 16)
7523 #define  CNP_RAWCLK_DIV(div)    ((div) << 16)
7524 #define  CNP_RAWCLK_FRAC_MASK   (0xf << 26)
7525 #define  CNP_RAWCLK_FRAC(frac)  ((frac) << 26)
7526 #define  ICP_RAWCLK_DEN(den)    ((den) << 26)
7527 #define  ICP_RAWCLK_NUM(num)    ((num) << 11)
7528
7529 #define PCH_DPLL_TMR_CFG        _MMIO(0xc6208)
7530
7531 #define PCH_SSC4_PARMS          _MMIO(0xc6210)
7532 #define PCH_SSC4_AUX_PARMS      _MMIO(0xc6214)
7533
7534 #define PCH_DPLL_SEL            _MMIO(0xc7000)
7535 #define  TRANS_DPLLB_SEL(pipe)          (1 << ((pipe) * 4))
7536 #define  TRANS_DPLLA_SEL(pipe)          0
7537 #define  TRANS_DPLL_ENABLE(pipe)        (1 << ((pipe) * 4 + 3))
7538
7539 /* transcoder */
7540
7541 #define _PCH_TRANS_HTOTAL_A             0xe0000
7542 #define  TRANS_HTOTAL_SHIFT             16
7543 #define  TRANS_HACTIVE_SHIFT            0
7544 #define _PCH_TRANS_HBLANK_A             0xe0004
7545 #define  TRANS_HBLANK_END_SHIFT         16
7546 #define  TRANS_HBLANK_START_SHIFT       0
7547 #define _PCH_TRANS_HSYNC_A              0xe0008
7548 #define  TRANS_HSYNC_END_SHIFT          16
7549 #define  TRANS_HSYNC_START_SHIFT        0
7550 #define _PCH_TRANS_VTOTAL_A             0xe000c
7551 #define  TRANS_VTOTAL_SHIFT             16
7552 #define  TRANS_VACTIVE_SHIFT            0
7553 #define _PCH_TRANS_VBLANK_A             0xe0010
7554 #define  TRANS_VBLANK_END_SHIFT         16
7555 #define  TRANS_VBLANK_START_SHIFT       0
7556 #define _PCH_TRANS_VSYNC_A              0xe0014
7557 #define  TRANS_VSYNC_END_SHIFT          16
7558 #define  TRANS_VSYNC_START_SHIFT        0
7559 #define _PCH_TRANS_VSYNCSHIFT_A         0xe0028
7560
7561 #define _PCH_TRANSA_DATA_M1     0xe0030
7562 #define _PCH_TRANSA_DATA_N1     0xe0034
7563 #define _PCH_TRANSA_DATA_M2     0xe0038
7564 #define _PCH_TRANSA_DATA_N2     0xe003c
7565 #define _PCH_TRANSA_LINK_M1     0xe0040
7566 #define _PCH_TRANSA_LINK_N1     0xe0044
7567 #define _PCH_TRANSA_LINK_M2     0xe0048
7568 #define _PCH_TRANSA_LINK_N2     0xe004c
7569
7570 /* Per-transcoder DIP controls (PCH) */
7571 #define _VIDEO_DIP_CTL_A         0xe0200
7572 #define _VIDEO_DIP_DATA_A        0xe0208
7573 #define _VIDEO_DIP_GCP_A         0xe0210
7574 #define  GCP_COLOR_INDICATION           (1 << 2)
7575 #define  GCP_DEFAULT_PHASE_ENABLE       (1 << 1)
7576 #define  GCP_AV_MUTE                    (1 << 0)
7577
7578 #define _VIDEO_DIP_CTL_B         0xe1200
7579 #define _VIDEO_DIP_DATA_B        0xe1208
7580 #define _VIDEO_DIP_GCP_B         0xe1210
7581
7582 #define TVIDEO_DIP_CTL(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
7583 #define TVIDEO_DIP_DATA(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
7584 #define TVIDEO_DIP_GCP(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
7585
7586 /* Per-transcoder DIP controls (VLV) */
7587 #define _VLV_VIDEO_DIP_CTL_A            (VLV_DISPLAY_BASE + 0x60200)
7588 #define _VLV_VIDEO_DIP_DATA_A           (VLV_DISPLAY_BASE + 0x60208)
7589 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_A   (VLV_DISPLAY_BASE + 0x60210)
7590
7591 #define _VLV_VIDEO_DIP_CTL_B            (VLV_DISPLAY_BASE + 0x61170)
7592 #define _VLV_VIDEO_DIP_DATA_B           (VLV_DISPLAY_BASE + 0x61174)
7593 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_B   (VLV_DISPLAY_BASE + 0x61178)
7594
7595 #define _CHV_VIDEO_DIP_CTL_C            (VLV_DISPLAY_BASE + 0x611f0)
7596 #define _CHV_VIDEO_DIP_DATA_C           (VLV_DISPLAY_BASE + 0x611f4)
7597 #define _CHV_VIDEO_DIP_GDCP_PAYLOAD_C   (VLV_DISPLAY_BASE + 0x611f8)
7598
7599 #define VLV_TVIDEO_DIP_CTL(pipe) \
7600         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_CTL_A, \
7601                _VLV_VIDEO_DIP_CTL_B, _CHV_VIDEO_DIP_CTL_C)
7602 #define VLV_TVIDEO_DIP_DATA(pipe) \
7603         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_DATA_A, \
7604                _VLV_VIDEO_DIP_DATA_B, _CHV_VIDEO_DIP_DATA_C)
7605 #define VLV_TVIDEO_DIP_GCP(pipe) \
7606         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_GDCP_PAYLOAD_A, \
7607                 _VLV_VIDEO_DIP_GDCP_PAYLOAD_B, _CHV_VIDEO_DIP_GDCP_PAYLOAD_C)
7608
7609 /* Haswell DIP controls */
7610
7611 #define _HSW_VIDEO_DIP_CTL_A            0x60200
7612 #define _HSW_VIDEO_DIP_AVI_DATA_A       0x60220
7613 #define _HSW_VIDEO_DIP_VS_DATA_A        0x60260
7614 #define _HSW_VIDEO_DIP_SPD_DATA_A       0x602A0
7615 #define _HSW_VIDEO_DIP_GMP_DATA_A       0x602E0
7616 #define _HSW_VIDEO_DIP_VSC_DATA_A       0x60320
7617 #define _HSW_VIDEO_DIP_AVI_ECC_A        0x60240
7618 #define _HSW_VIDEO_DIP_VS_ECC_A         0x60280
7619 #define _HSW_VIDEO_DIP_SPD_ECC_A        0x602C0
7620 #define _HSW_VIDEO_DIP_GMP_ECC_A        0x60300
7621 #define _HSW_VIDEO_DIP_VSC_ECC_A        0x60344
7622 #define _HSW_VIDEO_DIP_GCP_A            0x60210
7623
7624 #define _HSW_VIDEO_DIP_CTL_B            0x61200
7625 #define _HSW_VIDEO_DIP_AVI_DATA_B       0x61220
7626 #define _HSW_VIDEO_DIP_VS_DATA_B        0x61260
7627 #define _HSW_VIDEO_DIP_SPD_DATA_B       0x612A0
7628 #define _HSW_VIDEO_DIP_GMP_DATA_B       0x612E0
7629 #define _HSW_VIDEO_DIP_VSC_DATA_B       0x61320
7630 #define _HSW_VIDEO_DIP_BVI_ECC_B        0x61240
7631 #define _HSW_VIDEO_DIP_VS_ECC_B         0x61280
7632 #define _HSW_VIDEO_DIP_SPD_ECC_B        0x612C0
7633 #define _HSW_VIDEO_DIP_GMP_ECC_B        0x61300
7634 #define _HSW_VIDEO_DIP_VSC_ECC_B        0x61344
7635 #define _HSW_VIDEO_DIP_GCP_B            0x61210
7636
7637 #define HSW_TVIDEO_DIP_CTL(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_CTL_A)
7638 #define HSW_TVIDEO_DIP_AVI_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_AVI_DATA_A + (i) * 4)
7639 #define HSW_TVIDEO_DIP_VS_DATA(trans, i)        _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VS_DATA_A + (i) * 4)
7640 #define HSW_TVIDEO_DIP_SPD_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_SPD_DATA_A + (i) * 4)
7641 #define HSW_TVIDEO_DIP_GCP(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GCP_A)
7642 #define HSW_TVIDEO_DIP_VSC_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VSC_DATA_A + (i) * 4)
7643
7644 #define _HSW_STEREO_3D_CTL_A            0x70020
7645 #define   S3D_ENABLE                    (1<<31)
7646 #define _HSW_STEREO_3D_CTL_B            0x71020
7647
7648 #define HSW_STEREO_3D_CTL(trans)        _MMIO_PIPE2(trans, _HSW_STEREO_3D_CTL_A)
7649
7650 #define _PCH_TRANS_HTOTAL_B          0xe1000
7651 #define _PCH_TRANS_HBLANK_B          0xe1004
7652 #define _PCH_TRANS_HSYNC_B           0xe1008
7653 #define _PCH_TRANS_VTOTAL_B          0xe100c
7654 #define _PCH_TRANS_VBLANK_B          0xe1010
7655 #define _PCH_TRANS_VSYNC_B           0xe1014
7656 #define _PCH_TRANS_VSYNCSHIFT_B 0xe1028
7657
7658 #define PCH_TRANS_HTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HTOTAL_A, _PCH_TRANS_HTOTAL_B)
7659 #define PCH_TRANS_HBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HBLANK_A, _PCH_TRANS_HBLANK_B)
7660 #define PCH_TRANS_HSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_HSYNC_A, _PCH_TRANS_HSYNC_B)
7661 #define PCH_TRANS_VTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VTOTAL_A, _PCH_TRANS_VTOTAL_B)
7662 #define PCH_TRANS_VBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VBLANK_A, _PCH_TRANS_VBLANK_B)
7663 #define PCH_TRANS_VSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_VSYNC_A, _PCH_TRANS_VSYNC_B)
7664 #define PCH_TRANS_VSYNCSHIFT(pipe)      _MMIO_PIPE(pipe, _PCH_TRANS_VSYNCSHIFT_A, _PCH_TRANS_VSYNCSHIFT_B)
7665
7666 #define _PCH_TRANSB_DATA_M1     0xe1030
7667 #define _PCH_TRANSB_DATA_N1     0xe1034
7668 #define _PCH_TRANSB_DATA_M2     0xe1038
7669 #define _PCH_TRANSB_DATA_N2     0xe103c
7670 #define _PCH_TRANSB_LINK_M1     0xe1040
7671 #define _PCH_TRANSB_LINK_N1     0xe1044
7672 #define _PCH_TRANSB_LINK_M2     0xe1048
7673 #define _PCH_TRANSB_LINK_N2     0xe104c
7674
7675 #define PCH_TRANS_DATA_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M1, _PCH_TRANSB_DATA_M1)
7676 #define PCH_TRANS_DATA_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N1, _PCH_TRANSB_DATA_N1)
7677 #define PCH_TRANS_DATA_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M2, _PCH_TRANSB_DATA_M2)
7678 #define PCH_TRANS_DATA_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N2, _PCH_TRANSB_DATA_N2)
7679 #define PCH_TRANS_LINK_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M1, _PCH_TRANSB_LINK_M1)
7680 #define PCH_TRANS_LINK_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N1, _PCH_TRANSB_LINK_N1)
7681 #define PCH_TRANS_LINK_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M2, _PCH_TRANSB_LINK_M2)
7682 #define PCH_TRANS_LINK_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N2, _PCH_TRANSB_LINK_N2)
7683
7684 #define _PCH_TRANSACONF              0xf0008
7685 #define _PCH_TRANSBCONF              0xf1008
7686 #define PCH_TRANSCONF(pipe)     _MMIO_PIPE(pipe, _PCH_TRANSACONF, _PCH_TRANSBCONF)
7687 #define LPT_TRANSCONF           PCH_TRANSCONF(PIPE_A) /* lpt has only one transcoder */
7688 #define  TRANS_DISABLE          (0<<31)
7689 #define  TRANS_ENABLE           (1<<31)
7690 #define  TRANS_STATE_MASK       (1<<30)
7691 #define  TRANS_STATE_DISABLE    (0<<30)
7692 #define  TRANS_STATE_ENABLE     (1<<30)
7693 #define  TRANS_FSYNC_DELAY_HB1  (0<<27)
7694 #define  TRANS_FSYNC_DELAY_HB2  (1<<27)
7695 #define  TRANS_FSYNC_DELAY_HB3  (2<<27)
7696 #define  TRANS_FSYNC_DELAY_HB4  (3<<27)
7697 #define  TRANS_INTERLACE_MASK   (7<<21)
7698 #define  TRANS_PROGRESSIVE      (0<<21)
7699 #define  TRANS_INTERLACED       (3<<21)
7700 #define  TRANS_LEGACY_INTERLACED_ILK (2<<21)
7701 #define  TRANS_8BPC             (0<<5)
7702 #define  TRANS_10BPC            (1<<5)
7703 #define  TRANS_6BPC             (2<<5)
7704 #define  TRANS_12BPC            (3<<5)
7705
7706 #define _TRANSA_CHICKEN1         0xf0060
7707 #define _TRANSB_CHICKEN1         0xf1060
7708 #define TRANS_CHICKEN1(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN1, _TRANSB_CHICKEN1)
7709 #define  TRANS_CHICKEN1_HDMIUNIT_GC_DISABLE     (1<<10)
7710 #define  TRANS_CHICKEN1_DP0UNIT_GC_DISABLE      (1<<4)
7711 #define _TRANSA_CHICKEN2         0xf0064
7712 #define _TRANSB_CHICKEN2         0xf1064
7713 #define TRANS_CHICKEN2(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
7714 #define  TRANS_CHICKEN2_TIMING_OVERRIDE                 (1<<31)
7715 #define  TRANS_CHICKEN2_FDI_POLARITY_REVERSED           (1<<29)
7716 #define  TRANS_CHICKEN2_FRAME_START_DELAY_MASK          (3<<27)
7717 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_COUNTER      (1<<26)
7718 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_MODESWITCH   (1<<25)
7719
7720 #define SOUTH_CHICKEN1          _MMIO(0xc2000)
7721 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
7722 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
7723 #define  FDI_PHASE_SYNC_OVR(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
7724 #define  FDI_PHASE_SYNC_EN(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
7725 #define  FDI_BC_BIFURCATION_SELECT      (1 << 12)
7726 #define  CHASSIS_CLK_REQ_DURATION_MASK  (0xf << 8)
7727 #define  CHASSIS_CLK_REQ_DURATION(x)    ((x) << 8)
7728 #define  SPT_PWM_GRANULARITY            (1<<0)
7729 #define SOUTH_CHICKEN2          _MMIO(0xc2004)
7730 #define  FDI_MPHY_IOSFSB_RESET_STATUS   (1<<13)
7731 #define  FDI_MPHY_IOSFSB_RESET_CTL      (1<<12)
7732 #define  LPT_PWM_GRANULARITY            (1<<5)
7733 #define  DPLS_EDP_PPS_FIX_DIS           (1<<0)
7734
7735 #define _FDI_RXA_CHICKEN        0xc200c
7736 #define _FDI_RXB_CHICKEN        0xc2010
7737 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1<<1)
7738 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1<<0)
7739 #define FDI_RX_CHICKEN(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
7740
7741 #define SOUTH_DSPCLK_GATE_D     _MMIO(0xc2020)
7742 #define  PCH_GMBUSUNIT_CLOCK_GATE_DISABLE (1<<31)
7743 #define  PCH_DPLUNIT_CLOCK_GATE_DISABLE (1<<30)
7744 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1<<29)
7745 #define  PCH_CPUNIT_CLOCK_GATE_DISABLE (1<<14)
7746 #define  CNP_PWM_CGE_GATING_DISABLE (1<<13)
7747 #define  PCH_LP_PARTITION_LEVEL_DISABLE  (1<<12)
7748
7749 /* CPU: FDI_TX */
7750 #define _FDI_TXA_CTL            0x60100
7751 #define _FDI_TXB_CTL            0x61100
7752 #define FDI_TX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
7753 #define  FDI_TX_DISABLE         (0<<31)
7754 #define  FDI_TX_ENABLE          (1<<31)
7755 #define  FDI_LINK_TRAIN_PATTERN_1       (0<<28)
7756 #define  FDI_LINK_TRAIN_PATTERN_2       (1<<28)
7757 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2<<28)
7758 #define  FDI_LINK_TRAIN_NONE            (3<<28)
7759 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0<<25)
7760 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1<<25)
7761 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2<<25)
7762 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3<<25)
7763 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0<<22)
7764 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1<<22)
7765 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2<<22)
7766 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3<<22)
7767 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
7768    SNB has different settings. */
7769 /* SNB A-stepping */
7770 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
7771 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
7772 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
7773 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
7774 /* SNB B-stepping */
7775 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
7776 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
7777 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
7778 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
7779 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f<<22)
7780 #define  FDI_DP_PORT_WIDTH_SHIFT                19
7781 #define  FDI_DP_PORT_WIDTH_MASK                 (7 << FDI_DP_PORT_WIDTH_SHIFT)
7782 #define  FDI_DP_PORT_WIDTH(width)           (((width) - 1) << FDI_DP_PORT_WIDTH_SHIFT)
7783 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1<<18)
7784 /* Ironlake: hardwired to 1 */
7785 #define  FDI_TX_PLL_ENABLE              (1<<14)
7786
7787 /* Ivybridge has different bits for lolz */
7788 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0<<8)
7789 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1<<8)
7790 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2<<8)
7791 #define  FDI_LINK_TRAIN_NONE_IVB            (3<<8)
7792
7793 /* both Tx and Rx */
7794 #define  FDI_COMPOSITE_SYNC             (1<<11)
7795 #define  FDI_LINK_TRAIN_AUTO            (1<<10)
7796 #define  FDI_SCRAMBLING_ENABLE          (0<<7)
7797 #define  FDI_SCRAMBLING_DISABLE         (1<<7)
7798
7799 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
7800 #define _FDI_RXA_CTL             0xf000c
7801 #define _FDI_RXB_CTL             0xf100c
7802 #define FDI_RX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
7803 #define  FDI_RX_ENABLE          (1<<31)
7804 /* train, dp width same as FDI_TX */
7805 #define  FDI_FS_ERRC_ENABLE             (1<<27)
7806 #define  FDI_FE_ERRC_ENABLE             (1<<26)
7807 #define  FDI_RX_POLARITY_REVERSED_LPT   (1<<16)
7808 #define  FDI_8BPC                       (0<<16)
7809 #define  FDI_10BPC                      (1<<16)
7810 #define  FDI_6BPC                       (2<<16)
7811 #define  FDI_12BPC                      (3<<16)
7812 #define  FDI_RX_LINK_REVERSAL_OVERRIDE  (1<<15)
7813 #define  FDI_DMI_LINK_REVERSE_MASK      (1<<14)
7814 #define  FDI_RX_PLL_ENABLE              (1<<13)
7815 #define  FDI_FS_ERR_CORRECT_ENABLE      (1<<11)
7816 #define  FDI_FE_ERR_CORRECT_ENABLE      (1<<10)
7817 #define  FDI_FS_ERR_REPORT_ENABLE       (1<<9)
7818 #define  FDI_FE_ERR_REPORT_ENABLE       (1<<8)
7819 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1<<6)
7820 #define  FDI_PCDCLK                     (1<<4)
7821 /* CPT */
7822 #define  FDI_AUTO_TRAINING                      (1<<10)
7823 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0<<8)
7824 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1<<8)
7825 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2<<8)
7826 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3<<8)
7827 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3<<8)
7828
7829 #define _FDI_RXA_MISC                   0xf0010
7830 #define _FDI_RXB_MISC                   0xf1010
7831 #define  FDI_RX_PWRDN_LANE1_MASK        (3<<26)
7832 #define  FDI_RX_PWRDN_LANE1_VAL(x)      ((x)<<26)
7833 #define  FDI_RX_PWRDN_LANE0_MASK        (3<<24)
7834 #define  FDI_RX_PWRDN_LANE0_VAL(x)      ((x)<<24)
7835 #define  FDI_RX_TP1_TO_TP2_48           (2<<20)
7836 #define  FDI_RX_TP1_TO_TP2_64           (3<<20)
7837 #define  FDI_RX_FDI_DELAY_90            (0x90<<0)
7838 #define FDI_RX_MISC(pipe)       _MMIO_PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
7839
7840 #define _FDI_RXA_TUSIZE1        0xf0030
7841 #define _FDI_RXA_TUSIZE2        0xf0038
7842 #define _FDI_RXB_TUSIZE1        0xf1030
7843 #define _FDI_RXB_TUSIZE2        0xf1038
7844 #define FDI_RX_TUSIZE1(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
7845 #define FDI_RX_TUSIZE2(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
7846
7847 /* FDI_RX interrupt register format */
7848 #define FDI_RX_INTER_LANE_ALIGN         (1<<10)
7849 #define FDI_RX_SYMBOL_LOCK              (1<<9) /* train 2 */
7850 #define FDI_RX_BIT_LOCK                 (1<<8) /* train 1 */
7851 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1<<7)
7852 #define FDI_RX_FS_CODE_ERR              (1<<6)
7853 #define FDI_RX_FE_CODE_ERR              (1<<5)
7854 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1<<4)
7855 #define FDI_RX_HDCP_LINK_FAIL           (1<<3)
7856 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1<<2)
7857 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1<<1)
7858 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1<<0)
7859
7860 #define _FDI_RXA_IIR            0xf0014
7861 #define _FDI_RXA_IMR            0xf0018
7862 #define _FDI_RXB_IIR            0xf1014
7863 #define _FDI_RXB_IMR            0xf1018
7864 #define FDI_RX_IIR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
7865 #define FDI_RX_IMR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
7866
7867 #define FDI_PLL_CTL_1           _MMIO(0xfe000)
7868 #define FDI_PLL_CTL_2           _MMIO(0xfe004)
7869
7870 #define PCH_LVDS        _MMIO(0xe1180)
7871 #define  LVDS_DETECTED  (1 << 1)
7872
7873 #define _PCH_DP_B               0xe4100
7874 #define PCH_DP_B                _MMIO(_PCH_DP_B)
7875 #define _PCH_DPB_AUX_CH_CTL     0xe4110
7876 #define _PCH_DPB_AUX_CH_DATA1   0xe4114
7877 #define _PCH_DPB_AUX_CH_DATA2   0xe4118
7878 #define _PCH_DPB_AUX_CH_DATA3   0xe411c
7879 #define _PCH_DPB_AUX_CH_DATA4   0xe4120
7880 #define _PCH_DPB_AUX_CH_DATA5   0xe4124
7881
7882 #define _PCH_DP_C               0xe4200
7883 #define PCH_DP_C                _MMIO(_PCH_DP_C)
7884 #define _PCH_DPC_AUX_CH_CTL     0xe4210
7885 #define _PCH_DPC_AUX_CH_DATA1   0xe4214
7886 #define _PCH_DPC_AUX_CH_DATA2   0xe4218
7887 #define _PCH_DPC_AUX_CH_DATA3   0xe421c
7888 #define _PCH_DPC_AUX_CH_DATA4   0xe4220
7889 #define _PCH_DPC_AUX_CH_DATA5   0xe4224
7890
7891 #define _PCH_DP_D               0xe4300
7892 #define PCH_DP_D                _MMIO(_PCH_DP_D)
7893 #define _PCH_DPD_AUX_CH_CTL     0xe4310
7894 #define _PCH_DPD_AUX_CH_DATA1   0xe4314
7895 #define _PCH_DPD_AUX_CH_DATA2   0xe4318
7896 #define _PCH_DPD_AUX_CH_DATA3   0xe431c
7897 #define _PCH_DPD_AUX_CH_DATA4   0xe4320
7898 #define _PCH_DPD_AUX_CH_DATA5   0xe4324
7899
7900 #define PCH_DP_AUX_CH_CTL(aux_ch)               _MMIO_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_CTL, _PCH_DPC_AUX_CH_CTL)
7901 #define PCH_DP_AUX_CH_DATA(aux_ch, i)   _MMIO(_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_DATA1, _PCH_DPC_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
7902
7903 /* CPT */
7904 #define  PORT_TRANS_A_SEL_CPT   0
7905 #define  PORT_TRANS_B_SEL_CPT   (1<<29)
7906 #define  PORT_TRANS_C_SEL_CPT   (2<<29)
7907 #define  PORT_TRANS_SEL_MASK    (3<<29)
7908 #define  PORT_TRANS_SEL_CPT(pipe)       ((pipe) << 29)
7909 #define  PORT_TO_PIPE(val)      (((val) & (1<<30)) >> 30)
7910 #define  PORT_TO_PIPE_CPT(val)  (((val) & PORT_TRANS_SEL_MASK) >> 29)
7911 #define  SDVO_PORT_TO_PIPE_CHV(val)     (((val) & (3<<24)) >> 24)
7912 #define  DP_PORT_TO_PIPE_CHV(val)       (((val) & (3<<16)) >> 16)
7913
7914 #define _TRANS_DP_CTL_A         0xe0300
7915 #define _TRANS_DP_CTL_B         0xe1300
7916 #define _TRANS_DP_CTL_C         0xe2300
7917 #define TRANS_DP_CTL(pipe)      _MMIO_PIPE(pipe, _TRANS_DP_CTL_A, _TRANS_DP_CTL_B)
7918 #define  TRANS_DP_OUTPUT_ENABLE (1<<31)
7919 #define  TRANS_DP_PORT_SEL_B    (0<<29)
7920 #define  TRANS_DP_PORT_SEL_C    (1<<29)
7921 #define  TRANS_DP_PORT_SEL_D    (2<<29)
7922 #define  TRANS_DP_PORT_SEL_NONE (3<<29)
7923 #define  TRANS_DP_PORT_SEL_MASK (3<<29)
7924 #define  TRANS_DP_PIPE_TO_PORT(val)     ((((val) & TRANS_DP_PORT_SEL_MASK) >> 29) + PORT_B)
7925 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
7926 #define  TRANS_DP_ENH_FRAMING   (1<<18)
7927 #define  TRANS_DP_8BPC          (0<<9)
7928 #define  TRANS_DP_10BPC         (1<<9)
7929 #define  TRANS_DP_6BPC          (2<<9)
7930 #define  TRANS_DP_12BPC         (3<<9)
7931 #define  TRANS_DP_BPC_MASK      (3<<9)
7932 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1<<4)
7933 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
7934 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1<<3)
7935 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
7936 #define  TRANS_DP_SYNC_MASK     (3<<3)
7937
7938 /* SNB eDP training params */
7939 /* SNB A-stepping */
7940 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
7941 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
7942 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
7943 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
7944 /* SNB B-stepping */
7945 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0<<22)
7946 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1<<22)
7947 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a<<22)
7948 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39<<22)
7949 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38<<22)
7950 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f<<22)
7951
7952 /* IVB */
7953 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 <<22)
7954 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a <<22)
7955 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f <<22)
7956 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 <<22)
7957 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 <<22)
7958 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 <<22)
7959 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x3e <<22)
7960
7961 /* legacy values */
7962 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 <<22)
7963 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 <<22)
7964 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 <<22)
7965 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 <<22)
7966 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 <<22)
7967
7968 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f<<22)
7969
7970 #define  VLV_PMWGICZ                            _MMIO(0x1300a4)
7971
7972 #define  RC6_LOCATION                           _MMIO(0xD40)
7973 #define    RC6_CTX_IN_DRAM                      (1 << 0)
7974 #define  RC6_CTX_BASE                           _MMIO(0xD48)
7975 #define    RC6_CTX_BASE_MASK                    0xFFFFFFF0
7976 #define  PWRCTX_MAXCNT_RCSUNIT                  _MMIO(0x2054)
7977 #define  PWRCTX_MAXCNT_VCSUNIT0                 _MMIO(0x12054)
7978 #define  PWRCTX_MAXCNT_BCSUNIT                  _MMIO(0x22054)
7979 #define  PWRCTX_MAXCNT_VECSUNIT                 _MMIO(0x1A054)
7980 #define  PWRCTX_MAXCNT_VCSUNIT1                 _MMIO(0x1C054)
7981 #define    IDLE_TIME_MASK                       0xFFFFF
7982 #define  FORCEWAKE                              _MMIO(0xA18C)
7983 #define  FORCEWAKE_VLV                          _MMIO(0x1300b0)
7984 #define  FORCEWAKE_ACK_VLV                      _MMIO(0x1300b4)
7985 #define  FORCEWAKE_MEDIA_VLV                    _MMIO(0x1300b8)
7986 #define  FORCEWAKE_ACK_MEDIA_VLV                _MMIO(0x1300bc)
7987 #define  FORCEWAKE_ACK_HSW                      _MMIO(0x130044)
7988 #define  FORCEWAKE_ACK                          _MMIO(0x130090)
7989 #define  VLV_GTLC_WAKE_CTRL                     _MMIO(0x130090)
7990 #define   VLV_GTLC_RENDER_CTX_EXISTS            (1 << 25)
7991 #define   VLV_GTLC_MEDIA_CTX_EXISTS             (1 << 24)
7992 #define   VLV_GTLC_ALLOWWAKEREQ                 (1 << 0)
7993
7994 #define  VLV_GTLC_PW_STATUS                     _MMIO(0x130094)
7995 #define   VLV_GTLC_ALLOWWAKEACK                 (1 << 0)
7996 #define   VLV_GTLC_ALLOWWAKEERR                 (1 << 1)
7997 #define   VLV_GTLC_PW_MEDIA_STATUS_MASK         (1 << 5)
7998 #define   VLV_GTLC_PW_RENDER_STATUS_MASK        (1 << 7)
7999 #define  FORCEWAKE_MT                           _MMIO(0xa188) /* multi-threaded */
8000 #define  FORCEWAKE_MEDIA_GEN9                   _MMIO(0xa270)
8001 #define  FORCEWAKE_MEDIA_VDBOX_GEN11(n)         _MMIO(0xa540 + (n) * 4)
8002 #define  FORCEWAKE_MEDIA_VEBOX_GEN11(n)         _MMIO(0xa560 + (n) * 4)
8003 #define  FORCEWAKE_RENDER_GEN9                  _MMIO(0xa278)
8004 #define  FORCEWAKE_BLITTER_GEN9                 _MMIO(0xa188)
8005 #define  FORCEWAKE_ACK_MEDIA_GEN9               _MMIO(0x0D88)
8006 #define  FORCEWAKE_ACK_MEDIA_VDBOX_GEN11(n)     _MMIO(0x0D50 + (n) * 4)
8007 #define  FORCEWAKE_ACK_MEDIA_VEBOX_GEN11(n)     _MMIO(0x0D70 + (n) * 4)
8008 #define  FORCEWAKE_ACK_RENDER_GEN9              _MMIO(0x0D84)
8009 #define  FORCEWAKE_ACK_BLITTER_GEN9             _MMIO(0x130044)
8010 #define   FORCEWAKE_KERNEL                      BIT(0)
8011 #define   FORCEWAKE_USER                        BIT(1)
8012 #define   FORCEWAKE_KERNEL_FALLBACK             BIT(15)
8013 #define  FORCEWAKE_MT_ACK                       _MMIO(0x130040)
8014 #define  ECOBUS                                 _MMIO(0xa180)
8015 #define    FORCEWAKE_MT_ENABLE                  (1<<5)
8016 #define  VLV_SPAREG2H                           _MMIO(0xA194)
8017 #define  GEN9_PWRGT_DOMAIN_STATUS               _MMIO(0xA2A0)
8018 #define   GEN9_PWRGT_MEDIA_STATUS_MASK          (1 << 0)
8019 #define   GEN9_PWRGT_RENDER_STATUS_MASK         (1 << 1)
8020
8021 #define  GTFIFODBG                              _MMIO(0x120000)
8022 #define    GT_FIFO_SBDEDICATE_FREE_ENTRY_CHV    (0x1f << 20)
8023 #define    GT_FIFO_FREE_ENTRIES_CHV             (0x7f << 13)
8024 #define    GT_FIFO_SBDROPERR                    (1<<6)
8025 #define    GT_FIFO_BLOBDROPERR                  (1<<5)
8026 #define    GT_FIFO_SB_READ_ABORTERR             (1<<4)
8027 #define    GT_FIFO_DROPERR                      (1<<3)
8028 #define    GT_FIFO_OVFERR                       (1<<2)
8029 #define    GT_FIFO_IAWRERR                      (1<<1)
8030 #define    GT_FIFO_IARDERR                      (1<<0)
8031
8032 #define  GTFIFOCTL                              _MMIO(0x120008)
8033 #define    GT_FIFO_FREE_ENTRIES_MASK            0x7f
8034 #define    GT_FIFO_NUM_RESERVED_ENTRIES         20
8035 #define    GT_FIFO_CTL_BLOCK_ALL_POLICY_STALL   (1 << 12)
8036 #define    GT_FIFO_CTL_RC6_POLICY_STALL         (1 << 11)
8037
8038 #define  HSW_IDICR                              _MMIO(0x9008)
8039 #define    IDIHASHMSK(x)                        (((x) & 0x3f) << 16)
8040 #define  HSW_EDRAM_CAP                          _MMIO(0x120010)
8041 #define    EDRAM_ENABLED                        0x1
8042 #define    EDRAM_NUM_BANKS(cap)                 (((cap) >> 1) & 0xf)
8043 #define    EDRAM_WAYS_IDX(cap)                  (((cap) >> 5) & 0x7)
8044 #define    EDRAM_SETS_IDX(cap)                  (((cap) >> 8) & 0x3)
8045
8046 #define GEN6_UCGCTL1                            _MMIO(0x9400)
8047 # define GEN6_GAMUNIT_CLOCK_GATE_DISABLE                (1 << 22)
8048 # define GEN6_EU_TCUNIT_CLOCK_GATE_DISABLE              (1 << 16)
8049 # define GEN6_BLBUNIT_CLOCK_GATE_DISABLE                (1 << 5)
8050 # define GEN6_CSUNIT_CLOCK_GATE_DISABLE                 (1 << 7)
8051
8052 #define GEN6_UCGCTL2                            _MMIO(0x9404)
8053 # define GEN6_VFUNIT_CLOCK_GATE_DISABLE                 (1 << 31)
8054 # define GEN7_VDSUNIT_CLOCK_GATE_DISABLE                (1 << 30)
8055 # define GEN7_TDLUNIT_CLOCK_GATE_DISABLE                (1 << 22)
8056 # define GEN6_RCZUNIT_CLOCK_GATE_DISABLE                (1 << 13)
8057 # define GEN6_RCPBUNIT_CLOCK_GATE_DISABLE               (1 << 12)
8058 # define GEN6_RCCUNIT_CLOCK_GATE_DISABLE                (1 << 11)
8059
8060 #define GEN6_UCGCTL3                            _MMIO(0x9408)
8061 # define GEN6_OACSUNIT_CLOCK_GATE_DISABLE               (1 << 20)
8062
8063 #define GEN7_UCGCTL4                            _MMIO(0x940c)
8064 #define  GEN7_L3BANK2X_CLOCK_GATE_DISABLE       (1<<25)
8065 #define  GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE      (1<<14)
8066
8067 #define GEN6_RCGCTL1                            _MMIO(0x9410)
8068 #define GEN6_RCGCTL2                            _MMIO(0x9414)
8069 #define GEN6_RSTCTL                             _MMIO(0x9420)
8070
8071 #define GEN8_UCGCTL6                            _MMIO(0x9430)
8072 #define   GEN8_GAPSUNIT_CLOCK_GATE_DISABLE      (1<<24)
8073 #define   GEN8_SDEUNIT_CLOCK_GATE_DISABLE       (1<<14)
8074 #define   GEN8_HDCUNIT_CLOCK_GATE_DISABLE_HDCREQ (1<<28)
8075
8076 #define GEN6_GFXPAUSE                           _MMIO(0xA000)
8077 #define GEN6_RPNSWREQ                           _MMIO(0xA008)
8078 #define   GEN6_TURBO_DISABLE                    (1<<31)
8079 #define   GEN6_FREQUENCY(x)                     ((x)<<25)
8080 #define   HSW_FREQUENCY(x)                      ((x)<<24)
8081 #define   GEN9_FREQUENCY(x)                     ((x)<<23)
8082 #define   GEN6_OFFSET(x)                        ((x)<<19)
8083 #define   GEN6_AGGRESSIVE_TURBO                 (0<<15)
8084 #define GEN6_RC_VIDEO_FREQ                      _MMIO(0xA00C)
8085 #define GEN6_RC_CONTROL                         _MMIO(0xA090)
8086 #define   GEN6_RC_CTL_RC6pp_ENABLE              (1<<16)
8087 #define   GEN6_RC_CTL_RC6p_ENABLE               (1<<17)
8088 #define   GEN6_RC_CTL_RC6_ENABLE                (1<<18)
8089 #define   GEN6_RC_CTL_RC1e_ENABLE               (1<<20)
8090 #define   GEN6_RC_CTL_RC7_ENABLE                (1<<22)
8091 #define   VLV_RC_CTL_CTX_RST_PARALLEL           (1<<24)
8092 #define   GEN7_RC_CTL_TO_MODE                   (1<<28)
8093 #define   GEN6_RC_CTL_EI_MODE(x)                ((x)<<27)
8094 #define   GEN6_RC_CTL_HW_ENABLE                 (1<<31)
8095 #define GEN6_RP_DOWN_TIMEOUT                    _MMIO(0xA010)
8096 #define GEN6_RP_INTERRUPT_LIMITS                _MMIO(0xA014)
8097 #define GEN6_RPSTAT1                            _MMIO(0xA01C)
8098 #define   GEN6_CAGF_SHIFT                       8
8099 #define   HSW_CAGF_SHIFT                        7
8100 #define   GEN9_CAGF_SHIFT                       23
8101 #define   GEN6_CAGF_MASK                        (0x7f << GEN6_CAGF_SHIFT)
8102 #define   HSW_CAGF_MASK                         (0x7f << HSW_CAGF_SHIFT)
8103 #define   GEN9_CAGF_MASK                        (0x1ff << GEN9_CAGF_SHIFT)
8104 #define GEN6_RP_CONTROL                         _MMIO(0xA024)
8105 #define   GEN6_RP_MEDIA_TURBO                   (1<<11)
8106 #define   GEN6_RP_MEDIA_MODE_MASK               (3<<9)
8107 #define   GEN6_RP_MEDIA_HW_TURBO_MODE           (3<<9)
8108 #define   GEN6_RP_MEDIA_HW_NORMAL_MODE          (2<<9)
8109 #define   GEN6_RP_MEDIA_HW_MODE                 (1<<9)
8110 #define   GEN6_RP_MEDIA_SW_MODE                 (0<<9)
8111 #define   GEN6_RP_MEDIA_IS_GFX                  (1<<8)
8112 #define   GEN6_RP_ENABLE                        (1<<7)
8113 #define   GEN6_RP_UP_IDLE_MIN                   (0x1<<3)
8114 #define   GEN6_RP_UP_BUSY_AVG                   (0x2<<3)
8115 #define   GEN6_RP_UP_BUSY_CONT                  (0x4<<3)
8116 #define   GEN6_RP_DOWN_IDLE_AVG                 (0x2<<0)
8117 #define   GEN6_RP_DOWN_IDLE_CONT                (0x1<<0)
8118 #define GEN6_RP_UP_THRESHOLD                    _MMIO(0xA02C)
8119 #define GEN6_RP_DOWN_THRESHOLD                  _MMIO(0xA030)
8120 #define GEN6_RP_CUR_UP_EI                       _MMIO(0xA050)
8121 #define   GEN6_RP_EI_MASK                       0xffffff
8122 #define   GEN6_CURICONT_MASK                    GEN6_RP_EI_MASK
8123 #define GEN6_RP_CUR_UP                          _MMIO(0xA054)
8124 #define   GEN6_CURBSYTAVG_MASK                  GEN6_RP_EI_MASK
8125 #define GEN6_RP_PREV_UP                         _MMIO(0xA058)
8126 #define GEN6_RP_CUR_DOWN_EI                     _MMIO(0xA05C)
8127 #define   GEN6_CURIAVG_MASK                     GEN6_RP_EI_MASK
8128 #define GEN6_RP_CUR_DOWN                        _MMIO(0xA060)
8129 #define GEN6_RP_PREV_DOWN                       _MMIO(0xA064)
8130 #define GEN6_RP_UP_EI                           _MMIO(0xA068)
8131 #define GEN6_RP_DOWN_EI                         _MMIO(0xA06C)
8132 #define GEN6_RP_IDLE_HYSTERSIS                  _MMIO(0xA070)
8133 #define GEN6_RPDEUHWTC                          _MMIO(0xA080)
8134 #define GEN6_RPDEUC                             _MMIO(0xA084)
8135 #define GEN6_RPDEUCSW                           _MMIO(0xA088)
8136 #define GEN6_RC_STATE                           _MMIO(0xA094)
8137 #define   RC_SW_TARGET_STATE_SHIFT              16
8138 #define   RC_SW_TARGET_STATE_MASK               (7 << RC_SW_TARGET_STATE_SHIFT)
8139 #define GEN6_RC1_WAKE_RATE_LIMIT                _MMIO(0xA098)
8140 #define GEN6_RC6_WAKE_RATE_LIMIT                _MMIO(0xA09C)
8141 #define GEN6_RC6pp_WAKE_RATE_LIMIT              _MMIO(0xA0A0)
8142 #define GEN10_MEDIA_WAKE_RATE_LIMIT             _MMIO(0xA0A0)
8143 #define GEN6_RC_EVALUATION_INTERVAL             _MMIO(0xA0A8)
8144 #define GEN6_RC_IDLE_HYSTERSIS                  _MMIO(0xA0AC)
8145 #define GEN6_RC_SLEEP                           _MMIO(0xA0B0)
8146 #define GEN6_RCUBMABDTMR                        _MMIO(0xA0B0)
8147 #define GEN6_RC1e_THRESHOLD                     _MMIO(0xA0B4)
8148 #define GEN6_RC6_THRESHOLD                      _MMIO(0xA0B8)
8149 #define GEN6_RC6p_THRESHOLD                     _MMIO(0xA0BC)
8150 #define VLV_RCEDATA                             _MMIO(0xA0BC)
8151 #define GEN6_RC6pp_THRESHOLD                    _MMIO(0xA0C0)
8152 #define GEN6_PMINTRMSK                          _MMIO(0xA168)
8153 #define   GEN8_PMINTR_DISABLE_REDIRECT_TO_GUC   (1<<31)
8154 #define   ARAT_EXPIRED_INTRMSK                  (1<<9)
8155 #define GEN8_MISC_CTRL0                         _MMIO(0xA180)
8156 #define VLV_PWRDWNUPCTL                         _MMIO(0xA294)
8157 #define GEN9_MEDIA_PG_IDLE_HYSTERESIS           _MMIO(0xA0C4)
8158 #define GEN9_RENDER_PG_IDLE_HYSTERESIS          _MMIO(0xA0C8)
8159 #define GEN9_PG_ENABLE                          _MMIO(0xA210)
8160 #define GEN9_RENDER_PG_ENABLE                   (1<<0)
8161 #define GEN9_MEDIA_PG_ENABLE                    (1<<1)
8162 #define GEN8_PUSHBUS_CONTROL                    _MMIO(0xA248)
8163 #define GEN8_PUSHBUS_ENABLE                     _MMIO(0xA250)
8164 #define GEN8_PUSHBUS_SHIFT                      _MMIO(0xA25C)
8165
8166 #define VLV_CHICKEN_3                           _MMIO(VLV_DISPLAY_BASE + 0x7040C)
8167 #define  PIXEL_OVERLAP_CNT_MASK                 (3 << 30)
8168 #define  PIXEL_OVERLAP_CNT_SHIFT                30
8169
8170 #define GEN6_PMISR                              _MMIO(0x44020)
8171 #define GEN6_PMIMR                              _MMIO(0x44024) /* rps_lock */
8172 #define GEN6_PMIIR                              _MMIO(0x44028)
8173 #define GEN6_PMIER                              _MMIO(0x4402C)
8174 #define  GEN6_PM_MBOX_EVENT                     (1<<25)
8175 #define  GEN6_PM_THERMAL_EVENT                  (1<<24)
8176 #define  GEN6_PM_RP_DOWN_TIMEOUT                (1<<6)
8177 #define  GEN6_PM_RP_UP_THRESHOLD                (1<<5)
8178 #define  GEN6_PM_RP_DOWN_THRESHOLD              (1<<4)
8179 #define  GEN6_PM_RP_UP_EI_EXPIRED               (1<<2)
8180 #define  GEN6_PM_RP_DOWN_EI_EXPIRED             (1<<1)
8181 #define  GEN6_PM_RPS_EVENTS                     (GEN6_PM_RP_UP_THRESHOLD | \
8182                                                  GEN6_PM_RP_DOWN_THRESHOLD | \
8183                                                  GEN6_PM_RP_DOWN_TIMEOUT)
8184
8185 #define GEN7_GT_SCRATCH(i)                      _MMIO(0x4F100 + (i) * 4)
8186 #define GEN7_GT_SCRATCH_REG_NUM                 8
8187
8188 #define VLV_GTLC_SURVIVABILITY_REG              _MMIO(0x130098)
8189 #define VLV_GFX_CLK_STATUS_BIT                  (1<<3)
8190 #define VLV_GFX_CLK_FORCE_ON_BIT                (1<<2)
8191
8192 #define GEN6_GT_GFX_RC6_LOCKED                  _MMIO(0x138104)
8193 #define VLV_COUNTER_CONTROL                     _MMIO(0x138104)
8194 #define   VLV_COUNT_RANGE_HIGH                  (1<<15)
8195 #define   VLV_MEDIA_RC0_COUNT_EN                (1<<5)
8196 #define   VLV_RENDER_RC0_COUNT_EN               (1<<4)
8197 #define   VLV_MEDIA_RC6_COUNT_EN                (1<<1)
8198 #define   VLV_RENDER_RC6_COUNT_EN               (1<<0)
8199 #define GEN6_GT_GFX_RC6                         _MMIO(0x138108)
8200 #define VLV_GT_RENDER_RC6                       _MMIO(0x138108)
8201 #define VLV_GT_MEDIA_RC6                        _MMIO(0x13810C)
8202
8203 #define GEN6_GT_GFX_RC6p                        _MMIO(0x13810C)
8204 #define GEN6_GT_GFX_RC6pp                       _MMIO(0x138110)
8205 #define VLV_RENDER_C0_COUNT                     _MMIO(0x138118)
8206 #define VLV_MEDIA_C0_COUNT                      _MMIO(0x13811C)
8207
8208 #define GEN6_PCODE_MAILBOX                      _MMIO(0x138124)
8209 #define   GEN6_PCODE_READY                      (1<<31)
8210 #define   GEN6_PCODE_ERROR_MASK                 0xFF
8211 #define     GEN6_PCODE_SUCCESS                  0x0
8212 #define     GEN6_PCODE_ILLEGAL_CMD              0x1
8213 #define     GEN6_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x2
8214 #define     GEN6_PCODE_TIMEOUT                  0x3
8215 #define     GEN6_PCODE_UNIMPLEMENTED_CMD        0xFF
8216 #define     GEN7_PCODE_TIMEOUT                  0x2
8217 #define     GEN7_PCODE_ILLEGAL_DATA             0x3
8218 #define     GEN7_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x10
8219 #define   GEN6_PCODE_WRITE_RC6VIDS              0x4
8220 #define   GEN6_PCODE_READ_RC6VIDS               0x5
8221 #define     GEN6_ENCODE_RC6_VID(mv)             (((mv) - 245) / 5)
8222 #define     GEN6_DECODE_RC6_VID(vids)           (((vids) * 5) + 245)
8223 #define   BDW_PCODE_DISPLAY_FREQ_CHANGE_REQ     0x18
8224 #define   GEN9_PCODE_READ_MEM_LATENCY           0x6
8225 #define     GEN9_MEM_LATENCY_LEVEL_MASK         0xFF
8226 #define     GEN9_MEM_LATENCY_LEVEL_1_5_SHIFT    8
8227 #define     GEN9_MEM_LATENCY_LEVEL_2_6_SHIFT    16
8228 #define     GEN9_MEM_LATENCY_LEVEL_3_7_SHIFT    24
8229 #define   SKL_PCODE_LOAD_HDCP_KEYS              0x5
8230 #define   SKL_PCODE_CDCLK_CONTROL               0x7
8231 #define     SKL_CDCLK_PREPARE_FOR_CHANGE        0x3
8232 #define     SKL_CDCLK_READY_FOR_CHANGE          0x1
8233 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
8234 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
8235 #define   GEN6_READ_OC_PARAMS                   0xc
8236 #define   GEN6_PCODE_READ_D_COMP                0x10
8237 #define   GEN6_PCODE_WRITE_D_COMP               0x11
8238 #define   HSW_PCODE_DE_WRITE_FREQ_REQ           0x17
8239 #define   DISPLAY_IPS_CONTROL                   0x19
8240             /* See also IPS_CTL */
8241 #define     IPS_PCODE_CONTROL                   (1 << 30)
8242 #define   HSW_PCODE_DYNAMIC_DUTY_CYCLE_CONTROL  0x1A
8243 #define   GEN9_PCODE_SAGV_CONTROL               0x21
8244 #define     GEN9_SAGV_DISABLE                   0x0
8245 #define     GEN9_SAGV_IS_DISABLED               0x1
8246 #define     GEN9_SAGV_ENABLE                    0x3
8247 #define GEN6_PCODE_DATA                         _MMIO(0x138128)
8248 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
8249 #define   GEN6_PCODE_FREQ_RING_RATIO_SHIFT      16
8250 #define GEN6_PCODE_DATA1                        _MMIO(0x13812C)
8251
8252 #define GEN6_GT_CORE_STATUS             _MMIO(0x138060)
8253 #define   GEN6_CORE_CPD_STATE_MASK      (7<<4)
8254 #define   GEN6_RCn_MASK                 7
8255 #define   GEN6_RC0                      0
8256 #define   GEN6_RC3                      2
8257 #define   GEN6_RC6                      3
8258 #define   GEN6_RC7                      4
8259
8260 #define GEN8_GT_SLICE_INFO              _MMIO(0x138064)
8261 #define   GEN8_LSLICESTAT_MASK          0x7
8262
8263 #define CHV_POWER_SS0_SIG1              _MMIO(0xa720)
8264 #define CHV_POWER_SS1_SIG1              _MMIO(0xa728)
8265 #define   CHV_SS_PG_ENABLE              (1<<1)
8266 #define   CHV_EU08_PG_ENABLE            (1<<9)
8267 #define   CHV_EU19_PG_ENABLE            (1<<17)
8268 #define   CHV_EU210_PG_ENABLE           (1<<25)
8269
8270 #define CHV_POWER_SS0_SIG2              _MMIO(0xa724)
8271 #define CHV_POWER_SS1_SIG2              _MMIO(0xa72c)
8272 #define   CHV_EU311_PG_ENABLE           (1<<1)
8273
8274 #define GEN9_SLICE_PGCTL_ACK(slice)     _MMIO(0x804c + (slice)*0x4)
8275 #define GEN10_SLICE_PGCTL_ACK(slice)    _MMIO(0x804c + ((slice) / 3) * 0x34 + \
8276                                               ((slice) % 3) * 0x4)
8277 #define   GEN9_PGCTL_SLICE_ACK          (1 << 0)
8278 #define   GEN9_PGCTL_SS_ACK(subslice)   (1 << (2 + (subslice)*2))
8279 #define   GEN10_PGCTL_VALID_SS_MASK(slice) ((slice) == 0 ? 0x7F : 0x1F)
8280
8281 #define GEN9_SS01_EU_PGCTL_ACK(slice)   _MMIO(0x805c + (slice)*0x8)
8282 #define GEN10_SS01_EU_PGCTL_ACK(slice)  _MMIO(0x805c + ((slice) / 3) * 0x30 + \
8283                                               ((slice) % 3) * 0x8)
8284 #define GEN9_SS23_EU_PGCTL_ACK(slice)   _MMIO(0x8060 + (slice)*0x8)
8285 #define GEN10_SS23_EU_PGCTL_ACK(slice)  _MMIO(0x8060 + ((slice) / 3) * 0x30 + \
8286                                               ((slice) % 3) * 0x8)
8287 #define   GEN9_PGCTL_SSA_EU08_ACK       (1 << 0)
8288 #define   GEN9_PGCTL_SSA_EU19_ACK       (1 << 2)
8289 #define   GEN9_PGCTL_SSA_EU210_ACK      (1 << 4)
8290 #define   GEN9_PGCTL_SSA_EU311_ACK      (1 << 6)
8291 #define   GEN9_PGCTL_SSB_EU08_ACK       (1 << 8)
8292 #define   GEN9_PGCTL_SSB_EU19_ACK       (1 << 10)
8293 #define   GEN9_PGCTL_SSB_EU210_ACK      (1 << 12)
8294 #define   GEN9_PGCTL_SSB_EU311_ACK      (1 << 14)
8295
8296 #define GEN7_MISCCPCTL                          _MMIO(0x9424)
8297 #define   GEN7_DOP_CLOCK_GATE_ENABLE            (1<<0)
8298 #define   GEN8_DOP_CLOCK_GATE_CFCLK_ENABLE      (1<<2)
8299 #define   GEN8_DOP_CLOCK_GATE_GUC_ENABLE        (1<<4)
8300 #define   GEN8_DOP_CLOCK_GATE_MEDIA_ENABLE     (1<<6)
8301
8302 #define GEN8_GARBCNTL                   _MMIO(0xB004)
8303 #define   GEN9_GAPS_TSV_CREDIT_DISABLE  (1<<7)
8304
8305 /* IVYBRIDGE DPF */
8306 #define GEN7_L3CDERRST1(slice)          _MMIO(0xB008 + (slice) * 0x200) /* L3CD Error Status 1 */
8307 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff<<14)
8308 #define   GEN7_PARITY_ERROR_VALID       (1<<13)
8309 #define   GEN7_L3CDERRST1_BANK_MASK     (3<<11)
8310 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7<<8)
8311 #define GEN7_PARITY_ERROR_ROW(reg) \
8312                 ((reg & GEN7_L3CDERRST1_ROW_MASK) >> 14)
8313 #define GEN7_PARITY_ERROR_BANK(reg) \
8314                 ((reg & GEN7_L3CDERRST1_BANK_MASK) >> 11)
8315 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
8316                 ((reg & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
8317 #define   GEN7_L3CDERRST1_ENABLE        (1<<7)
8318
8319 #define GEN7_L3LOG(slice, i)            _MMIO(0xB070 + (slice) * 0x200 + (i) * 4)
8320 #define GEN7_L3LOG_SIZE                 0x80
8321
8322 #define GEN7_HALF_SLICE_CHICKEN1        _MMIO(0xe100) /* IVB GT1 + VLV */
8323 #define GEN7_HALF_SLICE_CHICKEN1_GT2    _MMIO(0xf100)
8324 #define   GEN7_MAX_PS_THREAD_DEP                (8<<12)
8325 #define   GEN7_SINGLE_SUBSCAN_DISPATCH_ENABLE   (1<<10)
8326 #define   GEN7_SBE_SS_CACHE_DISPATCH_PORT_SHARING_DISABLE       (1<<4)
8327 #define   GEN7_PSD_SINGLE_PORT_DISPATCH_ENABLE  (1<<3)
8328
8329 #define GEN9_HALF_SLICE_CHICKEN5        _MMIO(0xe188)
8330 #define   GEN9_DG_MIRROR_FIX_ENABLE     (1<<5)
8331 #define   GEN9_CCS_TLB_PREFETCH_ENABLE  (1<<3)
8332
8333 #define GEN8_ROW_CHICKEN                _MMIO(0xe4f0)
8334 #define   FLOW_CONTROL_ENABLE           (1<<15)
8335 #define   PARTIAL_INSTRUCTION_SHOOTDOWN_DISABLE (1<<8)
8336 #define   STALL_DOP_GATING_DISABLE              (1<<5)
8337 #define   THROTTLE_12_5                         (7<<2)
8338 #define   DISABLE_EARLY_EOT                     (1<<1)
8339
8340 #define GEN7_ROW_CHICKEN2               _MMIO(0xe4f4)
8341 #define GEN7_ROW_CHICKEN2_GT2           _MMIO(0xf4f4)
8342 #define   DOP_CLOCK_GATING_DISABLE      (1<<0)
8343 #define   PUSH_CONSTANT_DEREF_DISABLE   (1<<8)
8344
8345 #define HSW_ROW_CHICKEN3                _MMIO(0xe49c)
8346 #define  HSW_ROW_CHICKEN3_L3_GLOBAL_ATOMICS_DISABLE    (1 << 6)
8347
8348 #define HALF_SLICE_CHICKEN2             _MMIO(0xe180)
8349 #define   GEN8_ST_PO_DISABLE            (1<<13)
8350
8351 #define HALF_SLICE_CHICKEN3             _MMIO(0xe184)
8352 #define   HSW_SAMPLE_C_PERFORMANCE      (1<<9)
8353 #define   GEN8_CENTROID_PIXEL_OPT_DIS   (1<<8)
8354 #define   GEN9_DISABLE_OCL_OOB_SUPPRESS_LOGIC   (1<<5)
8355 #define   CNL_FAST_ANISO_L1_BANKING_FIX (1<<4)
8356 #define   GEN8_SAMPLER_POWER_BYPASS_DIS (1<<1)
8357
8358 #define GEN9_HALF_SLICE_CHICKEN7        _MMIO(0xe194)
8359 #define   GEN9_SAMPLER_HASH_COMPRESSED_READ_ADDR        (1<<8)
8360 #define   GEN9_ENABLE_YV12_BUGFIX       (1<<4)
8361 #define   GEN9_ENABLE_GPGPU_PREEMPTION  (1<<2)
8362
8363 /* Audio */
8364 #define G4X_AUD_VID_DID                 _MMIO(dev_priv->info.display_mmio_offset + 0x62020)
8365 #define   INTEL_AUDIO_DEVCL             0x808629FB
8366 #define   INTEL_AUDIO_DEVBLC            0x80862801
8367 #define   INTEL_AUDIO_DEVCTG            0x80862802
8368
8369 #define G4X_AUD_CNTL_ST                 _MMIO(0x620B4)
8370 #define   G4X_ELDV_DEVCL_DEVBLC         (1 << 13)
8371 #define   G4X_ELDV_DEVCTG               (1 << 14)
8372 #define   G4X_ELD_ADDR_MASK             (0xf << 5)
8373 #define   G4X_ELD_ACK                   (1 << 4)
8374 #define G4X_HDMIW_HDMIEDID              _MMIO(0x6210C)
8375
8376 #define _IBX_HDMIW_HDMIEDID_A           0xE2050
8377 #define _IBX_HDMIW_HDMIEDID_B           0xE2150
8378 #define IBX_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _IBX_HDMIW_HDMIEDID_A, \
8379                                                   _IBX_HDMIW_HDMIEDID_B)
8380 #define _IBX_AUD_CNTL_ST_A              0xE20B4
8381 #define _IBX_AUD_CNTL_ST_B              0xE21B4
8382 #define IBX_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _IBX_AUD_CNTL_ST_A, \
8383                                                   _IBX_AUD_CNTL_ST_B)
8384 #define   IBX_ELD_BUFFER_SIZE_MASK      (0x1f << 10)
8385 #define   IBX_ELD_ADDRESS_MASK          (0x1f << 5)
8386 #define   IBX_ELD_ACK                   (1 << 4)
8387 #define IBX_AUD_CNTL_ST2                _MMIO(0xE20C0)
8388 #define   IBX_CP_READY(port)            ((1 << 1) << (((port) - 1) * 4))
8389 #define   IBX_ELD_VALID(port)           ((1 << 0) << (((port) - 1) * 4))
8390
8391 #define _CPT_HDMIW_HDMIEDID_A           0xE5050
8392 #define _CPT_HDMIW_HDMIEDID_B           0xE5150
8393 #define CPT_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _CPT_HDMIW_HDMIEDID_A, _CPT_HDMIW_HDMIEDID_B)
8394 #define _CPT_AUD_CNTL_ST_A              0xE50B4
8395 #define _CPT_AUD_CNTL_ST_B              0xE51B4
8396 #define CPT_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _CPT_AUD_CNTL_ST_A, _CPT_AUD_CNTL_ST_B)
8397 #define CPT_AUD_CNTRL_ST2               _MMIO(0xE50C0)
8398
8399 #define _VLV_HDMIW_HDMIEDID_A           (VLV_DISPLAY_BASE + 0x62050)
8400 #define _VLV_HDMIW_HDMIEDID_B           (VLV_DISPLAY_BASE + 0x62150)
8401 #define VLV_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _VLV_HDMIW_HDMIEDID_A, _VLV_HDMIW_HDMIEDID_B)
8402 #define _VLV_AUD_CNTL_ST_A              (VLV_DISPLAY_BASE + 0x620B4)
8403 #define _VLV_AUD_CNTL_ST_B              (VLV_DISPLAY_BASE + 0x621B4)
8404 #define VLV_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _VLV_AUD_CNTL_ST_A, _VLV_AUD_CNTL_ST_B)
8405 #define VLV_AUD_CNTL_ST2                _MMIO(VLV_DISPLAY_BASE + 0x620C0)
8406
8407 /* These are the 4 32-bit write offset registers for each stream
8408  * output buffer.  It determines the offset from the
8409  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
8410  */
8411 #define GEN7_SO_WRITE_OFFSET(n)         _MMIO(0x5280 + (n) * 4)
8412
8413 #define _IBX_AUD_CONFIG_A               0xe2000
8414 #define _IBX_AUD_CONFIG_B               0xe2100
8415 #define IBX_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _IBX_AUD_CONFIG_A, _IBX_AUD_CONFIG_B)
8416 #define _CPT_AUD_CONFIG_A               0xe5000
8417 #define _CPT_AUD_CONFIG_B               0xe5100
8418 #define CPT_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _CPT_AUD_CONFIG_A, _CPT_AUD_CONFIG_B)
8419 #define _VLV_AUD_CONFIG_A               (VLV_DISPLAY_BASE + 0x62000)
8420 #define _VLV_AUD_CONFIG_B               (VLV_DISPLAY_BASE + 0x62100)
8421 #define VLV_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _VLV_AUD_CONFIG_A, _VLV_AUD_CONFIG_B)
8422
8423 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
8424 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
8425 #define   AUD_CONFIG_UPPER_N_SHIFT              20
8426 #define   AUD_CONFIG_UPPER_N_MASK               (0xff << 20)
8427 #define   AUD_CONFIG_LOWER_N_SHIFT              4
8428 #define   AUD_CONFIG_LOWER_N_MASK               (0xfff << 4)
8429 #define   AUD_CONFIG_N_MASK                     (AUD_CONFIG_UPPER_N_MASK | AUD_CONFIG_LOWER_N_MASK)
8430 #define   AUD_CONFIG_N(n) \
8431         (((((n) >> 12) & 0xff) << AUD_CONFIG_UPPER_N_SHIFT) |   \
8432          (((n) & 0xfff) << AUD_CONFIG_LOWER_N_SHIFT))
8433 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
8434 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_MASK      (0xf << 16)
8435 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25175     (0 << 16)
8436 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25200     (1 << 16)
8437 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27000     (2 << 16)
8438 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27027     (3 << 16)
8439 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54000     (4 << 16)
8440 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54054     (5 << 16)
8441 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74176     (6 << 16)
8442 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74250     (7 << 16)
8443 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148352    (8 << 16)
8444 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148500    (9 << 16)
8445 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
8446
8447 /* HSW Audio */
8448 #define _HSW_AUD_CONFIG_A               0x65000
8449 #define _HSW_AUD_CONFIG_B               0x65100
8450 #define HSW_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _HSW_AUD_CONFIG_A, _HSW_AUD_CONFIG_B)
8451
8452 #define _HSW_AUD_MISC_CTRL_A            0x65010
8453 #define _HSW_AUD_MISC_CTRL_B            0x65110
8454 #define HSW_AUD_MISC_CTRL(pipe)         _MMIO_PIPE(pipe, _HSW_AUD_MISC_CTRL_A, _HSW_AUD_MISC_CTRL_B)
8455
8456 #define _HSW_AUD_M_CTS_ENABLE_A         0x65028
8457 #define _HSW_AUD_M_CTS_ENABLE_B         0x65128
8458 #define HSW_AUD_M_CTS_ENABLE(pipe)      _MMIO_PIPE(pipe, _HSW_AUD_M_CTS_ENABLE_A, _HSW_AUD_M_CTS_ENABLE_B)
8459 #define   AUD_M_CTS_M_VALUE_INDEX       (1 << 21)
8460 #define   AUD_M_CTS_M_PROG_ENABLE       (1 << 20)
8461 #define   AUD_CONFIG_M_MASK             0xfffff
8462
8463 #define _HSW_AUD_DIP_ELD_CTRL_ST_A      0x650b4
8464 #define _HSW_AUD_DIP_ELD_CTRL_ST_B      0x651b4
8465 #define HSW_AUD_DIP_ELD_CTRL(pipe)      _MMIO_PIPE(pipe, _HSW_AUD_DIP_ELD_CTRL_ST_A, _HSW_AUD_DIP_ELD_CTRL_ST_B)
8466
8467 /* Audio Digital Converter */
8468 #define _HSW_AUD_DIG_CNVT_1             0x65080
8469 #define _HSW_AUD_DIG_CNVT_2             0x65180
8470 #define AUD_DIG_CNVT(pipe)              _MMIO_PIPE(pipe, _HSW_AUD_DIG_CNVT_1, _HSW_AUD_DIG_CNVT_2)
8471 #define DIP_PORT_SEL_MASK               0x3
8472
8473 #define _HSW_AUD_EDID_DATA_A            0x65050
8474 #define _HSW_AUD_EDID_DATA_B            0x65150
8475 #define HSW_AUD_EDID_DATA(pipe)         _MMIO_PIPE(pipe, _HSW_AUD_EDID_DATA_A, _HSW_AUD_EDID_DATA_B)
8476
8477 #define HSW_AUD_PIPE_CONV_CFG           _MMIO(0x6507c)
8478 #define HSW_AUD_PIN_ELD_CP_VLD          _MMIO(0x650c0)
8479 #define   AUDIO_INACTIVE(trans)         ((1 << 3) << ((trans) * 4))
8480 #define   AUDIO_OUTPUT_ENABLE(trans)    ((1 << 2) << ((trans) * 4))
8481 #define   AUDIO_CP_READY(trans)         ((1 << 1) << ((trans) * 4))
8482 #define   AUDIO_ELD_VALID(trans)        ((1 << 0) << ((trans) * 4))
8483
8484 #define HSW_AUD_CHICKENBIT                      _MMIO(0x65f10)
8485 #define   SKL_AUD_CODEC_WAKE_SIGNAL             (1 << 15)
8486
8487 /* HSW Power Wells */
8488 #define _HSW_PWR_WELL_CTL1                      0x45400
8489 #define _HSW_PWR_WELL_CTL2                      0x45404
8490 #define _HSW_PWR_WELL_CTL3                      0x45408
8491 #define _HSW_PWR_WELL_CTL4                      0x4540C
8492
8493 /*
8494  * Each power well control register contains up to 16 (request, status) HW
8495  * flag tuples. The register index and HW flag shift is determined by the
8496  * power well ID (see i915_power_well_id). There are 4 possible sources of
8497  * power well requests each source having its own set of control registers:
8498  * BIOS, DRIVER, KVMR, DEBUG.
8499  */
8500 #define _HSW_PW_REG_IDX(pw)                     ((pw) >> 4)
8501 #define _HSW_PW_SHIFT(pw)                       (((pw) & 0xf) * 2)
8502 /* TODO: Add all PWR_WELL_CTL registers below for new platforms */
8503 #define HSW_PWR_WELL_CTL_BIOS(pw)       _MMIO(_PICK(_HSW_PW_REG_IDX(pw),       \
8504                                                     _HSW_PWR_WELL_CTL1))
8505 #define HSW_PWR_WELL_CTL_DRIVER(pw)     _MMIO(_PICK(_HSW_PW_REG_IDX(pw),       \
8506                                                     _HSW_PWR_WELL_CTL2))
8507 #define HSW_PWR_WELL_CTL_KVMR           _MMIO(_HSW_PWR_WELL_CTL3)
8508 #define HSW_PWR_WELL_CTL_DEBUG(pw)      _MMIO(_PICK(_HSW_PW_REG_IDX(pw),       \
8509                                                     _HSW_PWR_WELL_CTL4))
8510
8511 #define   HSW_PWR_WELL_CTL_REQ(pw)              (1 << (_HSW_PW_SHIFT(pw) + 1))
8512 #define   HSW_PWR_WELL_CTL_STATE(pw)            (1 << _HSW_PW_SHIFT(pw))
8513 #define HSW_PWR_WELL_CTL5                       _MMIO(0x45410)
8514 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1<<31)
8515 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1<<20)
8516 #define   HSW_PWR_WELL_FORCE_ON                 (1<<19)
8517 #define HSW_PWR_WELL_CTL6                       _MMIO(0x45414)
8518
8519 /* SKL Fuse Status */
8520 enum skl_power_gate {
8521         SKL_PG0,
8522         SKL_PG1,
8523         SKL_PG2,
8524 };
8525
8526 #define SKL_FUSE_STATUS                         _MMIO(0x42000)
8527 #define  SKL_FUSE_DOWNLOAD_STATUS               (1<<31)
8528 /* PG0 (HW control->no power well ID), PG1..PG2 (SKL_DISP_PW1..SKL_DISP_PW2) */
8529 #define  SKL_PW_TO_PG(pw)                       ((pw) - SKL_DISP_PW_1 + SKL_PG1)
8530 #define  SKL_FUSE_PG_DIST_STATUS(pg)            (1 << (27 - (pg)))
8531
8532 #define _CNL_AUX_REG_IDX(pw)            ((pw) - 9)
8533 #define _CNL_AUX_ANAOVRD1_B             0x162250
8534 #define _CNL_AUX_ANAOVRD1_C             0x162210
8535 #define _CNL_AUX_ANAOVRD1_D             0x1622D0
8536 #define _CNL_AUX_ANAOVRD1_F             0x162A90
8537 #define CNL_AUX_ANAOVRD1(pw)            _MMIO(_PICK(_CNL_AUX_REG_IDX(pw), \
8538                                                     _CNL_AUX_ANAOVRD1_B, \
8539                                                     _CNL_AUX_ANAOVRD1_C, \
8540                                                     _CNL_AUX_ANAOVRD1_D, \
8541                                                     _CNL_AUX_ANAOVRD1_F))
8542 #define   CNL_AUX_ANAOVRD1_ENABLE       (1<<16)
8543 #define   CNL_AUX_ANAOVRD1_LDO_BYPASS   (1<<23)
8544
8545 /* HDCP Key Registers */
8546 #define HDCP_KEY_CONF                   _MMIO(0x66c00)
8547 #define  HDCP_AKSV_SEND_TRIGGER         BIT(31)
8548 #define  HDCP_CLEAR_KEYS_TRIGGER        BIT(30)
8549 #define  HDCP_KEY_LOAD_TRIGGER          BIT(8)
8550 #define HDCP_KEY_STATUS                 _MMIO(0x66c04)
8551 #define  HDCP_FUSE_IN_PROGRESS          BIT(7)
8552 #define  HDCP_FUSE_ERROR                BIT(6)
8553 #define  HDCP_FUSE_DONE                 BIT(5)
8554 #define  HDCP_KEY_LOAD_STATUS           BIT(1)
8555 #define  HDCP_KEY_LOAD_DONE             BIT(0)
8556 #define HDCP_AKSV_LO                    _MMIO(0x66c10)
8557 #define HDCP_AKSV_HI                    _MMIO(0x66c14)
8558
8559 /* HDCP Repeater Registers */
8560 #define HDCP_REP_CTL                    _MMIO(0x66d00)
8561 #define  HDCP_DDIB_REP_PRESENT          BIT(30)
8562 #define  HDCP_DDIA_REP_PRESENT          BIT(29)
8563 #define  HDCP_DDIC_REP_PRESENT          BIT(28)
8564 #define  HDCP_DDID_REP_PRESENT          BIT(27)
8565 #define  HDCP_DDIF_REP_PRESENT          BIT(26)
8566 #define  HDCP_DDIE_REP_PRESENT          BIT(25)
8567 #define  HDCP_DDIB_SHA1_M0              (1 << 20)
8568 #define  HDCP_DDIA_SHA1_M0              (2 << 20)
8569 #define  HDCP_DDIC_SHA1_M0              (3 << 20)
8570 #define  HDCP_DDID_SHA1_M0              (4 << 20)
8571 #define  HDCP_DDIF_SHA1_M0              (5 << 20)
8572 #define  HDCP_DDIE_SHA1_M0              (6 << 20) /* Bspec says 5? */
8573 #define  HDCP_SHA1_BUSY                 BIT(16)
8574 #define  HDCP_SHA1_READY                BIT(17)
8575 #define  HDCP_SHA1_COMPLETE             BIT(18)
8576 #define  HDCP_SHA1_V_MATCH              BIT(19)
8577 #define  HDCP_SHA1_TEXT_32              (1 << 1)
8578 #define  HDCP_SHA1_COMPLETE_HASH        (2 << 1)
8579 #define  HDCP_SHA1_TEXT_24              (4 << 1)
8580 #define  HDCP_SHA1_TEXT_16              (5 << 1)
8581 #define  HDCP_SHA1_TEXT_8               (6 << 1)
8582 #define  HDCP_SHA1_TEXT_0               (7 << 1)
8583 #define HDCP_SHA_V_PRIME_H0             _MMIO(0x66d04)
8584 #define HDCP_SHA_V_PRIME_H1             _MMIO(0x66d08)
8585 #define HDCP_SHA_V_PRIME_H2             _MMIO(0x66d0C)
8586 #define HDCP_SHA_V_PRIME_H3             _MMIO(0x66d10)
8587 #define HDCP_SHA_V_PRIME_H4             _MMIO(0x66d14)
8588 #define HDCP_SHA_V_PRIME(h)             _MMIO((0x66d04 + h * 4))
8589 #define HDCP_SHA_TEXT                   _MMIO(0x66d18)
8590
8591 /* HDCP Auth Registers */
8592 #define _PORTA_HDCP_AUTHENC             0x66800
8593 #define _PORTB_HDCP_AUTHENC             0x66500
8594 #define _PORTC_HDCP_AUTHENC             0x66600
8595 #define _PORTD_HDCP_AUTHENC             0x66700
8596 #define _PORTE_HDCP_AUTHENC             0x66A00
8597 #define _PORTF_HDCP_AUTHENC             0x66900
8598 #define _PORT_HDCP_AUTHENC(port, x)     _MMIO(_PICK(port, \
8599                                           _PORTA_HDCP_AUTHENC, \
8600                                           _PORTB_HDCP_AUTHENC, \
8601                                           _PORTC_HDCP_AUTHENC, \
8602                                           _PORTD_HDCP_AUTHENC, \
8603                                           _PORTE_HDCP_AUTHENC, \
8604                                           _PORTF_HDCP_AUTHENC) + x)
8605 #define PORT_HDCP_CONF(port)            _PORT_HDCP_AUTHENC(port, 0x0)
8606 #define  HDCP_CONF_CAPTURE_AN           BIT(0)
8607 #define  HDCP_CONF_AUTH_AND_ENC         (BIT(1) | BIT(0))
8608 #define PORT_HDCP_ANINIT(port)          _PORT_HDCP_AUTHENC(port, 0x4)
8609 #define PORT_HDCP_ANLO(port)            _PORT_HDCP_AUTHENC(port, 0x8)
8610 #define PORT_HDCP_ANHI(port)            _PORT_HDCP_AUTHENC(port, 0xC)
8611 #define PORT_HDCP_BKSVLO(port)          _PORT_HDCP_AUTHENC(port, 0x10)
8612 #define PORT_HDCP_BKSVHI(port)          _PORT_HDCP_AUTHENC(port, 0x14)
8613 #define PORT_HDCP_RPRIME(port)          _PORT_HDCP_AUTHENC(port, 0x18)
8614 #define PORT_HDCP_STATUS(port)          _PORT_HDCP_AUTHENC(port, 0x1C)
8615 #define  HDCP_STATUS_STREAM_A_ENC       BIT(31)
8616 #define  HDCP_STATUS_STREAM_B_ENC       BIT(30)
8617 #define  HDCP_STATUS_STREAM_C_ENC       BIT(29)
8618 #define  HDCP_STATUS_STREAM_D_ENC       BIT(28)
8619 #define  HDCP_STATUS_AUTH               BIT(21)
8620 #define  HDCP_STATUS_ENC                BIT(20)
8621 #define  HDCP_STATUS_RI_MATCH           BIT(19)
8622 #define  HDCP_STATUS_R0_READY           BIT(18)
8623 #define  HDCP_STATUS_AN_READY           BIT(17)
8624 #define  HDCP_STATUS_CIPHER             BIT(16)
8625 #define  HDCP_STATUS_FRAME_CNT(x)       ((x >> 8) & 0xff)
8626
8627 /* Per-pipe DDI Function Control */
8628 #define _TRANS_DDI_FUNC_CTL_A           0x60400
8629 #define _TRANS_DDI_FUNC_CTL_B           0x61400
8630 #define _TRANS_DDI_FUNC_CTL_C           0x62400
8631 #define _TRANS_DDI_FUNC_CTL_EDP         0x6F400
8632 #define TRANS_DDI_FUNC_CTL(tran) _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL_A)
8633
8634 #define  TRANS_DDI_FUNC_ENABLE          (1<<31)
8635 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
8636 #define  TRANS_DDI_PORT_MASK            (7<<28)
8637 #define  TRANS_DDI_PORT_SHIFT           28
8638 #define  TRANS_DDI_SELECT_PORT(x)       ((x)<<28)
8639 #define  TRANS_DDI_PORT_NONE            (0<<28)
8640 #define  TRANS_DDI_MODE_SELECT_MASK     (7<<24)
8641 #define  TRANS_DDI_MODE_SELECT_HDMI     (0<<24)
8642 #define  TRANS_DDI_MODE_SELECT_DVI      (1<<24)
8643 #define  TRANS_DDI_MODE_SELECT_DP_SST   (2<<24)
8644 #define  TRANS_DDI_MODE_SELECT_DP_MST   (3<<24)
8645 #define  TRANS_DDI_MODE_SELECT_FDI      (4<<24)
8646 #define  TRANS_DDI_BPC_MASK             (7<<20)
8647 #define  TRANS_DDI_BPC_8                (0<<20)
8648 #define  TRANS_DDI_BPC_10               (1<<20)
8649 #define  TRANS_DDI_BPC_6                (2<<20)
8650 #define  TRANS_DDI_BPC_12               (3<<20)
8651 #define  TRANS_DDI_PVSYNC               (1<<17)
8652 #define  TRANS_DDI_PHSYNC               (1<<16)
8653 #define  TRANS_DDI_EDP_INPUT_MASK       (7<<12)
8654 #define  TRANS_DDI_EDP_INPUT_A_ON       (0<<12)
8655 #define  TRANS_DDI_EDP_INPUT_A_ONOFF    (4<<12)
8656 #define  TRANS_DDI_EDP_INPUT_B_ONOFF    (5<<12)
8657 #define  TRANS_DDI_EDP_INPUT_C_ONOFF    (6<<12)
8658 #define  TRANS_DDI_HDCP_SIGNALLING      (1<<9)
8659 #define  TRANS_DDI_DP_VC_PAYLOAD_ALLOC  (1<<8)
8660 #define  TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE (1<<7)
8661 #define  TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ (1<<6)
8662 #define  TRANS_DDI_BFI_ENABLE           (1<<4)
8663 #define  TRANS_DDI_HIGH_TMDS_CHAR_RATE  (1<<4)
8664 #define  TRANS_DDI_HDMI_SCRAMBLING      (1<<0)
8665 #define  TRANS_DDI_HDMI_SCRAMBLING_MASK (TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE \
8666                                         | TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ \
8667                                         | TRANS_DDI_HDMI_SCRAMBLING)
8668
8669 /* DisplayPort Transport Control */
8670 #define _DP_TP_CTL_A                    0x64040
8671 #define _DP_TP_CTL_B                    0x64140
8672 #define DP_TP_CTL(port) _MMIO_PORT(port, _DP_TP_CTL_A, _DP_TP_CTL_B)
8673 #define  DP_TP_CTL_ENABLE                       (1<<31)
8674 #define  DP_TP_CTL_MODE_SST                     (0<<27)
8675 #define  DP_TP_CTL_MODE_MST                     (1<<27)
8676 #define  DP_TP_CTL_FORCE_ACT                    (1<<25)
8677 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1<<18)
8678 #define  DP_TP_CTL_FDI_AUTOTRAIN                (1<<15)
8679 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7<<8)
8680 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0<<8)
8681 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1<<8)
8682 #define  DP_TP_CTL_LINK_TRAIN_PAT3              (4<<8)
8683 #define  DP_TP_CTL_LINK_TRAIN_IDLE              (2<<8)
8684 #define  DP_TP_CTL_LINK_TRAIN_NORMAL            (3<<8)
8685 #define  DP_TP_CTL_SCRAMBLE_DISABLE             (1<<7)
8686
8687 /* DisplayPort Transport Status */
8688 #define _DP_TP_STATUS_A                 0x64044
8689 #define _DP_TP_STATUS_B                 0x64144
8690 #define DP_TP_STATUS(port) _MMIO_PORT(port, _DP_TP_STATUS_A, _DP_TP_STATUS_B)
8691 #define  DP_TP_STATUS_IDLE_DONE                 (1<<25)
8692 #define  DP_TP_STATUS_ACT_SENT                  (1<<24)
8693 #define  DP_TP_STATUS_MODE_STATUS_MST           (1<<23)
8694 #define  DP_TP_STATUS_AUTOTRAIN_DONE            (1<<12)
8695 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC2       (3 << 8)
8696 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC1       (3 << 4)
8697 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC0       (3 << 0)
8698
8699 /* DDI Buffer Control */
8700 #define _DDI_BUF_CTL_A                          0x64000
8701 #define _DDI_BUF_CTL_B                          0x64100
8702 #define DDI_BUF_CTL(port) _MMIO_PORT(port, _DDI_BUF_CTL_A, _DDI_BUF_CTL_B)
8703 #define  DDI_BUF_CTL_ENABLE                     (1<<31)
8704 #define  DDI_BUF_TRANS_SELECT(n)        ((n) << 24)
8705 #define  DDI_BUF_EMP_MASK                       (0xf<<24)
8706 #define  DDI_BUF_PORT_REVERSAL                  (1<<16)
8707 #define  DDI_BUF_IS_IDLE                        (1<<7)
8708 #define  DDI_A_4_LANES                          (1<<4)
8709 #define  DDI_PORT_WIDTH(width)                  (((width) - 1) << 1)
8710 #define  DDI_PORT_WIDTH_MASK                    (7 << 1)
8711 #define  DDI_PORT_WIDTH_SHIFT                   1
8712 #define  DDI_INIT_DISPLAY_DETECTED              (1<<0)
8713
8714 /* DDI Buffer Translations */
8715 #define _DDI_BUF_TRANS_A                0x64E00
8716 #define _DDI_BUF_TRANS_B                0x64E60
8717 #define DDI_BUF_TRANS_LO(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8)
8718 #define  DDI_BUF_BALANCE_LEG_ENABLE     (1 << 31)
8719 #define DDI_BUF_TRANS_HI(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8 + 4)
8720
8721 /* Sideband Interface (SBI) is programmed indirectly, via
8722  * SBI_ADDR, which contains the register offset; and SBI_DATA,
8723  * which contains the payload */
8724 #define SBI_ADDR                        _MMIO(0xC6000)
8725 #define SBI_DATA                        _MMIO(0xC6004)
8726 #define SBI_CTL_STAT                    _MMIO(0xC6008)
8727 #define  SBI_CTL_DEST_ICLK              (0x0<<16)
8728 #define  SBI_CTL_DEST_MPHY              (0x1<<16)
8729 #define  SBI_CTL_OP_IORD                (0x2<<8)
8730 #define  SBI_CTL_OP_IOWR                (0x3<<8)
8731 #define  SBI_CTL_OP_CRRD                (0x6<<8)
8732 #define  SBI_CTL_OP_CRWR                (0x7<<8)
8733 #define  SBI_RESPONSE_FAIL              (0x1<<1)
8734 #define  SBI_RESPONSE_SUCCESS           (0x0<<1)
8735 #define  SBI_BUSY                       (0x1<<0)
8736 #define  SBI_READY                      (0x0<<0)
8737
8738 /* SBI offsets */
8739 #define  SBI_SSCDIVINTPHASE                     0x0200
8740 #define  SBI_SSCDIVINTPHASE6                    0x0600
8741 #define   SBI_SSCDIVINTPHASE_DIVSEL_SHIFT       1
8742 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        (0x7f<<1)
8743 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x)<<1)
8744 #define   SBI_SSCDIVINTPHASE_INCVAL_SHIFT       8
8745 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        (0x7f<<8)
8746 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x)<<8)
8747 #define   SBI_SSCDIVINTPHASE_DIR(x)             ((x)<<15)
8748 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1<<0)
8749 #define  SBI_SSCDITHPHASE                       0x0204
8750 #define  SBI_SSCCTL                             0x020c
8751 #define  SBI_SSCCTL6                            0x060C
8752 #define   SBI_SSCCTL_PATHALT                    (1<<3)
8753 #define   SBI_SSCCTL_DISABLE                    (1<<0)
8754 #define  SBI_SSCAUXDIV6                         0x0610
8755 #define   SBI_SSCAUXDIV_FINALDIV2SEL_SHIFT      4
8756 #define   SBI_SSCAUXDIV_FINALDIV2SEL_MASK       (1<<4)
8757 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x)<<4)
8758 #define  SBI_DBUFF0                             0x2a00
8759 #define  SBI_GEN0                               0x1f00
8760 #define   SBI_GEN0_CFG_BUFFENABLE_DISABLE       (1<<0)
8761
8762 /* LPT PIXCLK_GATE */
8763 #define PIXCLK_GATE                     _MMIO(0xC6020)
8764 #define  PIXCLK_GATE_UNGATE             (1<<0)
8765 #define  PIXCLK_GATE_GATE               (0<<0)
8766
8767 /* SPLL */
8768 #define SPLL_CTL                        _MMIO(0x46020)
8769 #define  SPLL_PLL_ENABLE                (1<<31)
8770 #define  SPLL_PLL_SSC                   (1<<28)
8771 #define  SPLL_PLL_NON_SSC               (2<<28)
8772 #define  SPLL_PLL_LCPLL                 (3<<28)
8773 #define  SPLL_PLL_REF_MASK              (3<<28)
8774 #define  SPLL_PLL_FREQ_810MHz           (0<<26)
8775 #define  SPLL_PLL_FREQ_1350MHz          (1<<26)
8776 #define  SPLL_PLL_FREQ_2700MHz          (2<<26)
8777 #define  SPLL_PLL_FREQ_MASK             (3<<26)
8778
8779 /* WRPLL */
8780 #define _WRPLL_CTL1                     0x46040
8781 #define _WRPLL_CTL2                     0x46060
8782 #define WRPLL_CTL(pll)                  _MMIO_PIPE(pll, _WRPLL_CTL1, _WRPLL_CTL2)
8783 #define  WRPLL_PLL_ENABLE               (1<<31)
8784 #define  WRPLL_PLL_SSC                  (1<<28)
8785 #define  WRPLL_PLL_NON_SSC              (2<<28)
8786 #define  WRPLL_PLL_LCPLL                (3<<28)
8787 #define  WRPLL_PLL_REF_MASK             (3<<28)
8788 /* WRPLL divider programming */
8789 #define  WRPLL_DIVIDER_REFERENCE(x)     ((x)<<0)
8790 #define  WRPLL_DIVIDER_REF_MASK         (0xff)
8791 #define  WRPLL_DIVIDER_POST(x)          ((x)<<8)
8792 #define  WRPLL_DIVIDER_POST_MASK        (0x3f<<8)
8793 #define  WRPLL_DIVIDER_POST_SHIFT       8
8794 #define  WRPLL_DIVIDER_FEEDBACK(x)      ((x)<<16)
8795 #define  WRPLL_DIVIDER_FB_SHIFT         16
8796 #define  WRPLL_DIVIDER_FB_MASK          (0xff<<16)
8797
8798 /* Port clock selection */
8799 #define _PORT_CLK_SEL_A                 0x46100
8800 #define _PORT_CLK_SEL_B                 0x46104
8801 #define PORT_CLK_SEL(port) _MMIO_PORT(port, _PORT_CLK_SEL_A, _PORT_CLK_SEL_B)
8802 #define  PORT_CLK_SEL_LCPLL_2700        (0<<29)
8803 #define  PORT_CLK_SEL_LCPLL_1350        (1<<29)
8804 #define  PORT_CLK_SEL_LCPLL_810         (2<<29)
8805 #define  PORT_CLK_SEL_SPLL              (3<<29)
8806 #define  PORT_CLK_SEL_WRPLL(pll)        (((pll)+4)<<29)
8807 #define  PORT_CLK_SEL_WRPLL1            (4<<29)
8808 #define  PORT_CLK_SEL_WRPLL2            (5<<29)
8809 #define  PORT_CLK_SEL_NONE              (7<<29)
8810 #define  PORT_CLK_SEL_MASK              (7<<29)
8811
8812 /* Transcoder clock selection */
8813 #define _TRANS_CLK_SEL_A                0x46140
8814 #define _TRANS_CLK_SEL_B                0x46144
8815 #define TRANS_CLK_SEL(tran) _MMIO_TRANS(tran, _TRANS_CLK_SEL_A, _TRANS_CLK_SEL_B)
8816 /* For each transcoder, we need to select the corresponding port clock */
8817 #define  TRANS_CLK_SEL_DISABLED         (0x0<<29)
8818 #define  TRANS_CLK_SEL_PORT(x)          (((x)+1)<<29)
8819
8820 #define CDCLK_FREQ                      _MMIO(0x46200)
8821
8822 #define _TRANSA_MSA_MISC                0x60410
8823 #define _TRANSB_MSA_MISC                0x61410
8824 #define _TRANSC_MSA_MISC                0x62410
8825 #define _TRANS_EDP_MSA_MISC             0x6f410
8826 #define TRANS_MSA_MISC(tran) _MMIO_TRANS2(tran, _TRANSA_MSA_MISC)
8827
8828 #define  TRANS_MSA_SYNC_CLK             (1<<0)
8829 #define  TRANS_MSA_6_BPC                (0<<5)
8830 #define  TRANS_MSA_8_BPC                (1<<5)
8831 #define  TRANS_MSA_10_BPC               (2<<5)
8832 #define  TRANS_MSA_12_BPC               (3<<5)
8833 #define  TRANS_MSA_16_BPC               (4<<5)
8834
8835 /* LCPLL Control */
8836 #define LCPLL_CTL                       _MMIO(0x130040)
8837 #define  LCPLL_PLL_DISABLE              (1<<31)
8838 #define  LCPLL_PLL_LOCK                 (1<<30)
8839 #define  LCPLL_CLK_FREQ_MASK            (3<<26)
8840 #define  LCPLL_CLK_FREQ_450             (0<<26)
8841 #define  LCPLL_CLK_FREQ_54O_BDW         (1<<26)
8842 #define  LCPLL_CLK_FREQ_337_5_BDW       (2<<26)
8843 #define  LCPLL_CLK_FREQ_675_BDW         (3<<26)
8844 #define  LCPLL_CD_CLOCK_DISABLE         (1<<25)
8845 #define  LCPLL_ROOT_CD_CLOCK_DISABLE    (1<<24)
8846 #define  LCPLL_CD2X_CLOCK_DISABLE       (1<<23)
8847 #define  LCPLL_POWER_DOWN_ALLOW         (1<<22)
8848 #define  LCPLL_CD_SOURCE_FCLK           (1<<21)
8849 #define  LCPLL_CD_SOURCE_FCLK_DONE      (1<<19)
8850
8851 /*
8852  * SKL Clocks
8853  */
8854
8855 /* CDCLK_CTL */
8856 #define CDCLK_CTL                       _MMIO(0x46000)
8857 #define  CDCLK_FREQ_SEL_MASK            (3 << 26)
8858 #define  CDCLK_FREQ_450_432             (0 << 26)
8859 #define  CDCLK_FREQ_540                 (1 << 26)
8860 #define  CDCLK_FREQ_337_308             (2 << 26)
8861 #define  CDCLK_FREQ_675_617             (3 << 26)
8862 #define  BXT_CDCLK_CD2X_DIV_SEL_MASK    (3 << 22)
8863 #define  BXT_CDCLK_CD2X_DIV_SEL_1       (0 << 22)
8864 #define  BXT_CDCLK_CD2X_DIV_SEL_1_5     (1 << 22)
8865 #define  BXT_CDCLK_CD2X_DIV_SEL_2       (2 << 22)
8866 #define  BXT_CDCLK_CD2X_DIV_SEL_4       (3 << 22)
8867 #define  BXT_CDCLK_CD2X_PIPE(pipe)      ((pipe) << 20)
8868 #define  CDCLK_DIVMUX_CD_OVERRIDE       (1 << 19)
8869 #define  BXT_CDCLK_CD2X_PIPE_NONE       BXT_CDCLK_CD2X_PIPE(3)
8870 #define  ICL_CDCLK_CD2X_PIPE_NONE       (7 << 19)
8871 #define  BXT_CDCLK_SSA_PRECHARGE_ENABLE (1 << 16)
8872 #define  CDCLK_FREQ_DECIMAL_MASK        (0x7ff)
8873
8874 /* LCPLL_CTL */
8875 #define LCPLL1_CTL              _MMIO(0x46010)
8876 #define LCPLL2_CTL              _MMIO(0x46014)
8877 #define  LCPLL_PLL_ENABLE       (1<<31)
8878
8879 /* DPLL control1 */
8880 #define DPLL_CTRL1              _MMIO(0x6C058)
8881 #define  DPLL_CTRL1_HDMI_MODE(id)               (1<<((id)*6+5))
8882 #define  DPLL_CTRL1_SSC(id)                     (1<<((id)*6+4))
8883 #define  DPLL_CTRL1_LINK_RATE_MASK(id)          (7<<((id)*6+1))
8884 #define  DPLL_CTRL1_LINK_RATE_SHIFT(id)         ((id)*6+1)
8885 #define  DPLL_CTRL1_LINK_RATE(linkrate, id)     ((linkrate)<<((id)*6+1))
8886 #define  DPLL_CTRL1_OVERRIDE(id)                (1<<((id)*6))
8887 #define  DPLL_CTRL1_LINK_RATE_2700              0
8888 #define  DPLL_CTRL1_LINK_RATE_1350              1
8889 #define  DPLL_CTRL1_LINK_RATE_810               2
8890 #define  DPLL_CTRL1_LINK_RATE_1620              3
8891 #define  DPLL_CTRL1_LINK_RATE_1080              4
8892 #define  DPLL_CTRL1_LINK_RATE_2160              5
8893
8894 /* DPLL control2 */
8895 #define DPLL_CTRL2                              _MMIO(0x6C05C)
8896 #define  DPLL_CTRL2_DDI_CLK_OFF(port)           (1<<((port)+15))
8897 #define  DPLL_CTRL2_DDI_CLK_SEL_MASK(port)      (3<<((port)*3+1))
8898 #define  DPLL_CTRL2_DDI_CLK_SEL_SHIFT(port)    ((port)*3+1)
8899 #define  DPLL_CTRL2_DDI_CLK_SEL(clk, port)      ((clk)<<((port)*3+1))
8900 #define  DPLL_CTRL2_DDI_SEL_OVERRIDE(port)     (1<<((port)*3))
8901
8902 /* DPLL Status */
8903 #define DPLL_STATUS     _MMIO(0x6C060)
8904 #define  DPLL_LOCK(id) (1<<((id)*8))
8905
8906 /* DPLL cfg */
8907 #define _DPLL1_CFGCR1   0x6C040
8908 #define _DPLL2_CFGCR1   0x6C048
8909 #define _DPLL3_CFGCR1   0x6C050
8910 #define  DPLL_CFGCR1_FREQ_ENABLE        (1<<31)
8911 #define  DPLL_CFGCR1_DCO_FRACTION_MASK  (0x7fff<<9)
8912 #define  DPLL_CFGCR1_DCO_FRACTION(x)    ((x)<<9)
8913 #define  DPLL_CFGCR1_DCO_INTEGER_MASK   (0x1ff)
8914
8915 #define _DPLL1_CFGCR2   0x6C044
8916 #define _DPLL2_CFGCR2   0x6C04C
8917 #define _DPLL3_CFGCR2   0x6C054
8918 #define  DPLL_CFGCR2_QDIV_RATIO_MASK    (0xff<<8)
8919 #define  DPLL_CFGCR2_QDIV_RATIO(x)      ((x)<<8)
8920 #define  DPLL_CFGCR2_QDIV_MODE(x)       ((x)<<7)
8921 #define  DPLL_CFGCR2_KDIV_MASK          (3<<5)
8922 #define  DPLL_CFGCR2_KDIV(x)            ((x)<<5)
8923 #define  DPLL_CFGCR2_KDIV_5 (0<<5)
8924 #define  DPLL_CFGCR2_KDIV_2 (1<<5)
8925 #define  DPLL_CFGCR2_KDIV_3 (2<<5)
8926 #define  DPLL_CFGCR2_KDIV_1 (3<<5)
8927 #define  DPLL_CFGCR2_PDIV_MASK          (7<<2)
8928 #define  DPLL_CFGCR2_PDIV(x)            ((x)<<2)
8929 #define  DPLL_CFGCR2_PDIV_1 (0<<2)
8930 #define  DPLL_CFGCR2_PDIV_2 (1<<2)
8931 #define  DPLL_CFGCR2_PDIV_3 (2<<2)
8932 #define  DPLL_CFGCR2_PDIV_7 (4<<2)
8933 #define  DPLL_CFGCR2_CENTRAL_FREQ_MASK  (3)
8934
8935 #define DPLL_CFGCR1(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR1, _DPLL2_CFGCR1)
8936 #define DPLL_CFGCR2(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR2, _DPLL2_CFGCR2)
8937
8938 /*
8939  * CNL Clocks
8940  */
8941 #define DPCLKA_CFGCR0                           _MMIO(0x6C200)
8942 #define  DPCLKA_CFGCR0_DDI_CLK_OFF(port)        (1 << ((port) ==  PORT_F ? 23 : \
8943                                                       (port)+10))
8944 #define  DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(port)  ((port) == PORT_F ? 21 : \
8945                                                 (port)*2)
8946 #define  DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(port)   (3 << DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(port))
8947 #define  DPCLKA_CFGCR0_DDI_CLK_SEL(pll, port)   ((pll) << DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(port))
8948
8949 /* CNL PLL */
8950 #define DPLL0_ENABLE            0x46010
8951 #define DPLL1_ENABLE            0x46014
8952 #define  PLL_ENABLE             (1 << 31)
8953 #define  PLL_LOCK               (1 << 30)
8954 #define  PLL_POWER_ENABLE       (1 << 27)
8955 #define  PLL_POWER_STATE        (1 << 26)
8956 #define CNL_DPLL_ENABLE(pll)    _MMIO_PLL(pll, DPLL0_ENABLE, DPLL1_ENABLE)
8957
8958 #define _CNL_DPLL0_CFGCR0               0x6C000
8959 #define _CNL_DPLL1_CFGCR0               0x6C080
8960 #define  DPLL_CFGCR0_HDMI_MODE          (1 << 30)
8961 #define  DPLL_CFGCR0_SSC_ENABLE         (1 << 29)
8962 #define  DPLL_CFGCR0_LINK_RATE_MASK     (0xf << 25)
8963 #define  DPLL_CFGCR0_LINK_RATE_2700     (0 << 25)
8964 #define  DPLL_CFGCR0_LINK_RATE_1350     (1 << 25)
8965 #define  DPLL_CFGCR0_LINK_RATE_810      (2 << 25)
8966 #define  DPLL_CFGCR0_LINK_RATE_1620     (3 << 25)
8967 #define  DPLL_CFGCR0_LINK_RATE_1080     (4 << 25)
8968 #define  DPLL_CFGCR0_LINK_RATE_2160     (5 << 25)
8969 #define  DPLL_CFGCR0_LINK_RATE_3240     (6 << 25)
8970 #define  DPLL_CFGCR0_LINK_RATE_4050     (7 << 25)
8971 #define  DPLL_CFGCR0_DCO_FRACTION_MASK  (0x7fff << 10)
8972 #define  DPLL_CFGCR0_DCO_FRACTION_SHIFT (10)
8973 #define  DPLL_CFGCR0_DCO_FRACTION(x)    ((x) << 10)
8974 #define  DPLL_CFGCR0_DCO_INTEGER_MASK   (0x3ff)
8975 #define CNL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _CNL_DPLL0_CFGCR0, _CNL_DPLL1_CFGCR0)
8976
8977 #define _CNL_DPLL0_CFGCR1               0x6C004
8978 #define _CNL_DPLL1_CFGCR1               0x6C084
8979 #define  DPLL_CFGCR1_QDIV_RATIO_MASK    (0xff << 10)
8980 #define  DPLL_CFGCR1_QDIV_RATIO_SHIFT   (10)
8981 #define  DPLL_CFGCR1_QDIV_RATIO(x)      ((x) << 10)
8982 #define  DPLL_CFGCR1_QDIV_MODE(x)       ((x) << 9)
8983 #define  DPLL_CFGCR1_KDIV_MASK          (7 << 6)
8984 #define  DPLL_CFGCR1_KDIV(x)            ((x) << 6)
8985 #define  DPLL_CFGCR1_KDIV_1             (1 << 6)
8986 #define  DPLL_CFGCR1_KDIV_2             (2 << 6)
8987 #define  DPLL_CFGCR1_KDIV_4             (4 << 6)
8988 #define  DPLL_CFGCR1_PDIV_MASK          (0xf << 2)
8989 #define  DPLL_CFGCR1_PDIV(x)            ((x) << 2)
8990 #define  DPLL_CFGCR1_PDIV_2             (1 << 2)
8991 #define  DPLL_CFGCR1_PDIV_3             (2 << 2)
8992 #define  DPLL_CFGCR1_PDIV_5             (4 << 2)
8993 #define  DPLL_CFGCR1_PDIV_7             (8 << 2)
8994 #define  DPLL_CFGCR1_CENTRAL_FREQ       (3 << 0)
8995 #define CNL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _CNL_DPLL0_CFGCR1, _CNL_DPLL1_CFGCR1)
8996
8997 /* BXT display engine PLL */
8998 #define BXT_DE_PLL_CTL                  _MMIO(0x6d000)
8999 #define   BXT_DE_PLL_RATIO(x)           (x)     /* {60,65,100} * 19.2MHz */
9000 #define   BXT_DE_PLL_RATIO_MASK         0xff
9001
9002 #define BXT_DE_PLL_ENABLE               _MMIO(0x46070)
9003 #define   BXT_DE_PLL_PLL_ENABLE         (1 << 31)
9004 #define   BXT_DE_PLL_LOCK               (1 << 30)
9005 #define   CNL_CDCLK_PLL_RATIO(x)        (x)
9006 #define   CNL_CDCLK_PLL_RATIO_MASK      0xff
9007
9008 /* GEN9 DC */
9009 #define DC_STATE_EN                     _MMIO(0x45504)
9010 #define  DC_STATE_DISABLE               0
9011 #define  DC_STATE_EN_UPTO_DC5           (1<<0)
9012 #define  DC_STATE_EN_DC9                (1<<3)
9013 #define  DC_STATE_EN_UPTO_DC6           (2<<0)
9014 #define  DC_STATE_EN_UPTO_DC5_DC6_MASK   0x3
9015
9016 #define  DC_STATE_DEBUG                  _MMIO(0x45520)
9017 #define  DC_STATE_DEBUG_MASK_CORES      (1<<0)
9018 #define  DC_STATE_DEBUG_MASK_MEMORY_UP  (1<<1)
9019
9020 /* Please see hsw_read_dcomp() and hsw_write_dcomp() before using this register,
9021  * since on HSW we can't write to it using I915_WRITE. */
9022 #define D_COMP_HSW                      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5F0C)
9023 #define D_COMP_BDW                      _MMIO(0x138144)
9024 #define  D_COMP_RCOMP_IN_PROGRESS       (1<<9)
9025 #define  D_COMP_COMP_FORCE              (1<<8)
9026 #define  D_COMP_COMP_DISABLE            (1<<0)
9027
9028 /* Pipe WM_LINETIME - watermark line time */
9029 #define _PIPE_WM_LINETIME_A             0x45270
9030 #define _PIPE_WM_LINETIME_B             0x45274
9031 #define PIPE_WM_LINETIME(pipe) _MMIO_PIPE(pipe, _PIPE_WM_LINETIME_A, _PIPE_WM_LINETIME_B)
9032 #define   PIPE_WM_LINETIME_MASK                 (0x1ff)
9033 #define   PIPE_WM_LINETIME_TIME(x)              ((x))
9034 #define   PIPE_WM_LINETIME_IPS_LINETIME_MASK    (0x1ff<<16)
9035 #define   PIPE_WM_LINETIME_IPS_LINETIME(x)      ((x)<<16)
9036
9037 /* SFUSE_STRAP */
9038 #define SFUSE_STRAP                     _MMIO(0xc2014)
9039 #define  SFUSE_STRAP_FUSE_LOCK          (1<<13)
9040 #define  SFUSE_STRAP_RAW_FREQUENCY      (1<<8)
9041 #define  SFUSE_STRAP_DISPLAY_DISABLED   (1<<7)
9042 #define  SFUSE_STRAP_CRT_DISABLED       (1<<6)
9043 #define  SFUSE_STRAP_DDIF_DETECTED      (1<<3)
9044 #define  SFUSE_STRAP_DDIB_DETECTED      (1<<2)
9045 #define  SFUSE_STRAP_DDIC_DETECTED      (1<<1)
9046 #define  SFUSE_STRAP_DDID_DETECTED      (1<<0)
9047
9048 #define WM_MISC                         _MMIO(0x45260)
9049 #define  WM_MISC_DATA_PARTITION_5_6     (1 << 0)
9050
9051 #define WM_DBG                          _MMIO(0x45280)
9052 #define  WM_DBG_DISALLOW_MULTIPLE_LP    (1<<0)
9053 #define  WM_DBG_DISALLOW_MAXFIFO        (1<<1)
9054 #define  WM_DBG_DISALLOW_SPRITE         (1<<2)
9055
9056 /* pipe CSC */
9057 #define _PIPE_A_CSC_COEFF_RY_GY 0x49010
9058 #define _PIPE_A_CSC_COEFF_BY    0x49014
9059 #define _PIPE_A_CSC_COEFF_RU_GU 0x49018
9060 #define _PIPE_A_CSC_COEFF_BU    0x4901c
9061 #define _PIPE_A_CSC_COEFF_RV_GV 0x49020
9062 #define _PIPE_A_CSC_COEFF_BV    0x49024
9063 #define _PIPE_A_CSC_MODE        0x49028
9064 #define   CSC_BLACK_SCREEN_OFFSET       (1 << 2)
9065 #define   CSC_POSITION_BEFORE_GAMMA     (1 << 1)
9066 #define   CSC_MODE_YUV_TO_RGB           (1 << 0)
9067 #define _PIPE_A_CSC_PREOFF_HI   0x49030
9068 #define _PIPE_A_CSC_PREOFF_ME   0x49034
9069 #define _PIPE_A_CSC_PREOFF_LO   0x49038
9070 #define _PIPE_A_CSC_POSTOFF_HI  0x49040
9071 #define _PIPE_A_CSC_POSTOFF_ME  0x49044
9072 #define _PIPE_A_CSC_POSTOFF_LO  0x49048
9073
9074 #define _PIPE_B_CSC_COEFF_RY_GY 0x49110
9075 #define _PIPE_B_CSC_COEFF_BY    0x49114
9076 #define _PIPE_B_CSC_COEFF_RU_GU 0x49118
9077 #define _PIPE_B_CSC_COEFF_BU    0x4911c
9078 #define _PIPE_B_CSC_COEFF_RV_GV 0x49120
9079 #define _PIPE_B_CSC_COEFF_BV    0x49124
9080 #define _PIPE_B_CSC_MODE        0x49128
9081 #define _PIPE_B_CSC_PREOFF_HI   0x49130
9082 #define _PIPE_B_CSC_PREOFF_ME   0x49134
9083 #define _PIPE_B_CSC_PREOFF_LO   0x49138
9084 #define _PIPE_B_CSC_POSTOFF_HI  0x49140
9085 #define _PIPE_B_CSC_POSTOFF_ME  0x49144
9086 #define _PIPE_B_CSC_POSTOFF_LO  0x49148
9087
9088 #define PIPE_CSC_COEFF_RY_GY(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RY_GY, _PIPE_B_CSC_COEFF_RY_GY)
9089 #define PIPE_CSC_COEFF_BY(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BY, _PIPE_B_CSC_COEFF_BY)
9090 #define PIPE_CSC_COEFF_RU_GU(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RU_GU, _PIPE_B_CSC_COEFF_RU_GU)
9091 #define PIPE_CSC_COEFF_BU(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BU, _PIPE_B_CSC_COEFF_BU)
9092 #define PIPE_CSC_COEFF_RV_GV(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RV_GV, _PIPE_B_CSC_COEFF_RV_GV)
9093 #define PIPE_CSC_COEFF_BV(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BV, _PIPE_B_CSC_COEFF_BV)
9094 #define PIPE_CSC_MODE(pipe)             _MMIO_PIPE(pipe, _PIPE_A_CSC_MODE, _PIPE_B_CSC_MODE)
9095 #define PIPE_CSC_PREOFF_HI(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_HI, _PIPE_B_CSC_PREOFF_HI)
9096 #define PIPE_CSC_PREOFF_ME(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_ME, _PIPE_B_CSC_PREOFF_ME)
9097 #define PIPE_CSC_PREOFF_LO(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_LO, _PIPE_B_CSC_PREOFF_LO)
9098 #define PIPE_CSC_POSTOFF_HI(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_HI, _PIPE_B_CSC_POSTOFF_HI)
9099 #define PIPE_CSC_POSTOFF_ME(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_ME, _PIPE_B_CSC_POSTOFF_ME)
9100 #define PIPE_CSC_POSTOFF_LO(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_LO, _PIPE_B_CSC_POSTOFF_LO)
9101
9102 /* pipe degamma/gamma LUTs on IVB+ */
9103 #define _PAL_PREC_INDEX_A       0x4A400
9104 #define _PAL_PREC_INDEX_B       0x4AC00
9105 #define _PAL_PREC_INDEX_C       0x4B400
9106 #define   PAL_PREC_10_12_BIT            (0 << 31)
9107 #define   PAL_PREC_SPLIT_MODE           (1 << 31)
9108 #define   PAL_PREC_AUTO_INCREMENT       (1 << 15)
9109 #define   PAL_PREC_INDEX_VALUE_MASK     (0x3ff << 0)
9110 #define _PAL_PREC_DATA_A        0x4A404
9111 #define _PAL_PREC_DATA_B        0x4AC04
9112 #define _PAL_PREC_DATA_C        0x4B404
9113 #define _PAL_PREC_GC_MAX_A      0x4A410
9114 #define _PAL_PREC_GC_MAX_B      0x4AC10
9115 #define _PAL_PREC_GC_MAX_C      0x4B410
9116 #define _PAL_PREC_EXT_GC_MAX_A  0x4A420
9117 #define _PAL_PREC_EXT_GC_MAX_B  0x4AC20
9118 #define _PAL_PREC_EXT_GC_MAX_C  0x4B420
9119 #define _PAL_PREC_EXT2_GC_MAX_A 0x4A430
9120 #define _PAL_PREC_EXT2_GC_MAX_B 0x4AC30
9121 #define _PAL_PREC_EXT2_GC_MAX_C 0x4B430
9122
9123 #define PREC_PAL_INDEX(pipe)            _MMIO_PIPE(pipe, _PAL_PREC_INDEX_A, _PAL_PREC_INDEX_B)
9124 #define PREC_PAL_DATA(pipe)             _MMIO_PIPE(pipe, _PAL_PREC_DATA_A, _PAL_PREC_DATA_B)
9125 #define PREC_PAL_GC_MAX(pipe, i)        _MMIO(_PIPE(pipe, _PAL_PREC_GC_MAX_A, _PAL_PREC_GC_MAX_B) + (i) * 4)
9126 #define PREC_PAL_EXT_GC_MAX(pipe, i)    _MMIO(_PIPE(pipe, _PAL_PREC_EXT_GC_MAX_A, _PAL_PREC_EXT_GC_MAX_B) + (i) * 4)
9127
9128 #define _PRE_CSC_GAMC_INDEX_A   0x4A484
9129 #define _PRE_CSC_GAMC_INDEX_B   0x4AC84
9130 #define _PRE_CSC_GAMC_INDEX_C   0x4B484
9131 #define   PRE_CSC_GAMC_AUTO_INCREMENT   (1 << 10)
9132 #define _PRE_CSC_GAMC_DATA_A    0x4A488
9133 #define _PRE_CSC_GAMC_DATA_B    0x4AC88
9134 #define _PRE_CSC_GAMC_DATA_C    0x4B488
9135
9136 #define PRE_CSC_GAMC_INDEX(pipe)        _MMIO_PIPE(pipe, _PRE_CSC_GAMC_INDEX_A, _PRE_CSC_GAMC_INDEX_B)
9137 #define PRE_CSC_GAMC_DATA(pipe)         _MMIO_PIPE(pipe, _PRE_CSC_GAMC_DATA_A, _PRE_CSC_GAMC_DATA_B)
9138
9139 /* pipe CSC & degamma/gamma LUTs on CHV */
9140 #define _CGM_PIPE_A_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x67900)
9141 #define _CGM_PIPE_A_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x67904)
9142 #define _CGM_PIPE_A_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x67908)
9143 #define _CGM_PIPE_A_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6790C)
9144 #define _CGM_PIPE_A_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x67910)
9145 #define _CGM_PIPE_A_DEGAMMA     (VLV_DISPLAY_BASE + 0x66000)
9146 #define _CGM_PIPE_A_GAMMA       (VLV_DISPLAY_BASE + 0x67000)
9147 #define _CGM_PIPE_A_MODE        (VLV_DISPLAY_BASE + 0x67A00)
9148 #define   CGM_PIPE_MODE_GAMMA   (1 << 2)
9149 #define   CGM_PIPE_MODE_CSC     (1 << 1)
9150 #define   CGM_PIPE_MODE_DEGAMMA (1 << 0)
9151
9152 #define _CGM_PIPE_B_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x69900)
9153 #define _CGM_PIPE_B_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x69904)
9154 #define _CGM_PIPE_B_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x69908)
9155 #define _CGM_PIPE_B_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6990C)
9156 #define _CGM_PIPE_B_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x69910)
9157 #define _CGM_PIPE_B_DEGAMMA     (VLV_DISPLAY_BASE + 0x68000)
9158 #define _CGM_PIPE_B_GAMMA       (VLV_DISPLAY_BASE + 0x69000)
9159 #define _CGM_PIPE_B_MODE        (VLV_DISPLAY_BASE + 0x69A00)
9160
9161 #define CGM_PIPE_CSC_COEFF01(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF01, _CGM_PIPE_B_CSC_COEFF01)
9162 #define CGM_PIPE_CSC_COEFF23(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF23, _CGM_PIPE_B_CSC_COEFF23)
9163 #define CGM_PIPE_CSC_COEFF45(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF45, _CGM_PIPE_B_CSC_COEFF45)
9164 #define CGM_PIPE_CSC_COEFF67(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF67, _CGM_PIPE_B_CSC_COEFF67)
9165 #define CGM_PIPE_CSC_COEFF8(pipe)       _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF8, _CGM_PIPE_B_CSC_COEFF8)
9166 #define CGM_PIPE_DEGAMMA(pipe, i, w)    _MMIO(_PIPE(pipe, _CGM_PIPE_A_DEGAMMA, _CGM_PIPE_B_DEGAMMA) + (i) * 8 + (w) * 4)
9167 #define CGM_PIPE_GAMMA(pipe, i, w)      _MMIO(_PIPE(pipe, _CGM_PIPE_A_GAMMA, _CGM_PIPE_B_GAMMA) + (i) * 8 + (w) * 4)
9168 #define CGM_PIPE_MODE(pipe)             _MMIO_PIPE(pipe, _CGM_PIPE_A_MODE, _CGM_PIPE_B_MODE)
9169
9170 /* MIPI DSI registers */
9171
9172 #define _MIPI_PORT(port, a, c)  (((port) == PORT_A) ? a : c)    /* ports A and C only */
9173 #define _MMIO_MIPI(port, a, c)  _MMIO(_MIPI_PORT(port, a, c))
9174
9175 #define MIPIO_TXESC_CLK_DIV1                    _MMIO(0x160004)
9176 #define  GLK_TX_ESC_CLK_DIV1_MASK                       0x3FF
9177 #define MIPIO_TXESC_CLK_DIV2                    _MMIO(0x160008)
9178 #define  GLK_TX_ESC_CLK_DIV2_MASK                       0x3FF
9179
9180 /* Gen4+ Timestamp and Pipe Frame time stamp registers */
9181 #define GEN4_TIMESTAMP          _MMIO(0x2358)
9182 #define ILK_TIMESTAMP_HI        _MMIO(0x70070)
9183 #define IVB_TIMESTAMP_CTR       _MMIO(0x44070)
9184
9185 #define GEN9_TIMESTAMP_OVERRIDE                         _MMIO(0x44074)
9186 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_SHIFT       0
9187 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_MASK        0x3ff
9188 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_SHIFT   12
9189 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_MASK    (0xf << 12)
9190
9191 #define _PIPE_FRMTMSTMP_A               0x70048
9192 #define PIPE_FRMTMSTMP(pipe)            \
9193                         _MMIO_PIPE2(pipe, _PIPE_FRMTMSTMP_A)
9194
9195 /* BXT MIPI clock controls */
9196 #define BXT_MAX_VAR_OUTPUT_KHZ                  39500
9197
9198 #define BXT_MIPI_CLOCK_CTL                      _MMIO(0x46090)
9199 #define  BXT_MIPI1_DIV_SHIFT                    26
9200 #define  BXT_MIPI2_DIV_SHIFT                    10
9201 #define  BXT_MIPI_DIV_SHIFT(port)               \
9202                         _MIPI_PORT(port, BXT_MIPI1_DIV_SHIFT, \
9203                                         BXT_MIPI2_DIV_SHIFT)
9204
9205 /* TX control divider to select actual TX clock output from (8x/var) */
9206 #define  BXT_MIPI1_TX_ESCLK_SHIFT               26
9207 #define  BXT_MIPI2_TX_ESCLK_SHIFT               10
9208 #define  BXT_MIPI_TX_ESCLK_SHIFT(port)          \
9209                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_SHIFT, \
9210                                         BXT_MIPI2_TX_ESCLK_SHIFT)
9211 #define  BXT_MIPI1_TX_ESCLK_FIXDIV_MASK         (0x3F << 26)
9212 #define  BXT_MIPI2_TX_ESCLK_FIXDIV_MASK         (0x3F << 10)
9213 #define  BXT_MIPI_TX_ESCLK_FIXDIV_MASK(port)    \
9214                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_FIXDIV_MASK, \
9215                                         BXT_MIPI2_TX_ESCLK_FIXDIV_MASK)
9216 #define  BXT_MIPI_TX_ESCLK_DIVIDER(port, val)   \
9217                 ((val & 0x3F) << BXT_MIPI_TX_ESCLK_SHIFT(port))
9218 /* RX upper control divider to select actual RX clock output from 8x */
9219 #define  BXT_MIPI1_RX_ESCLK_UPPER_SHIFT         21
9220 #define  BXT_MIPI2_RX_ESCLK_UPPER_SHIFT         5
9221 #define  BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port)            \
9222                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_SHIFT, \
9223                                         BXT_MIPI2_RX_ESCLK_UPPER_SHIFT)
9224 #define  BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 21)
9225 #define  BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 5)
9226 #define  BXT_MIPI_RX_ESCLK_UPPER_FIXDIV_MASK(port)      \
9227                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK, \
9228                                         BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK)
9229 #define  BXT_MIPI_RX_ESCLK_UPPER_DIVIDER(port, val)     \
9230                 ((val & 3) << BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port))
9231 /* 8/3X divider to select the actual 8/3X clock output from 8x */
9232 #define  BXT_MIPI1_8X_BY3_SHIFT                19
9233 #define  BXT_MIPI2_8X_BY3_SHIFT                3
9234 #define  BXT_MIPI_8X_BY3_SHIFT(port)          \
9235                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_SHIFT, \
9236                                         BXT_MIPI2_8X_BY3_SHIFT)
9237 #define  BXT_MIPI1_8X_BY3_DIVIDER_MASK         (3 << 19)
9238 #define  BXT_MIPI2_8X_BY3_DIVIDER_MASK         (3 << 3)
9239 #define  BXT_MIPI_8X_BY3_DIVIDER_MASK(port)    \
9240                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_DIVIDER_MASK, \
9241                                                 BXT_MIPI2_8X_BY3_DIVIDER_MASK)
9242 #define  BXT_MIPI_8X_BY3_DIVIDER(port, val)    \
9243                         ((val & 3) << BXT_MIPI_8X_BY3_SHIFT(port))
9244 /* RX lower control divider to select actual RX clock output from 8x */
9245 #define  BXT_MIPI1_RX_ESCLK_LOWER_SHIFT         16
9246 #define  BXT_MIPI2_RX_ESCLK_LOWER_SHIFT         0
9247 #define  BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port)            \
9248                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_SHIFT, \
9249                                         BXT_MIPI2_RX_ESCLK_LOWER_SHIFT)
9250 #define  BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 16)
9251 #define  BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 0)
9252 #define  BXT_MIPI_RX_ESCLK_LOWER_FIXDIV_MASK(port)      \
9253                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK, \
9254                                         BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK)
9255 #define  BXT_MIPI_RX_ESCLK_LOWER_DIVIDER(port, val)     \
9256                 ((val & 3) << BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port))
9257
9258 #define RX_DIVIDER_BIT_1_2                     0x3
9259 #define RX_DIVIDER_BIT_3_4                     0xC
9260
9261 /* BXT MIPI mode configure */
9262 #define  _BXT_MIPIA_TRANS_HACTIVE                       0x6B0F8
9263 #define  _BXT_MIPIC_TRANS_HACTIVE                       0x6B8F8
9264 #define  BXT_MIPI_TRANS_HACTIVE(tc)     _MMIO_MIPI(tc, \
9265                 _BXT_MIPIA_TRANS_HACTIVE, _BXT_MIPIC_TRANS_HACTIVE)
9266
9267 #define  _BXT_MIPIA_TRANS_VACTIVE                       0x6B0FC
9268 #define  _BXT_MIPIC_TRANS_VACTIVE                       0x6B8FC
9269 #define  BXT_MIPI_TRANS_VACTIVE(tc)     _MMIO_MIPI(tc, \
9270                 _BXT_MIPIA_TRANS_VACTIVE, _BXT_MIPIC_TRANS_VACTIVE)
9271
9272 #define  _BXT_MIPIA_TRANS_VTOTAL                        0x6B100
9273 #define  _BXT_MIPIC_TRANS_VTOTAL                        0x6B900
9274 #define  BXT_MIPI_TRANS_VTOTAL(tc)      _MMIO_MIPI(tc, \
9275                 _BXT_MIPIA_TRANS_VTOTAL, _BXT_MIPIC_TRANS_VTOTAL)
9276
9277 #define BXT_DSI_PLL_CTL                 _MMIO(0x161000)
9278 #define  BXT_DSI_PLL_PVD_RATIO_SHIFT    16
9279 #define  BXT_DSI_PLL_PVD_RATIO_MASK     (3 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
9280 #define  BXT_DSI_PLL_PVD_RATIO_1        (1 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
9281 #define  BXT_DSIC_16X_BY1               (0 << 10)
9282 #define  BXT_DSIC_16X_BY2               (1 << 10)
9283 #define  BXT_DSIC_16X_BY3               (2 << 10)
9284 #define  BXT_DSIC_16X_BY4               (3 << 10)
9285 #define  BXT_DSIC_16X_MASK              (3 << 10)
9286 #define  BXT_DSIA_16X_BY1               (0 << 8)
9287 #define  BXT_DSIA_16X_BY2               (1 << 8)
9288 #define  BXT_DSIA_16X_BY3               (2 << 8)
9289 #define  BXT_DSIA_16X_BY4               (3 << 8)
9290 #define  BXT_DSIA_16X_MASK              (3 << 8)
9291 #define  BXT_DSI_FREQ_SEL_SHIFT         8
9292 #define  BXT_DSI_FREQ_SEL_MASK          (0xF << BXT_DSI_FREQ_SEL_SHIFT)
9293
9294 #define BXT_DSI_PLL_RATIO_MAX           0x7D
9295 #define BXT_DSI_PLL_RATIO_MIN           0x22
9296 #define GLK_DSI_PLL_RATIO_MAX           0x6F
9297 #define GLK_DSI_PLL_RATIO_MIN           0x22
9298 #define BXT_DSI_PLL_RATIO_MASK          0xFF
9299 #define BXT_REF_CLOCK_KHZ               19200
9300
9301 #define BXT_DSI_PLL_ENABLE              _MMIO(0x46080)
9302 #define  BXT_DSI_PLL_DO_ENABLE          (1 << 31)
9303 #define  BXT_DSI_PLL_LOCKED             (1 << 30)
9304
9305 #define _MIPIA_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61190)
9306 #define _MIPIC_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61700)
9307 #define MIPI_PORT_CTRL(port)    _MMIO_MIPI(port, _MIPIA_PORT_CTRL, _MIPIC_PORT_CTRL)
9308
9309  /* BXT port control */
9310 #define _BXT_MIPIA_PORT_CTRL                            0x6B0C0
9311 #define _BXT_MIPIC_PORT_CTRL                            0x6B8C0
9312 #define BXT_MIPI_PORT_CTRL(tc)  _MMIO_MIPI(tc, _BXT_MIPIA_PORT_CTRL, _BXT_MIPIC_PORT_CTRL)
9313
9314 #define BXT_P_DSI_REGULATOR_CFG                 _MMIO(0x160020)
9315 #define  STAP_SELECT                                    (1 << 0)
9316
9317 #define BXT_P_DSI_REGULATOR_TX_CTRL             _MMIO(0x160054)
9318 #define  HS_IO_CTRL_SELECT                              (1 << 0)
9319
9320 #define  DPI_ENABLE                                     (1 << 31) /* A + C */
9321 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_SHIFT              27
9322 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 27)
9323 #define  DUAL_LINK_MODE_SHIFT                           26
9324 #define  DUAL_LINK_MODE_MASK                            (1 << 26)
9325 #define  DUAL_LINK_MODE_FRONT_BACK                      (0 << 26)
9326 #define  DUAL_LINK_MODE_PIXEL_ALTERNATIVE               (1 << 26)
9327 #define  DITHERING_ENABLE                               (1 << 25) /* A + C */
9328 #define  FLOPPED_HSTX                                   (1 << 23)
9329 #define  DE_INVERT                                      (1 << 19) /* XXX */
9330 #define  MIPIA_FLISDSI_DELAY_COUNT_SHIFT                18
9331 #define  MIPIA_FLISDSI_DELAY_COUNT_MASK                 (0xf << 18)
9332 #define  AFE_LATCHOUT                                   (1 << 17)
9333 #define  LP_OUTPUT_HOLD                                 (1 << 16)
9334 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_SHIFT           15
9335 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_MASK            (1 << 15)
9336 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_SHIFT              11
9337 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 11)
9338 #define  CSB_SHIFT                                      9
9339 #define  CSB_MASK                                       (3 << 9)
9340 #define  CSB_20MHZ                                      (0 << 9)
9341 #define  CSB_10MHZ                                      (1 << 9)
9342 #define  CSB_40MHZ                                      (2 << 9)
9343 #define  BANDGAP_MASK                                   (1 << 8)
9344 #define  BANDGAP_PNW_CIRCUIT                            (0 << 8)
9345 #define  BANDGAP_LNC_CIRCUIT                            (1 << 8)
9346 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_SHIFT            5
9347 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_MASK             (7 << 5)
9348 #define  TEARING_EFFECT_DELAY                           (1 << 4) /* A + C */
9349 #define  TEARING_EFFECT_SHIFT                           2 /* A + C */
9350 #define  TEARING_EFFECT_MASK                            (3 << 2)
9351 #define  TEARING_EFFECT_OFF                             (0 << 2)
9352 #define  TEARING_EFFECT_DSI                             (1 << 2)
9353 #define  TEARING_EFFECT_GPIO                            (2 << 2)
9354 #define  LANE_CONFIGURATION_SHIFT                       0
9355 #define  LANE_CONFIGURATION_MASK                        (3 << 0)
9356 #define  LANE_CONFIGURATION_4LANE                       (0 << 0)
9357 #define  LANE_CONFIGURATION_DUAL_LINK_A                 (1 << 0)
9358 #define  LANE_CONFIGURATION_DUAL_LINK_B                 (2 << 0)
9359
9360 #define _MIPIA_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61194)
9361 #define _MIPIC_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61704)
9362 #define MIPI_TEARING_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_TEARING_CTRL, _MIPIC_TEARING_CTRL)
9363 #define  TEARING_EFFECT_DELAY_SHIFT                     0
9364 #define  TEARING_EFFECT_DELAY_MASK                      (0xffff << 0)
9365
9366 /* XXX: all bits reserved */
9367 #define _MIPIA_AUTOPWG                  (VLV_DISPLAY_BASE + 0x611a0)
9368
9369 /* MIPI DSI Controller and D-PHY registers */
9370
9371 #define _MIPIA_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb000)
9372 #define _MIPIC_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb800)
9373 #define MIPI_DEVICE_READY(port)         _MMIO_MIPI(port, _MIPIA_DEVICE_READY, _MIPIC_DEVICE_READY)
9374 #define  BUS_POSSESSION                                 (1 << 3) /* set to give bus to receiver */
9375 #define  ULPS_STATE_MASK                                (3 << 1)
9376 #define  ULPS_STATE_ENTER                               (2 << 1)
9377 #define  ULPS_STATE_EXIT                                (1 << 1)
9378 #define  ULPS_STATE_NORMAL_OPERATION                    (0 << 1)
9379 #define  DEVICE_READY                                   (1 << 0)
9380
9381 #define _MIPIA_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb004)
9382 #define _MIPIC_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb804)
9383 #define MIPI_INTR_STAT(port)            _MMIO_MIPI(port, _MIPIA_INTR_STAT, _MIPIC_INTR_STAT)
9384 #define _MIPIA_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb008)
9385 #define _MIPIC_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb808)
9386 #define MIPI_INTR_EN(port)              _MMIO_MIPI(port, _MIPIA_INTR_EN, _MIPIC_INTR_EN)
9387 #define  TEARING_EFFECT                                 (1 << 31)
9388 #define  SPL_PKT_SENT_INTERRUPT                         (1 << 30)
9389 #define  GEN_READ_DATA_AVAIL                            (1 << 29)
9390 #define  LP_GENERIC_WR_FIFO_FULL                        (1 << 28)
9391 #define  HS_GENERIC_WR_FIFO_FULL                        (1 << 27)
9392 #define  RX_PROT_VIOLATION                              (1 << 26)
9393 #define  RX_INVALID_TX_LENGTH                           (1 << 25)
9394 #define  ACK_WITH_NO_ERROR                              (1 << 24)
9395 #define  TURN_AROUND_ACK_TIMEOUT                        (1 << 23)
9396 #define  LP_RX_TIMEOUT                                  (1 << 22)
9397 #define  HS_TX_TIMEOUT                                  (1 << 21)
9398 #define  DPI_FIFO_UNDERRUN                              (1 << 20)
9399 #define  LOW_CONTENTION                                 (1 << 19)
9400 #define  HIGH_CONTENTION                                (1 << 18)
9401 #define  TXDSI_VC_ID_INVALID                            (1 << 17)
9402 #define  TXDSI_DATA_TYPE_NOT_RECOGNISED                 (1 << 16)
9403 #define  TXCHECKSUM_ERROR                               (1 << 15)
9404 #define  TXECC_MULTIBIT_ERROR                           (1 << 14)
9405 #define  TXECC_SINGLE_BIT_ERROR                         (1 << 13)
9406 #define  TXFALSE_CONTROL_ERROR                          (1 << 12)
9407 #define  RXDSI_VC_ID_INVALID                            (1 << 11)
9408 #define  RXDSI_DATA_TYPE_NOT_REGOGNISED                 (1 << 10)
9409 #define  RXCHECKSUM_ERROR                               (1 << 9)
9410 #define  RXECC_MULTIBIT_ERROR                           (1 << 8)
9411 #define  RXECC_SINGLE_BIT_ERROR                         (1 << 7)
9412 #define  RXFALSE_CONTROL_ERROR                          (1 << 6)
9413 #define  RXHS_RECEIVE_TIMEOUT_ERROR                     (1 << 5)
9414 #define  RX_LP_TX_SYNC_ERROR                            (1 << 4)
9415 #define  RXEXCAPE_MODE_ENTRY_ERROR                      (1 << 3)
9416 #define  RXEOT_SYNC_ERROR                               (1 << 2)
9417 #define  RXSOT_SYNC_ERROR                               (1 << 1)
9418 #define  RXSOT_ERROR                                    (1 << 0)
9419
9420 #define _MIPIA_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb00c)
9421 #define _MIPIC_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb80c)
9422 #define MIPI_DSI_FUNC_PRG(port)         _MMIO_MIPI(port, _MIPIA_DSI_FUNC_PRG, _MIPIC_DSI_FUNC_PRG)
9423 #define  CMD_MODE_DATA_WIDTH_MASK                       (7 << 13)
9424 #define  CMD_MODE_NOT_SUPPORTED                         (0 << 13)
9425 #define  CMD_MODE_DATA_WIDTH_16_BIT                     (1 << 13)
9426 #define  CMD_MODE_DATA_WIDTH_9_BIT                      (2 << 13)
9427 #define  CMD_MODE_DATA_WIDTH_8_BIT                      (3 << 13)
9428 #define  CMD_MODE_DATA_WIDTH_OPTION1                    (4 << 13)
9429 #define  CMD_MODE_DATA_WIDTH_OPTION2                    (5 << 13)
9430 #define  VID_MODE_FORMAT_MASK                           (0xf << 7)
9431 #define  VID_MODE_NOT_SUPPORTED                         (0 << 7)
9432 #define  VID_MODE_FORMAT_RGB565                         (1 << 7)
9433 #define  VID_MODE_FORMAT_RGB666_PACKED                  (2 << 7)
9434 #define  VID_MODE_FORMAT_RGB666                         (3 << 7)
9435 #define  VID_MODE_FORMAT_RGB888                         (4 << 7)
9436 #define  CMD_MODE_CHANNEL_NUMBER_SHIFT                  5
9437 #define  CMD_MODE_CHANNEL_NUMBER_MASK                   (3 << 5)
9438 #define  VID_MODE_CHANNEL_NUMBER_SHIFT                  3
9439 #define  VID_MODE_CHANNEL_NUMBER_MASK                   (3 << 3)
9440 #define  DATA_LANES_PRG_REG_SHIFT                       0
9441 #define  DATA_LANES_PRG_REG_MASK                        (7 << 0)
9442
9443 #define _MIPIA_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb010)
9444 #define _MIPIC_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb810)
9445 #define MIPI_HS_TX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_HS_TX_TIMEOUT, _MIPIC_HS_TX_TIMEOUT)
9446 #define  HIGH_SPEED_TX_TIMEOUT_COUNTER_MASK             0xffffff
9447
9448 #define _MIPIA_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb014)
9449 #define _MIPIC_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb814)
9450 #define MIPI_LP_RX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_LP_RX_TIMEOUT, _MIPIC_LP_RX_TIMEOUT)
9451 #define  LOW_POWER_RX_TIMEOUT_COUNTER_MASK              0xffffff
9452
9453 #define _MIPIA_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb018)
9454 #define _MIPIC_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb818)
9455 #define MIPI_TURN_AROUND_TIMEOUT(port)  _MMIO_MIPI(port, _MIPIA_TURN_AROUND_TIMEOUT, _MIPIC_TURN_AROUND_TIMEOUT)
9456 #define  TURN_AROUND_TIMEOUT_MASK                       0x3f
9457
9458 #define _MIPIA_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb01c)
9459 #define _MIPIC_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb81c)
9460 #define MIPI_DEVICE_RESET_TIMER(port)   _MMIO_MIPI(port, _MIPIA_DEVICE_RESET_TIMER, _MIPIC_DEVICE_RESET_TIMER)
9461 #define  DEVICE_RESET_TIMER_MASK                        0xffff
9462
9463 #define _MIPIA_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb020)
9464 #define _MIPIC_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb820)
9465 #define MIPI_DPI_RESOLUTION(port)       _MMIO_MIPI(port, _MIPIA_DPI_RESOLUTION, _MIPIC_DPI_RESOLUTION)
9466 #define  VERTICAL_ADDRESS_SHIFT                         16
9467 #define  VERTICAL_ADDRESS_MASK                          (0xffff << 16)
9468 #define  HORIZONTAL_ADDRESS_SHIFT                       0
9469 #define  HORIZONTAL_ADDRESS_MASK                        0xffff
9470
9471 #define _MIPIA_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb024)
9472 #define _MIPIC_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb824)
9473 #define MIPI_DBI_FIFO_THROTTLE(port)    _MMIO_MIPI(port, _MIPIA_DBI_FIFO_THROTTLE, _MIPIC_DBI_FIFO_THROTTLE)
9474 #define  DBI_FIFO_EMPTY_HALF                            (0 << 0)
9475 #define  DBI_FIFO_EMPTY_QUARTER                         (1 << 0)
9476 #define  DBI_FIFO_EMPTY_7_LOCATIONS                     (2 << 0)
9477
9478 /* regs below are bits 15:0 */
9479 #define _MIPIA_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb028)
9480 #define _MIPIC_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb828)
9481 #define MIPI_HSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_HSYNC_PADDING_COUNT, _MIPIC_HSYNC_PADDING_COUNT)
9482
9483 #define _MIPIA_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb02c)
9484 #define _MIPIC_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb82c)
9485 #define MIPI_HBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HBP_COUNT, _MIPIC_HBP_COUNT)
9486
9487 #define _MIPIA_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb030)
9488 #define _MIPIC_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb830)
9489 #define MIPI_HFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HFP_COUNT, _MIPIC_HFP_COUNT)
9490
9491 #define _MIPIA_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb034)
9492 #define _MIPIC_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb834)
9493 #define MIPI_HACTIVE_AREA_COUNT(port)   _MMIO_MIPI(port, _MIPIA_HACTIVE_AREA_COUNT, _MIPIC_HACTIVE_AREA_COUNT)
9494
9495 #define _MIPIA_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb038)
9496 #define _MIPIC_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb838)
9497 #define MIPI_VSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_VSYNC_PADDING_COUNT, _MIPIC_VSYNC_PADDING_COUNT)
9498
9499 #define _MIPIA_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb03c)
9500 #define _MIPIC_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb83c)
9501 #define MIPI_VBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VBP_COUNT, _MIPIC_VBP_COUNT)
9502
9503 #define _MIPIA_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb040)
9504 #define _MIPIC_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb840)
9505 #define MIPI_VFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VFP_COUNT, _MIPIC_VFP_COUNT)
9506
9507 #define _MIPIA_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb044)
9508 #define _MIPIC_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb844)
9509 #define MIPI_HIGH_LOW_SWITCH_COUNT(port)        _MMIO_MIPI(port,        _MIPIA_HIGH_LOW_SWITCH_COUNT, _MIPIC_HIGH_LOW_SWITCH_COUNT)
9510
9511 /* regs above are bits 15:0 */
9512
9513 #define _MIPIA_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb048)
9514 #define _MIPIC_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb848)
9515 #define MIPI_DPI_CONTROL(port)          _MMIO_MIPI(port, _MIPIA_DPI_CONTROL, _MIPIC_DPI_CONTROL)
9516 #define  DPI_LP_MODE                                    (1 << 6)
9517 #define  BACKLIGHT_OFF                                  (1 << 5)
9518 #define  BACKLIGHT_ON                                   (1 << 4)
9519 #define  COLOR_MODE_OFF                                 (1 << 3)
9520 #define  COLOR_MODE_ON                                  (1 << 2)
9521 #define  TURN_ON                                        (1 << 1)
9522 #define  SHUTDOWN                                       (1 << 0)
9523
9524 #define _MIPIA_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb04c)
9525 #define _MIPIC_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb84c)
9526 #define MIPI_DPI_DATA(port)             _MMIO_MIPI(port, _MIPIA_DPI_DATA, _MIPIC_DPI_DATA)
9527 #define  COMMAND_BYTE_SHIFT                             0
9528 #define  COMMAND_BYTE_MASK                              (0x3f << 0)
9529
9530 #define _MIPIA_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb050)
9531 #define _MIPIC_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb850)
9532 #define MIPI_INIT_COUNT(port)           _MMIO_MIPI(port, _MIPIA_INIT_COUNT, _MIPIC_INIT_COUNT)
9533 #define  MASTER_INIT_TIMER_SHIFT                        0
9534 #define  MASTER_INIT_TIMER_MASK                         (0xffff << 0)
9535
9536 #define _MIPIA_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb054)
9537 #define _MIPIC_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb854)
9538 #define MIPI_MAX_RETURN_PKT_SIZE(port)  _MMIO_MIPI(port, \
9539                         _MIPIA_MAX_RETURN_PKT_SIZE, _MIPIC_MAX_RETURN_PKT_SIZE)
9540 #define  MAX_RETURN_PKT_SIZE_SHIFT                      0
9541 #define  MAX_RETURN_PKT_SIZE_MASK                       (0x3ff << 0)
9542
9543 #define _MIPIA_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb058)
9544 #define _MIPIC_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb858)
9545 #define MIPI_VIDEO_MODE_FORMAT(port)    _MMIO_MIPI(port, _MIPIA_VIDEO_MODE_FORMAT, _MIPIC_VIDEO_MODE_FORMAT)
9546 #define  RANDOM_DPI_DISPLAY_RESOLUTION                  (1 << 4)
9547 #define  DISABLE_VIDEO_BTA                              (1 << 3)
9548 #define  IP_TG_CONFIG                                   (1 << 2)
9549 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_PULSE           (1 << 0)
9550 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_EVENTS          (2 << 0)
9551 #define  VIDEO_MODE_BURST                               (3 << 0)
9552
9553 #define _MIPIA_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb05c)
9554 #define _MIPIC_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb85c)
9555 #define MIPI_EOT_DISABLE(port)          _MMIO_MIPI(port, _MIPIA_EOT_DISABLE, _MIPIC_EOT_DISABLE)
9556 #define  BXT_DEFEATURE_DPI_FIFO_CTR                     (1 << 9)
9557 #define  BXT_DPHY_DEFEATURE_EN                          (1 << 8)
9558 #define  LP_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 7)
9559 #define  HS_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 6)
9560 #define  LOW_CONTENTION_RECOVERY_DISABLE                (1 << 5)
9561 #define  HIGH_CONTENTION_RECOVERY_DISABLE               (1 << 4)
9562 #define  TXDSI_TYPE_NOT_RECOGNISED_ERROR_RECOVERY_DISABLE (1 << 3)
9563 #define  TXECC_MULTIBIT_ERROR_RECOVERY_DISABLE          (1 << 2)
9564 #define  CLOCKSTOP                                      (1 << 1)
9565 #define  EOT_DISABLE                                    (1 << 0)
9566
9567 #define _MIPIA_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb060)
9568 #define _MIPIC_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb860)
9569 #define MIPI_LP_BYTECLK(port)           _MMIO_MIPI(port, _MIPIA_LP_BYTECLK, _MIPIC_LP_BYTECLK)
9570 #define  LP_BYTECLK_SHIFT                               0
9571 #define  LP_BYTECLK_MASK                                (0xffff << 0)
9572
9573 #define _MIPIA_TLPX_TIME_COUNT          (dev_priv->mipi_mmio_base + 0xb0a4)
9574 #define _MIPIC_TLPX_TIME_COUNT          (dev_priv->mipi_mmio_base + 0xb8a4)
9575 #define MIPI_TLPX_TIME_COUNT(port)       _MMIO_MIPI(port, _MIPIA_TLPX_TIME_COUNT, _MIPIC_TLPX_TIME_COUNT)
9576
9577 #define _MIPIA_CLK_LANE_TIMING          (dev_priv->mipi_mmio_base + 0xb098)
9578 #define _MIPIC_CLK_LANE_TIMING          (dev_priv->mipi_mmio_base + 0xb898)
9579 #define MIPI_CLK_LANE_TIMING(port)       _MMIO_MIPI(port, _MIPIA_CLK_LANE_TIMING, _MIPIC_CLK_LANE_TIMING)
9580
9581 /* bits 31:0 */
9582 #define _MIPIA_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb064)
9583 #define _MIPIC_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb864)
9584 #define MIPI_LP_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_DATA, _MIPIC_LP_GEN_DATA)
9585
9586 /* bits 31:0 */
9587 #define _MIPIA_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb068)
9588 #define _MIPIC_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb868)
9589 #define MIPI_HS_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_DATA, _MIPIC_HS_GEN_DATA)
9590
9591 #define _MIPIA_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb06c)
9592 #define _MIPIC_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb86c)
9593 #define MIPI_LP_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_CTRL, _MIPIC_LP_GEN_CTRL)
9594 #define _MIPIA_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb070)
9595 #define _MIPIC_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb870)
9596 #define MIPI_HS_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_CTRL, _MIPIC_HS_GEN_CTRL)
9597 #define  LONG_PACKET_WORD_COUNT_SHIFT                   8
9598 #define  LONG_PACKET_WORD_COUNT_MASK                    (0xffff << 8)
9599 #define  SHORT_PACKET_PARAM_SHIFT                       8
9600 #define  SHORT_PACKET_PARAM_MASK                        (0xffff << 8)
9601 #define  VIRTUAL_CHANNEL_SHIFT                          6
9602 #define  VIRTUAL_CHANNEL_MASK                           (3 << 6)
9603 #define  DATA_TYPE_SHIFT                                0
9604 #define  DATA_TYPE_MASK                                 (0x3f << 0)
9605 /* data type values, see include/video/mipi_display.h */
9606
9607 #define _MIPIA_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb074)
9608 #define _MIPIC_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb874)
9609 #define MIPI_GEN_FIFO_STAT(port)        _MMIO_MIPI(port, _MIPIA_GEN_FIFO_STAT, _MIPIC_GEN_FIFO_STAT)
9610 #define  DPI_FIFO_EMPTY                                 (1 << 28)
9611 #define  DBI_FIFO_EMPTY                                 (1 << 27)
9612 #define  LP_CTRL_FIFO_EMPTY                             (1 << 26)
9613 #define  LP_CTRL_FIFO_HALF_EMPTY                        (1 << 25)
9614 #define  LP_CTRL_FIFO_FULL                              (1 << 24)
9615 #define  HS_CTRL_FIFO_EMPTY                             (1 << 18)
9616 #define  HS_CTRL_FIFO_HALF_EMPTY                        (1 << 17)
9617 #define  HS_CTRL_FIFO_FULL                              (1 << 16)
9618 #define  LP_DATA_FIFO_EMPTY                             (1 << 10)
9619 #define  LP_DATA_FIFO_HALF_EMPTY                        (1 << 9)
9620 #define  LP_DATA_FIFO_FULL                              (1 << 8)
9621 #define  HS_DATA_FIFO_EMPTY                             (1 << 2)
9622 #define  HS_DATA_FIFO_HALF_EMPTY                        (1 << 1)
9623 #define  HS_DATA_FIFO_FULL                              (1 << 0)
9624
9625 #define _MIPIA_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb078)
9626 #define _MIPIC_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb878)
9627 #define MIPI_HS_LP_DBI_ENABLE(port)     _MMIO_MIPI(port, _MIPIA_HS_LS_DBI_ENABLE, _MIPIC_HS_LS_DBI_ENABLE)
9628 #define  DBI_HS_LP_MODE_MASK                            (1 << 0)
9629 #define  DBI_LP_MODE                                    (1 << 0)
9630 #define  DBI_HS_MODE                                    (0 << 0)
9631
9632 #define _MIPIA_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb080)
9633 #define _MIPIC_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb880)
9634 #define MIPI_DPHY_PARAM(port)           _MMIO_MIPI(port, _MIPIA_DPHY_PARAM, _MIPIC_DPHY_PARAM)
9635 #define  EXIT_ZERO_COUNT_SHIFT                          24
9636 #define  EXIT_ZERO_COUNT_MASK                           (0x3f << 24)
9637 #define  TRAIL_COUNT_SHIFT                              16
9638 #define  TRAIL_COUNT_MASK                               (0x1f << 16)
9639 #define  CLK_ZERO_COUNT_SHIFT                           8
9640 #define  CLK_ZERO_COUNT_MASK                            (0xff << 8)
9641 #define  PREPARE_COUNT_SHIFT                            0
9642 #define  PREPARE_COUNT_MASK                             (0x3f << 0)
9643
9644 /* bits 31:0 */
9645 #define _MIPIA_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb084)
9646 #define _MIPIC_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb884)
9647 #define MIPI_DBI_BW_CTRL(port)          _MMIO_MIPI(port, _MIPIA_DBI_BW_CTRL, _MIPIC_DBI_BW_CTRL)
9648
9649 #define _MIPIA_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb088)
9650 #define _MIPIC_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb888)
9651 #define MIPI_CLK_LANE_SWITCH_TIME_CNT(port)     _MMIO_MIPI(port, _MIPIA_CLK_LANE_SWITCH_TIME_CNT, _MIPIC_CLK_LANE_SWITCH_TIME_CNT)
9652 #define  LP_HS_SSW_CNT_SHIFT                            16
9653 #define  LP_HS_SSW_CNT_MASK                             (0xffff << 16)
9654 #define  HS_LP_PWR_SW_CNT_SHIFT                         0
9655 #define  HS_LP_PWR_SW_CNT_MASK                          (0xffff << 0)
9656
9657 #define _MIPIA_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb08c)
9658 #define _MIPIC_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb88c)
9659 #define MIPI_STOP_STATE_STALL(port)     _MMIO_MIPI(port, _MIPIA_STOP_STATE_STALL, _MIPIC_STOP_STATE_STALL)
9660 #define  STOP_STATE_STALL_COUNTER_SHIFT                 0
9661 #define  STOP_STATE_STALL_COUNTER_MASK                  (0xff << 0)
9662
9663 #define _MIPIA_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb090)
9664 #define _MIPIC_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb890)
9665 #define MIPI_INTR_STAT_REG_1(port)      _MMIO_MIPI(port, _MIPIA_INTR_STAT_REG_1, _MIPIC_INTR_STAT_REG_1)
9666 #define _MIPIA_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb094)
9667 #define _MIPIC_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb894)
9668 #define MIPI_INTR_EN_REG_1(port)        _MMIO_MIPI(port, _MIPIA_INTR_EN_REG_1, _MIPIC_INTR_EN_REG_1)
9669 #define  RX_CONTENTION_DETECTED                         (1 << 0)
9670
9671 /* XXX: only pipe A ?!? */
9672 #define MIPIA_DBI_TYPEC_CTRL            (dev_priv->mipi_mmio_base + 0xb100)
9673 #define  DBI_TYPEC_ENABLE                               (1 << 31)
9674 #define  DBI_TYPEC_WIP                                  (1 << 30)
9675 #define  DBI_TYPEC_OPTION_SHIFT                         28
9676 #define  DBI_TYPEC_OPTION_MASK                          (3 << 28)
9677 #define  DBI_TYPEC_FREQ_SHIFT                           24
9678 #define  DBI_TYPEC_FREQ_MASK                            (0xf << 24)
9679 #define  DBI_TYPEC_OVERRIDE                             (1 << 8)
9680 #define  DBI_TYPEC_OVERRIDE_COUNTER_SHIFT               0
9681 #define  DBI_TYPEC_OVERRIDE_COUNTER_MASK                (0xff << 0)
9682
9683
9684 /* MIPI adapter registers */
9685
9686 #define _MIPIA_CTRL                     (dev_priv->mipi_mmio_base + 0xb104)
9687 #define _MIPIC_CTRL                     (dev_priv->mipi_mmio_base + 0xb904)
9688 #define MIPI_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_CTRL, _MIPIC_CTRL)
9689 #define  ESCAPE_CLOCK_DIVIDER_SHIFT                     5 /* A only */
9690 #define  ESCAPE_CLOCK_DIVIDER_MASK                      (3 << 5)
9691 #define  ESCAPE_CLOCK_DIVIDER_1                         (0 << 5)
9692 #define  ESCAPE_CLOCK_DIVIDER_2                         (1 << 5)
9693 #define  ESCAPE_CLOCK_DIVIDER_4                         (2 << 5)
9694 #define  READ_REQUEST_PRIORITY_SHIFT                    3
9695 #define  READ_REQUEST_PRIORITY_MASK                     (3 << 3)
9696 #define  READ_REQUEST_PRIORITY_LOW                      (0 << 3)
9697 #define  READ_REQUEST_PRIORITY_HIGH                     (3 << 3)
9698 #define  RGB_FLIP_TO_BGR                                (1 << 2)
9699
9700 #define  BXT_PIPE_SELECT_SHIFT                          7
9701 #define  BXT_PIPE_SELECT_MASK                           (7 << 7)
9702 #define  BXT_PIPE_SELECT(pipe)                          ((pipe) << 7)
9703 #define  GLK_PHY_STATUS_PORT_READY                      (1 << 31) /* RO */
9704 #define  GLK_ULPS_NOT_ACTIVE                            (1 << 30) /* RO */
9705 #define  GLK_MIPIIO_RESET_RELEASED                      (1 << 28)
9706 #define  GLK_CLOCK_LANE_STOP_STATE                      (1 << 27) /* RO */
9707 #define  GLK_DATA_LANE_STOP_STATE                       (1 << 26) /* RO */
9708 #define  GLK_LP_WAKE                                    (1 << 22)
9709 #define  GLK_LP11_LOW_PWR_MODE                          (1 << 21)
9710 #define  GLK_LP00_LOW_PWR_MODE                          (1 << 20)
9711 #define  GLK_FIREWALL_ENABLE                            (1 << 16)
9712 #define  BXT_PIXEL_OVERLAP_CNT_MASK                     (0xf << 10)
9713 #define  BXT_PIXEL_OVERLAP_CNT_SHIFT                    10
9714 #define  BXT_DSC_ENABLE                                 (1 << 3)
9715 #define  BXT_RGB_FLIP                                   (1 << 2)
9716 #define  GLK_MIPIIO_PORT_POWERED                        (1 << 1) /* RO */
9717 #define  GLK_MIPIIO_ENABLE                              (1 << 0)
9718
9719 #define _MIPIA_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb108)
9720 #define _MIPIC_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb908)
9721 #define MIPI_DATA_ADDRESS(port)         _MMIO_MIPI(port, _MIPIA_DATA_ADDRESS, _MIPIC_DATA_ADDRESS)
9722 #define  DATA_MEM_ADDRESS_SHIFT                         5
9723 #define  DATA_MEM_ADDRESS_MASK                          (0x7ffffff << 5)
9724 #define  DATA_VALID                                     (1 << 0)
9725
9726 #define _MIPIA_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb10c)
9727 #define _MIPIC_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb90c)
9728 #define MIPI_DATA_LENGTH(port)          _MMIO_MIPI(port, _MIPIA_DATA_LENGTH, _MIPIC_DATA_LENGTH)
9729 #define  DATA_LENGTH_SHIFT                              0
9730 #define  DATA_LENGTH_MASK                               (0xfffff << 0)
9731
9732 #define _MIPIA_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb110)
9733 #define _MIPIC_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb910)
9734 #define MIPI_COMMAND_ADDRESS(port)      _MMIO_MIPI(port, _MIPIA_COMMAND_ADDRESS, _MIPIC_COMMAND_ADDRESS)
9735 #define  COMMAND_MEM_ADDRESS_SHIFT                      5
9736 #define  COMMAND_MEM_ADDRESS_MASK                       (0x7ffffff << 5)
9737 #define  AUTO_PWG_ENABLE                                (1 << 2)
9738 #define  MEMORY_WRITE_DATA_FROM_PIPE_RENDERING          (1 << 1)
9739 #define  COMMAND_VALID                                  (1 << 0)
9740
9741 #define _MIPIA_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb114)
9742 #define _MIPIC_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb914)
9743 #define MIPI_COMMAND_LENGTH(port)       _MMIO_MIPI(port, _MIPIA_COMMAND_LENGTH, _MIPIC_COMMAND_LENGTH)
9744 #define  COMMAND_LENGTH_SHIFT(n)                        (8 * (n)) /* n: 0...3 */
9745 #define  COMMAND_LENGTH_MASK(n)                         (0xff << (8 * (n)))
9746
9747 #define _MIPIA_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb118)
9748 #define _MIPIC_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb918)
9749 #define MIPI_READ_DATA_RETURN(port, n) _MMIO(_MIPI(port, _MIPIA_READ_DATA_RETURN0, _MIPIC_READ_DATA_RETURN0) + 4 * (n)) /* n: 0...7 */
9750
9751 #define _MIPIA_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb138)
9752 #define _MIPIC_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb938)
9753 #define MIPI_READ_DATA_VALID(port)      _MMIO_MIPI(port, _MIPIA_READ_DATA_VALID, _MIPIC_READ_DATA_VALID)
9754 #define  READ_DATA_VALID(n)                             (1 << (n))
9755
9756 /* For UMS only (deprecated): */
9757 #define _PALETTE_A (dev_priv->info.display_mmio_offset + 0xa000)
9758 #define _PALETTE_B (dev_priv->info.display_mmio_offset + 0xa800)
9759
9760 /* MOCS (Memory Object Control State) registers */
9761 #define GEN9_LNCFCMOCS(i)       _MMIO(0xb020 + (i) * 4) /* L3 Cache Control */
9762
9763 #define GEN9_GFX_MOCS(i)        _MMIO(0xc800 + (i) * 4) /* Graphics MOCS registers */
9764 #define GEN9_MFX0_MOCS(i)       _MMIO(0xc900 + (i) * 4) /* Media 0 MOCS registers */
9765 #define GEN9_MFX1_MOCS(i)       _MMIO(0xca00 + (i) * 4) /* Media 1 MOCS registers */
9766 #define GEN9_VEBOX_MOCS(i)      _MMIO(0xcb00 + (i) * 4) /* Video MOCS registers */
9767 #define GEN9_BLT_MOCS(i)        _MMIO(0xcc00 + (i) * 4) /* Blitter MOCS registers */
9768
9769 /* gamt regs */
9770 #define GEN8_L3_LRA_1_GPGPU _MMIO(0x4dd4)
9771 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_BDW  0x67F1427F /* max/min for LRA1/2 */
9772 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_CHV  0x5FF101FF /* max/min for LRA1/2 */
9773 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_SKL  0x67F1427F /*    "        " */
9774 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_BXT  0x5FF101FF /*    "        " */
9775
9776 #define MMCD_MISC_CTRL          _MMIO(0x4ddc) /* skl+ */
9777 #define  MMCD_PCLA              (1 << 31)
9778 #define  MMCD_HOTSPOT_EN        (1 << 27)
9779
9780 #define _ICL_PHY_MISC_A         0x64C00
9781 #define _ICL_PHY_MISC_B         0x64C04
9782 #define ICL_PHY_MISC(port)      _MMIO_PORT(port, _ICL_PHY_MISC_A, \
9783                                                  _ICL_PHY_MISC_B)
9784 #define  ICL_PHY_MISC_DE_IO_COMP_PWR_DOWN       (1 << 23)
9785
9786 #endif /* _I915_REG_H_ */