]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/msm/mdp/mdp5/mdp5_kms.h
Merge branches 'pm-core', 'pm-qos', 'pm-domains' and 'pm-opp'
[linux.git] / drivers / gpu / drm / msm / mdp / mdp5 / mdp5_kms.h
1 /*
2  * Copyright (C) 2013 Red Hat
3  * Author: Rob Clark <robdclark@gmail.com>
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms of the GNU General Public License version 2 as published by
7  * the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #ifndef __MDP5_KMS_H__
19 #define __MDP5_KMS_H__
20
21 #include "msm_drv.h"
22 #include "msm_kms.h"
23 #include "mdp/mdp_kms.h"
24 #include "mdp5_cfg.h"   /* must be included before mdp5.xml.h */
25 #include "mdp5.xml.h"
26 #include "mdp5_ctl.h"
27 #include "mdp5_pipe.h"
28 #include "mdp5_smp.h"
29
30 struct mdp5_state;
31
32 struct mdp5_kms {
33         struct mdp_kms base;
34
35         struct drm_device *dev;
36
37         struct platform_device *pdev;
38
39         unsigned num_hwpipes;
40         struct mdp5_hw_pipe *hwpipes[SSPP_MAX];
41
42         struct mdp5_cfg_handler *cfg;
43         uint32_t caps;  /* MDP capabilities (MDP_CAP_XXX bits) */
44
45         /**
46          * Global atomic state.  Do not access directly, use mdp5_get_state()
47          */
48         struct mdp5_state *state;
49         struct drm_modeset_lock state_lock;
50
51         /* mapper-id used to request GEM buffer mapped for scanout: */
52         int id;
53         struct msm_gem_address_space *aspace;
54
55         struct mdp5_smp *smp;
56         struct mdp5_ctl_manager *ctlm;
57
58         /* io/register spaces: */
59         void __iomem *mmio;
60
61         struct clk *axi_clk;
62         struct clk *ahb_clk;
63         struct clk *core_clk;
64         struct clk *lut_clk;
65         struct clk *vsync_clk;
66
67         /*
68          * lock to protect access to global resources: ie., following register:
69          *      - REG_MDP5_DISP_INTF_SEL
70          */
71         spinlock_t resource_lock;
72
73         bool rpm_enabled;
74
75         struct mdp_irq error_handler;
76 };
77 #define to_mdp5_kms(x) container_of(x, struct mdp5_kms, base)
78
79 /* Global atomic state for tracking resources that are shared across
80  * multiple kms objects (planes/crtcs/etc).
81  *
82  * For atomic updates which require modifying global state,
83  */
84 struct mdp5_state {
85         struct mdp5_hw_pipe_state hwpipe;
86         struct mdp5_smp_state smp;
87 };
88
89 struct mdp5_state *__must_check
90 mdp5_get_state(struct drm_atomic_state *s);
91
92 /* Atomic plane state.  Subclasses the base drm_plane_state in order to
93  * track assigned hwpipe and hw specific state.
94  */
95 struct mdp5_plane_state {
96         struct drm_plane_state base;
97
98         struct mdp5_hw_pipe *hwpipe;
99
100         /* aligned with property */
101         uint8_t premultiplied;
102         uint8_t zpos;
103         uint8_t alpha;
104
105         /* assigned by crtc blender */
106         enum mdp_mixer_stage_id stage;
107 };
108 #define to_mdp5_plane_state(x) \
109                 container_of(x, struct mdp5_plane_state, base)
110
111 enum mdp5_intf_mode {
112         MDP5_INTF_MODE_NONE = 0,
113
114         /* Modes used for DSI interface (INTF_DSI type): */
115         MDP5_INTF_DSI_MODE_VIDEO,
116         MDP5_INTF_DSI_MODE_COMMAND,
117
118         /* Modes used for WB interface (INTF_WB type):  */
119         MDP5_INTF_WB_MODE_BLOCK,
120         MDP5_INTF_WB_MODE_LINE,
121 };
122
123 struct mdp5_interface {
124         int num; /* display interface number */
125         enum mdp5_intf_type type;
126         enum mdp5_intf_mode mode;
127 };
128
129 static inline void mdp5_write(struct mdp5_kms *mdp5_kms, u32 reg, u32 data)
130 {
131         msm_writel(data, mdp5_kms->mmio + reg);
132 }
133
134 static inline u32 mdp5_read(struct mdp5_kms *mdp5_kms, u32 reg)
135 {
136         return msm_readl(mdp5_kms->mmio + reg);
137 }
138
139 static inline const char *stage2name(enum mdp_mixer_stage_id stage)
140 {
141         static const char *names[] = {
142 #define NAME(n) [n] = #n
143                 NAME(STAGE_UNUSED), NAME(STAGE_BASE),
144                 NAME(STAGE0), NAME(STAGE1), NAME(STAGE2),
145                 NAME(STAGE3), NAME(STAGE4), NAME(STAGE6),
146 #undef NAME
147         };
148         return names[stage];
149 }
150
151 static inline const char *pipe2name(enum mdp5_pipe pipe)
152 {
153         static const char *names[] = {
154 #define NAME(n) [SSPP_ ## n] = #n
155                 NAME(VIG0), NAME(VIG1), NAME(VIG2),
156                 NAME(RGB0), NAME(RGB1), NAME(RGB2),
157                 NAME(DMA0), NAME(DMA1),
158                 NAME(VIG3), NAME(RGB3),
159 #undef NAME
160         };
161         return names[pipe];
162 }
163
164 static inline int pipe2nclients(enum mdp5_pipe pipe)
165 {
166         switch (pipe) {
167         case SSPP_RGB0:
168         case SSPP_RGB1:
169         case SSPP_RGB2:
170         case SSPP_RGB3:
171                 return 1;
172         default:
173                 return 3;
174         }
175 }
176
177 static inline uint32_t intf2err(int intf_num)
178 {
179         switch (intf_num) {
180         case 0:  return MDP5_IRQ_INTF0_UNDER_RUN;
181         case 1:  return MDP5_IRQ_INTF1_UNDER_RUN;
182         case 2:  return MDP5_IRQ_INTF2_UNDER_RUN;
183         case 3:  return MDP5_IRQ_INTF3_UNDER_RUN;
184         default: return 0;
185         }
186 }
187
188 #define GET_PING_PONG_ID(layer_mixer)   ((layer_mixer == 5) ? 3 : layer_mixer)
189 static inline uint32_t intf2vblank(int lm, struct mdp5_interface *intf)
190 {
191         /*
192          * In case of DSI Command Mode, the Ping Pong's read pointer IRQ
193          * acts as a Vblank signal. The Ping Pong buffer used is bound to
194          * layer mixer.
195          */
196
197         if ((intf->type == INTF_DSI) &&
198                         (intf->mode == MDP5_INTF_DSI_MODE_COMMAND))
199                 return MDP5_IRQ_PING_PONG_0_RD_PTR << GET_PING_PONG_ID(lm);
200
201         if (intf->type == INTF_WB)
202                 return MDP5_IRQ_WB_2_DONE;
203
204         switch (intf->num) {
205         case 0:  return MDP5_IRQ_INTF0_VSYNC;
206         case 1:  return MDP5_IRQ_INTF1_VSYNC;
207         case 2:  return MDP5_IRQ_INTF2_VSYNC;
208         case 3:  return MDP5_IRQ_INTF3_VSYNC;
209         default: return 0;
210         }
211 }
212
213 static inline uint32_t lm2ppdone(int lm)
214 {
215         return MDP5_IRQ_PING_PONG_0_DONE << GET_PING_PONG_ID(lm);
216 }
217
218 int mdp5_disable(struct mdp5_kms *mdp5_kms);
219 int mdp5_enable(struct mdp5_kms *mdp5_kms);
220
221 void mdp5_set_irqmask(struct mdp_kms *mdp_kms, uint32_t irqmask,
222                 uint32_t old_irqmask);
223 void mdp5_irq_preinstall(struct msm_kms *kms);
224 int mdp5_irq_postinstall(struct msm_kms *kms);
225 void mdp5_irq_uninstall(struct msm_kms *kms);
226 irqreturn_t mdp5_irq(struct msm_kms *kms);
227 int mdp5_enable_vblank(struct msm_kms *kms, struct drm_crtc *crtc);
228 void mdp5_disable_vblank(struct msm_kms *kms, struct drm_crtc *crtc);
229 int mdp5_irq_domain_init(struct mdp5_kms *mdp5_kms);
230 void mdp5_irq_domain_fini(struct mdp5_kms *mdp5_kms);
231
232 uint32_t mdp5_plane_get_flush(struct drm_plane *plane);
233 enum mdp5_pipe mdp5_plane_pipe(struct drm_plane *plane);
234 struct drm_plane *mdp5_plane_init(struct drm_device *dev, bool primary);
235
236 uint32_t mdp5_crtc_vblank(struct drm_crtc *crtc);
237
238 int mdp5_crtc_get_lm(struct drm_crtc *crtc);
239 void mdp5_crtc_set_pipeline(struct drm_crtc *crtc,
240                 struct mdp5_interface *intf, struct mdp5_ctl *ctl);
241 void mdp5_crtc_wait_for_commit_done(struct drm_crtc *crtc);
242 struct drm_crtc *mdp5_crtc_init(struct drm_device *dev,
243                 struct drm_plane *plane, int id);
244
245 struct drm_encoder *mdp5_encoder_init(struct drm_device *dev,
246                 struct mdp5_interface *intf, struct mdp5_ctl *ctl);
247 int mdp5_encoder_set_split_display(struct drm_encoder *encoder,
248                                         struct drm_encoder *slave_encoder);
249 int mdp5_encoder_get_linecount(struct drm_encoder *encoder);
250 u32 mdp5_encoder_get_framecount(struct drm_encoder *encoder);
251
252 #ifdef CONFIG_DRM_MSM_DSI
253 struct drm_encoder *mdp5_cmd_encoder_init(struct drm_device *dev,
254                 struct mdp5_interface *intf, struct mdp5_ctl *ctl);
255 int mdp5_cmd_encoder_set_split_display(struct drm_encoder *encoder,
256                                         struct drm_encoder *slave_encoder);
257 #else
258 static inline struct drm_encoder *mdp5_cmd_encoder_init(struct drm_device *dev,
259                 struct mdp5_interface *intf, struct mdp5_ctl *ctl)
260 {
261         return ERR_PTR(-EINVAL);
262 }
263 static inline int mdp5_cmd_encoder_set_split_display(
264         struct drm_encoder *encoder, struct drm_encoder *slave_encoder)
265 {
266         return -EINVAL;
267 }
268 #endif
269
270 #endif /* __MDP5_KMS_H__ */