]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/gpu/drm/vc4/vc4_drv.h
ce1af06cc197bae14da588bbce3224b118dceef4
[linux.git] / drivers / gpu / drm / vc4 / vc4_drv.h
1 /*
2  * Copyright (C) 2015 Broadcom
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  */
8
9 #include <linux/mm_types.h>
10 #include <drm/drmP.h>
11 #include <drm/drm_util.h>
12 #include <drm/drm_encoder.h>
13 #include <drm/drm_gem_cma_helper.h>
14 #include <drm/drm_atomic.h>
15 #include <drm/drm_syncobj.h>
16
17 #include "uapi/drm/vc4_drm.h"
18
19 /* Don't forget to update vc4_bo.c: bo_type_names[] when adding to
20  * this.
21  */
22 enum vc4_kernel_bo_type {
23         /* Any kernel allocation (gem_create_object hook) before it
24          * gets another type set.
25          */
26         VC4_BO_TYPE_KERNEL,
27         VC4_BO_TYPE_V3D,
28         VC4_BO_TYPE_V3D_SHADER,
29         VC4_BO_TYPE_DUMB,
30         VC4_BO_TYPE_BIN,
31         VC4_BO_TYPE_RCL,
32         VC4_BO_TYPE_BCL,
33         VC4_BO_TYPE_KERNEL_CACHE,
34         VC4_BO_TYPE_COUNT
35 };
36
37 /* Performance monitor object. The perform lifetime is controlled by userspace
38  * using perfmon related ioctls. A perfmon can be attached to a submit_cl
39  * request, and when this is the case, HW perf counters will be activated just
40  * before the submit_cl is submitted to the GPU and disabled when the job is
41  * done. This way, only events related to a specific job will be counted.
42  */
43 struct vc4_perfmon {
44         /* Tracks the number of users of the perfmon, when this counter reaches
45          * zero the perfmon is destroyed.
46          */
47         refcount_t refcnt;
48
49         /* Number of counters activated in this perfmon instance
50          * (should be less than DRM_VC4_MAX_PERF_COUNTERS).
51          */
52         u8 ncounters;
53
54         /* Events counted by the HW perf counters. */
55         u8 events[DRM_VC4_MAX_PERF_COUNTERS];
56
57         /* Storage for counter values. Counters are incremented by the HW
58          * perf counter values every time the perfmon is attached to a GPU job.
59          * This way, perfmon users don't have to retrieve the results after
60          * each job if they want to track events covering several submissions.
61          * Note that counter values can't be reset, but you can fake a reset by
62          * destroying the perfmon and creating a new one.
63          */
64         u64 counters[0];
65 };
66
67 struct vc4_dev {
68         struct drm_device *dev;
69
70         struct vc4_hdmi *hdmi;
71         struct vc4_hvs *hvs;
72         struct vc4_v3d *v3d;
73         struct vc4_dpi *dpi;
74         struct vc4_dsi *dsi1;
75         struct vc4_vec *vec;
76         struct vc4_txp *txp;
77
78         struct vc4_hang_state *hang_state;
79
80         /* The kernel-space BO cache.  Tracks buffers that have been
81          * unreferenced by all other users (refcounts of 0!) but not
82          * yet freed, so we can do cheap allocations.
83          */
84         struct vc4_bo_cache {
85                 /* Array of list heads for entries in the BO cache,
86                  * based on number of pages, so we can do O(1) lookups
87                  * in the cache when allocating.
88                  */
89                 struct list_head *size_list;
90                 uint32_t size_list_size;
91
92                 /* List of all BOs in the cache, ordered by age, so we
93                  * can do O(1) lookups when trying to free old
94                  * buffers.
95                  */
96                 struct list_head time_list;
97                 struct work_struct time_work;
98                 struct timer_list time_timer;
99         } bo_cache;
100
101         u32 num_labels;
102         struct vc4_label {
103                 const char *name;
104                 u32 num_allocated;
105                 u32 size_allocated;
106         } *bo_labels;
107
108         /* Protects bo_cache and bo_labels. */
109         struct mutex bo_lock;
110
111         /* Purgeable BO pool. All BOs in this pool can have their memory
112          * reclaimed if the driver is unable to allocate new BOs. We also
113          * keep stats related to the purge mechanism here.
114          */
115         struct {
116                 struct list_head list;
117                 unsigned int num;
118                 size_t size;
119                 unsigned int purged_num;
120                 size_t purged_size;
121                 struct mutex lock;
122         } purgeable;
123
124         uint64_t dma_fence_context;
125
126         /* Sequence number for the last job queued in bin_job_list.
127          * Starts at 0 (no jobs emitted).
128          */
129         uint64_t emit_seqno;
130
131         /* Sequence number for the last completed job on the GPU.
132          * Starts at 0 (no jobs completed).
133          */
134         uint64_t finished_seqno;
135
136         /* List of all struct vc4_exec_info for jobs to be executed in
137          * the binner.  The first job in the list is the one currently
138          * programmed into ct0ca for execution.
139          */
140         struct list_head bin_job_list;
141
142         /* List of all struct vc4_exec_info for jobs that have
143          * completed binning and are ready for rendering.  The first
144          * job in the list is the one currently programmed into ct1ca
145          * for execution.
146          */
147         struct list_head render_job_list;
148
149         /* List of the finished vc4_exec_infos waiting to be freed by
150          * job_done_work.
151          */
152         struct list_head job_done_list;
153         /* Spinlock used to synchronize the job_list and seqno
154          * accesses between the IRQ handler and GEM ioctls.
155          */
156         spinlock_t job_lock;
157         wait_queue_head_t job_wait_queue;
158         struct work_struct job_done_work;
159
160         /* Used to track the active perfmon if any. Access to this field is
161          * protected by job_lock.
162          */
163         struct vc4_perfmon *active_perfmon;
164
165         /* List of struct vc4_seqno_cb for callbacks to be made from a
166          * workqueue when the given seqno is passed.
167          */
168         struct list_head seqno_cb_list;
169
170         /* The memory used for storing binner tile alloc, tile state,
171          * and overflow memory allocations.  This is freed when V3D
172          * powers down.
173          */
174         struct vc4_bo *bin_bo;
175
176         /* Size of blocks allocated within bin_bo. */
177         uint32_t bin_alloc_size;
178
179         /* Bitmask of the bin_alloc_size chunks in bin_bo that are
180          * used.
181          */
182         uint32_t bin_alloc_used;
183
184         /* Bitmask of the current bin_alloc used for overflow memory. */
185         uint32_t bin_alloc_overflow;
186
187         struct work_struct overflow_mem_work;
188
189         int power_refcount;
190
191         /* Mutex controlling the power refcount. */
192         struct mutex power_lock;
193
194         struct {
195                 struct timer_list timer;
196                 struct work_struct reset_work;
197         } hangcheck;
198
199         struct semaphore async_modeset;
200
201         struct drm_modeset_lock ctm_state_lock;
202         struct drm_private_obj ctm_manager;
203 };
204
205 static inline struct vc4_dev *
206 to_vc4_dev(struct drm_device *dev)
207 {
208         return (struct vc4_dev *)dev->dev_private;
209 }
210
211 struct vc4_bo {
212         struct drm_gem_cma_object base;
213
214         /* seqno of the last job to render using this BO. */
215         uint64_t seqno;
216
217         /* seqno of the last job to use the RCL to write to this BO.
218          *
219          * Note that this doesn't include binner overflow memory
220          * writes.
221          */
222         uint64_t write_seqno;
223
224         bool t_format;
225
226         /* List entry for the BO's position in either
227          * vc4_exec_info->unref_list or vc4_dev->bo_cache.time_list
228          */
229         struct list_head unref_head;
230
231         /* Time in jiffies when the BO was put in vc4->bo_cache. */
232         unsigned long free_time;
233
234         /* List entry for the BO's position in vc4_dev->bo_cache.size_list */
235         struct list_head size_head;
236
237         /* Struct for shader validation state, if created by
238          * DRM_IOCTL_VC4_CREATE_SHADER_BO.
239          */
240         struct vc4_validated_shader_info *validated_shader;
241
242         /* One of enum vc4_kernel_bo_type, or VC4_BO_TYPE_COUNT + i
243          * for user-allocated labels.
244          */
245         int label;
246
247         /* Count the number of active users. This is needed to determine
248          * whether we can move the BO to the purgeable list or not (when the BO
249          * is used by the GPU or the display engine we can't purge it).
250          */
251         refcount_t usecnt;
252
253         /* Store purgeable/purged state here */
254         u32 madv;
255         struct mutex madv_lock;
256 };
257
258 static inline struct vc4_bo *
259 to_vc4_bo(struct drm_gem_object *bo)
260 {
261         return (struct vc4_bo *)bo;
262 }
263
264 struct vc4_fence {
265         struct dma_fence base;
266         struct drm_device *dev;
267         /* vc4 seqno for signaled() test */
268         uint64_t seqno;
269 };
270
271 static inline struct vc4_fence *
272 to_vc4_fence(struct dma_fence *fence)
273 {
274         return (struct vc4_fence *)fence;
275 }
276
277 struct vc4_seqno_cb {
278         struct work_struct work;
279         uint64_t seqno;
280         void (*func)(struct vc4_seqno_cb *cb);
281 };
282
283 struct vc4_v3d {
284         struct vc4_dev *vc4;
285         struct platform_device *pdev;
286         void __iomem *regs;
287         struct clk *clk;
288 };
289
290 struct vc4_hvs {
291         struct platform_device *pdev;
292         void __iomem *regs;
293         u32 __iomem *dlist;
294
295         /* Memory manager for CRTCs to allocate space in the display
296          * list.  Units are dwords.
297          */
298         struct drm_mm dlist_mm;
299         /* Memory manager for the LBM memory used by HVS scaling. */
300         struct drm_mm lbm_mm;
301         spinlock_t mm_lock;
302
303         struct drm_mm_node mitchell_netravali_filter;
304 };
305
306 struct vc4_plane {
307         struct drm_plane base;
308 };
309
310 static inline struct vc4_plane *
311 to_vc4_plane(struct drm_plane *plane)
312 {
313         return (struct vc4_plane *)plane;
314 }
315
316 enum vc4_scaling_mode {
317         VC4_SCALING_NONE,
318         VC4_SCALING_TPZ,
319         VC4_SCALING_PPF,
320 };
321
322 struct vc4_plane_state {
323         struct drm_plane_state base;
324         /* System memory copy of the display list for this element, computed
325          * at atomic_check time.
326          */
327         u32 *dlist;
328         u32 dlist_size; /* Number of dwords allocated for the display list */
329         u32 dlist_count; /* Number of used dwords in the display list. */
330
331         /* Offset in the dlist to various words, for pageflip or
332          * cursor updates.
333          */
334         u32 pos0_offset;
335         u32 pos2_offset;
336         u32 ptr0_offset;
337         u32 lbm_offset;
338
339         /* Offset where the plane's dlist was last stored in the
340          * hardware at vc4_crtc_atomic_flush() time.
341          */
342         u32 __iomem *hw_dlist;
343
344         /* Clipped coordinates of the plane on the display. */
345         int crtc_x, crtc_y, crtc_w, crtc_h;
346         /* Clipped area being scanned from in the FB. */
347         u32 src_x, src_y;
348
349         u32 src_w[2], src_h[2];
350
351         /* Scaling selection for the RGB/Y plane and the Cb/Cr planes. */
352         enum vc4_scaling_mode x_scaling[2], y_scaling[2];
353         bool is_unity;
354         bool is_yuv;
355
356         /* Offset to start scanning out from the start of the plane's
357          * BO.
358          */
359         u32 offsets[3];
360
361         /* Our allocation in LBM for temporary storage during scaling. */
362         struct drm_mm_node lbm;
363
364         /* Set when the plane has per-pixel alpha content or does not cover
365          * the entire screen. This is a hint to the CRTC that it might need
366          * to enable background color fill.
367          */
368         bool needs_bg_fill;
369
370         /* Mark the dlist as initialized. Useful to avoid initializing it twice
371          * when async update is not possible.
372          */
373         bool dlist_initialized;
374 };
375
376 static inline struct vc4_plane_state *
377 to_vc4_plane_state(struct drm_plane_state *state)
378 {
379         return (struct vc4_plane_state *)state;
380 }
381
382 enum vc4_encoder_type {
383         VC4_ENCODER_TYPE_NONE,
384         VC4_ENCODER_TYPE_HDMI,
385         VC4_ENCODER_TYPE_VEC,
386         VC4_ENCODER_TYPE_DSI0,
387         VC4_ENCODER_TYPE_DSI1,
388         VC4_ENCODER_TYPE_SMI,
389         VC4_ENCODER_TYPE_DPI,
390 };
391
392 struct vc4_encoder {
393         struct drm_encoder base;
394         enum vc4_encoder_type type;
395         u32 clock_select;
396 };
397
398 static inline struct vc4_encoder *
399 to_vc4_encoder(struct drm_encoder *encoder)
400 {
401         return container_of(encoder, struct vc4_encoder, base);
402 }
403
404 struct vc4_crtc_data {
405         /* Which channel of the HVS this pixelvalve sources from. */
406         int hvs_channel;
407
408         enum vc4_encoder_type encoder_types[4];
409 };
410
411 struct vc4_crtc {
412         struct drm_crtc base;
413         const struct vc4_crtc_data *data;
414         void __iomem *regs;
415
416         /* Timestamp at start of vblank irq - unaffected by lock delays. */
417         ktime_t t_vblank;
418
419         /* Which HVS channel we're using for our CRTC. */
420         int channel;
421
422         u8 lut_r[256];
423         u8 lut_g[256];
424         u8 lut_b[256];
425         /* Size in pixels of the COB memory allocated to this CRTC. */
426         u32 cob_size;
427
428         struct drm_pending_vblank_event *event;
429 };
430
431 static inline struct vc4_crtc *
432 to_vc4_crtc(struct drm_crtc *crtc)
433 {
434         return (struct vc4_crtc *)crtc;
435 }
436
437 #define V3D_READ(offset) readl(vc4->v3d->regs + offset)
438 #define V3D_WRITE(offset, val) writel(val, vc4->v3d->regs + offset)
439 #define HVS_READ(offset) readl(vc4->hvs->regs + offset)
440 #define HVS_WRITE(offset, val) writel(val, vc4->hvs->regs + offset)
441
442 struct vc4_exec_info {
443         /* Sequence number for this bin/render job. */
444         uint64_t seqno;
445
446         /* Latest write_seqno of any BO that binning depends on. */
447         uint64_t bin_dep_seqno;
448
449         struct dma_fence *fence;
450
451         /* Last current addresses the hardware was processing when the
452          * hangcheck timer checked on us.
453          */
454         uint32_t last_ct0ca, last_ct1ca;
455
456         /* Kernel-space copy of the ioctl arguments */
457         struct drm_vc4_submit_cl *args;
458
459         /* This is the array of BOs that were looked up at the start of exec.
460          * Command validation will use indices into this array.
461          */
462         struct drm_gem_cma_object **bo;
463         uint32_t bo_count;
464
465         /* List of BOs that are being written by the RCL.  Other than
466          * the binner temporary storage, this is all the BOs written
467          * by the job.
468          */
469         struct drm_gem_cma_object *rcl_write_bo[4];
470         uint32_t rcl_write_bo_count;
471
472         /* Pointers for our position in vc4->job_list */
473         struct list_head head;
474
475         /* List of other BOs used in the job that need to be released
476          * once the job is complete.
477          */
478         struct list_head unref_list;
479
480         /* Current unvalidated indices into @bo loaded by the non-hardware
481          * VC4_PACKET_GEM_HANDLES.
482          */
483         uint32_t bo_index[2];
484
485         /* This is the BO where we store the validated command lists, shader
486          * records, and uniforms.
487          */
488         struct drm_gem_cma_object *exec_bo;
489
490         /**
491          * This tracks the per-shader-record state (packet 64) that
492          * determines the length of the shader record and the offset
493          * it's expected to be found at.  It gets read in from the
494          * command lists.
495          */
496         struct vc4_shader_state {
497                 uint32_t addr;
498                 /* Maximum vertex index referenced by any primitive using this
499                  * shader state.
500                  */
501                 uint32_t max_index;
502         } *shader_state;
503
504         /** How many shader states the user declared they were using. */
505         uint32_t shader_state_size;
506         /** How many shader state records the validator has seen. */
507         uint32_t shader_state_count;
508
509         bool found_tile_binning_mode_config_packet;
510         bool found_start_tile_binning_packet;
511         bool found_increment_semaphore_packet;
512         bool found_flush;
513         uint8_t bin_tiles_x, bin_tiles_y;
514         /* Physical address of the start of the tile alloc array
515          * (where each tile's binned CL will start)
516          */
517         uint32_t tile_alloc_offset;
518         /* Bitmask of which binner slots are freed when this job completes. */
519         uint32_t bin_slots;
520
521         /**
522          * Computed addresses pointing into exec_bo where we start the
523          * bin thread (ct0) and render thread (ct1).
524          */
525         uint32_t ct0ca, ct0ea;
526         uint32_t ct1ca, ct1ea;
527
528         /* Pointer to the unvalidated bin CL (if present). */
529         void *bin_u;
530
531         /* Pointers to the shader recs.  These paddr gets incremented as CL
532          * packets are relocated in validate_gl_shader_state, and the vaddrs
533          * (u and v) get incremented and size decremented as the shader recs
534          * themselves are validated.
535          */
536         void *shader_rec_u;
537         void *shader_rec_v;
538         uint32_t shader_rec_p;
539         uint32_t shader_rec_size;
540
541         /* Pointers to the uniform data.  These pointers are incremented, and
542          * size decremented, as each batch of uniforms is uploaded.
543          */
544         void *uniforms_u;
545         void *uniforms_v;
546         uint32_t uniforms_p;
547         uint32_t uniforms_size;
548
549         /* Pointer to a performance monitor object if the user requested it,
550          * NULL otherwise.
551          */
552         struct vc4_perfmon *perfmon;
553 };
554
555 /* Per-open file private data. Any driver-specific resource that has to be
556  * released when the DRM file is closed should be placed here.
557  */
558 struct vc4_file {
559         struct {
560                 struct idr idr;
561                 struct mutex lock;
562         } perfmon;
563 };
564
565 static inline struct vc4_exec_info *
566 vc4_first_bin_job(struct vc4_dev *vc4)
567 {
568         return list_first_entry_or_null(&vc4->bin_job_list,
569                                         struct vc4_exec_info, head);
570 }
571
572 static inline struct vc4_exec_info *
573 vc4_first_render_job(struct vc4_dev *vc4)
574 {
575         return list_first_entry_or_null(&vc4->render_job_list,
576                                         struct vc4_exec_info, head);
577 }
578
579 static inline struct vc4_exec_info *
580 vc4_last_render_job(struct vc4_dev *vc4)
581 {
582         if (list_empty(&vc4->render_job_list))
583                 return NULL;
584         return list_last_entry(&vc4->render_job_list,
585                                struct vc4_exec_info, head);
586 }
587
588 /**
589  * struct vc4_texture_sample_info - saves the offsets into the UBO for texture
590  * setup parameters.
591  *
592  * This will be used at draw time to relocate the reference to the texture
593  * contents in p0, and validate that the offset combined with
594  * width/height/stride/etc. from p1 and p2/p3 doesn't sample outside the BO.
595  * Note that the hardware treats unprovided config parameters as 0, so not all
596  * of them need to be set up for every texure sample, and we'll store ~0 as
597  * the offset to mark the unused ones.
598  *
599  * See the VC4 3D architecture guide page 41 ("Texture and Memory Lookup Unit
600  * Setup") for definitions of the texture parameters.
601  */
602 struct vc4_texture_sample_info {
603         bool is_direct;
604         uint32_t p_offset[4];
605 };
606
607 /**
608  * struct vc4_validated_shader_info - information about validated shaders that
609  * needs to be used from command list validation.
610  *
611  * For a given shader, each time a shader state record references it, we need
612  * to verify that the shader doesn't read more uniforms than the shader state
613  * record's uniform BO pointer can provide, and we need to apply relocations
614  * and validate the shader state record's uniforms that define the texture
615  * samples.
616  */
617 struct vc4_validated_shader_info {
618         uint32_t uniforms_size;
619         uint32_t uniforms_src_size;
620         uint32_t num_texture_samples;
621         struct vc4_texture_sample_info *texture_samples;
622
623         uint32_t num_uniform_addr_offsets;
624         uint32_t *uniform_addr_offsets;
625
626         bool is_threaded;
627 };
628
629 /**
630  * _wait_for - magic (register) wait macro
631  *
632  * Does the right thing for modeset paths when run under kdgb or similar atomic
633  * contexts. Note that it's important that we check the condition again after
634  * having timed out, since the timeout could be due to preemption or similar and
635  * we've never had a chance to check the condition before the timeout.
636  */
637 #define _wait_for(COND, MS, W) ({ \
638         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS) + 1;   \
639         int ret__ = 0;                                                  \
640         while (!(COND)) {                                               \
641                 if (time_after(jiffies, timeout__)) {                   \
642                         if (!(COND))                                    \
643                                 ret__ = -ETIMEDOUT;                     \
644                         break;                                          \
645                 }                                                       \
646                 if (W && drm_can_sleep())  {                            \
647                         msleep(W);                                      \
648                 } else {                                                \
649                         cpu_relax();                                    \
650                 }                                                       \
651         }                                                               \
652         ret__;                                                          \
653 })
654
655 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
656
657 /* vc4_bo.c */
658 struct drm_gem_object *vc4_create_object(struct drm_device *dev, size_t size);
659 void vc4_free_object(struct drm_gem_object *gem_obj);
660 struct vc4_bo *vc4_bo_create(struct drm_device *dev, size_t size,
661                              bool from_cache, enum vc4_kernel_bo_type type);
662 int vc4_dumb_create(struct drm_file *file_priv,
663                     struct drm_device *dev,
664                     struct drm_mode_create_dumb *args);
665 struct dma_buf *vc4_prime_export(struct drm_device *dev,
666                                  struct drm_gem_object *obj, int flags);
667 int vc4_create_bo_ioctl(struct drm_device *dev, void *data,
668                         struct drm_file *file_priv);
669 int vc4_create_shader_bo_ioctl(struct drm_device *dev, void *data,
670                                struct drm_file *file_priv);
671 int vc4_mmap_bo_ioctl(struct drm_device *dev, void *data,
672                       struct drm_file *file_priv);
673 int vc4_set_tiling_ioctl(struct drm_device *dev, void *data,
674                          struct drm_file *file_priv);
675 int vc4_get_tiling_ioctl(struct drm_device *dev, void *data,
676                          struct drm_file *file_priv);
677 int vc4_get_hang_state_ioctl(struct drm_device *dev, void *data,
678                              struct drm_file *file_priv);
679 int vc4_label_bo_ioctl(struct drm_device *dev, void *data,
680                        struct drm_file *file_priv);
681 vm_fault_t vc4_fault(struct vm_fault *vmf);
682 int vc4_mmap(struct file *filp, struct vm_area_struct *vma);
683 int vc4_prime_mmap(struct drm_gem_object *obj, struct vm_area_struct *vma);
684 struct drm_gem_object *vc4_prime_import_sg_table(struct drm_device *dev,
685                                                  struct dma_buf_attachment *attach,
686                                                  struct sg_table *sgt);
687 void *vc4_prime_vmap(struct drm_gem_object *obj);
688 int vc4_bo_cache_init(struct drm_device *dev);
689 void vc4_bo_cache_destroy(struct drm_device *dev);
690 int vc4_bo_stats_debugfs(struct seq_file *m, void *arg);
691 int vc4_bo_inc_usecnt(struct vc4_bo *bo);
692 void vc4_bo_dec_usecnt(struct vc4_bo *bo);
693 void vc4_bo_add_to_purgeable_pool(struct vc4_bo *bo);
694 void vc4_bo_remove_from_purgeable_pool(struct vc4_bo *bo);
695
696 /* vc4_crtc.c */
697 extern struct platform_driver vc4_crtc_driver;
698 int vc4_crtc_debugfs_regs(struct seq_file *m, void *arg);
699 bool vc4_crtc_get_scanoutpos(struct drm_device *dev, unsigned int crtc_id,
700                              bool in_vblank_irq, int *vpos, int *hpos,
701                              ktime_t *stime, ktime_t *etime,
702                              const struct drm_display_mode *mode);
703 void vc4_crtc_handle_vblank(struct vc4_crtc *crtc);
704 void vc4_crtc_txp_armed(struct drm_crtc_state *state);
705 void vc4_crtc_get_margins(struct drm_crtc_state *state,
706                           unsigned int *right, unsigned int *left,
707                           unsigned int *top, unsigned int *bottom);
708
709 /* vc4_debugfs.c */
710 int vc4_debugfs_init(struct drm_minor *minor);
711
712 /* vc4_drv.c */
713 void __iomem *vc4_ioremap_regs(struct platform_device *dev, int index);
714
715 /* vc4_dpi.c */
716 extern struct platform_driver vc4_dpi_driver;
717 int vc4_dpi_debugfs_regs(struct seq_file *m, void *unused);
718
719 /* vc4_dsi.c */
720 extern struct platform_driver vc4_dsi_driver;
721 int vc4_dsi_debugfs_regs(struct seq_file *m, void *unused);
722
723 /* vc4_fence.c */
724 extern const struct dma_fence_ops vc4_fence_ops;
725
726 /* vc4_gem.c */
727 void vc4_gem_init(struct drm_device *dev);
728 void vc4_gem_destroy(struct drm_device *dev);
729 int vc4_submit_cl_ioctl(struct drm_device *dev, void *data,
730                         struct drm_file *file_priv);
731 int vc4_wait_seqno_ioctl(struct drm_device *dev, void *data,
732                          struct drm_file *file_priv);
733 int vc4_wait_bo_ioctl(struct drm_device *dev, void *data,
734                       struct drm_file *file_priv);
735 void vc4_submit_next_bin_job(struct drm_device *dev);
736 void vc4_submit_next_render_job(struct drm_device *dev);
737 void vc4_move_job_to_render(struct drm_device *dev, struct vc4_exec_info *exec);
738 int vc4_wait_for_seqno(struct drm_device *dev, uint64_t seqno,
739                        uint64_t timeout_ns, bool interruptible);
740 void vc4_job_handle_completed(struct vc4_dev *vc4);
741 int vc4_queue_seqno_cb(struct drm_device *dev,
742                        struct vc4_seqno_cb *cb, uint64_t seqno,
743                        void (*func)(struct vc4_seqno_cb *cb));
744 int vc4_gem_madvise_ioctl(struct drm_device *dev, void *data,
745                           struct drm_file *file_priv);
746
747 /* vc4_hdmi.c */
748 extern struct platform_driver vc4_hdmi_driver;
749 int vc4_hdmi_debugfs_regs(struct seq_file *m, void *unused);
750
751 /* vc4_vec.c */
752 extern struct platform_driver vc4_vec_driver;
753 int vc4_vec_debugfs_regs(struct seq_file *m, void *unused);
754
755 /* vc4_txp.c */
756 extern struct platform_driver vc4_txp_driver;
757 int vc4_txp_debugfs_regs(struct seq_file *m, void *unused);
758
759 /* vc4_irq.c */
760 irqreturn_t vc4_irq(int irq, void *arg);
761 void vc4_irq_preinstall(struct drm_device *dev);
762 int vc4_irq_postinstall(struct drm_device *dev);
763 void vc4_irq_uninstall(struct drm_device *dev);
764 void vc4_irq_reset(struct drm_device *dev);
765
766 /* vc4_hvs.c */
767 extern struct platform_driver vc4_hvs_driver;
768 void vc4_hvs_dump_state(struct drm_device *dev);
769 int vc4_hvs_debugfs_regs(struct seq_file *m, void *unused);
770
771 /* vc4_kms.c */
772 int vc4_kms_load(struct drm_device *dev);
773
774 /* vc4_plane.c */
775 struct drm_plane *vc4_plane_init(struct drm_device *dev,
776                                  enum drm_plane_type type);
777 u32 vc4_plane_write_dlist(struct drm_plane *plane, u32 __iomem *dlist);
778 u32 vc4_plane_dlist_size(const struct drm_plane_state *state);
779 void vc4_plane_async_set_fb(struct drm_plane *plane,
780                             struct drm_framebuffer *fb);
781
782 /* vc4_v3d.c */
783 extern struct platform_driver vc4_v3d_driver;
784 int vc4_v3d_debugfs_ident(struct seq_file *m, void *unused);
785 int vc4_v3d_debugfs_regs(struct seq_file *m, void *unused);
786 int vc4_v3d_get_bin_slot(struct vc4_dev *vc4);
787
788 /* vc4_validate.c */
789 int
790 vc4_validate_bin_cl(struct drm_device *dev,
791                     void *validated,
792                     void *unvalidated,
793                     struct vc4_exec_info *exec);
794
795 int
796 vc4_validate_shader_recs(struct drm_device *dev, struct vc4_exec_info *exec);
797
798 struct drm_gem_cma_object *vc4_use_bo(struct vc4_exec_info *exec,
799                                       uint32_t hindex);
800
801 int vc4_get_rcl(struct drm_device *dev, struct vc4_exec_info *exec);
802
803 bool vc4_check_tex_size(struct vc4_exec_info *exec,
804                         struct drm_gem_cma_object *fbo,
805                         uint32_t offset, uint8_t tiling_format,
806                         uint32_t width, uint32_t height, uint8_t cpp);
807
808 /* vc4_validate_shader.c */
809 struct vc4_validated_shader_info *
810 vc4_validate_shader(struct drm_gem_cma_object *shader_obj);
811
812 /* vc4_perfmon.c */
813 void vc4_perfmon_get(struct vc4_perfmon *perfmon);
814 void vc4_perfmon_put(struct vc4_perfmon *perfmon);
815 void vc4_perfmon_start(struct vc4_dev *vc4, struct vc4_perfmon *perfmon);
816 void vc4_perfmon_stop(struct vc4_dev *vc4, struct vc4_perfmon *perfmon,
817                       bool capture);
818 struct vc4_perfmon *vc4_perfmon_find(struct vc4_file *vc4file, int id);
819 void vc4_perfmon_open_file(struct vc4_file *vc4file);
820 void vc4_perfmon_close_file(struct vc4_file *vc4file);
821 int vc4_perfmon_create_ioctl(struct drm_device *dev, void *data,
822                              struct drm_file *file_priv);
823 int vc4_perfmon_destroy_ioctl(struct drm_device *dev, void *data,
824                               struct drm_file *file_priv);
825 int vc4_perfmon_get_values_ioctl(struct drm_device *dev, void *data,
826                                  struct drm_file *file_priv);