]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/net/wireless/intel/iwlwifi/iwl-csr.h
iwlwifi: allow different csr flags for different device families
[linux.git] / drivers / net / wireless / intel / iwlwifi / iwl-csr.h
1 /******************************************************************************
2  *
3  * This file is provided under a dual BSD/GPLv2 license.  When using or
4  * redistributing this file, you may do so under either license.
5  *
6  * GPL LICENSE SUMMARY
7  *
8  * Copyright(c) 2005 - 2014 Intel Corporation. All rights reserved.
9  * Copyright(c) 2013 - 2014 Intel Mobile Communications GmbH
10  * Copyright(c) 2016        Intel Deutschland GmbH
11  * Copyright(c) 2018 Intel Corporation
12  *
13  * This program is free software; you can redistribute it and/or modify
14  * it under the terms of version 2 of the GNU General Public License as
15  * published by the Free Software Foundation.
16  *
17  * This program is distributed in the hope that it will be useful, but
18  * WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
20  * General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110,
25  * USA
26  *
27  * The full GNU General Public License is included in this distribution
28  * in the file called COPYING.
29  *
30  * Contact Information:
31  *  Intel Linux Wireless <linuxwifi@intel.com>
32  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
33  *
34  * BSD LICENSE
35  *
36  * Copyright(c) 2005 - 2014 Intel Corporation. All rights reserved.
37  * Copyright(c) 2013 - 2014 Intel Mobile Communications GmbH
38  * Copyright(c) 2018 Intel Corporation
39  * All rights reserved.
40  *
41  * Redistribution and use in source and binary forms, with or without
42  * modification, are permitted provided that the following conditions
43  * are met:
44  *
45  *  * Redistributions of source code must retain the above copyright
46  *    notice, this list of conditions and the following disclaimer.
47  *  * Redistributions in binary form must reproduce the above copyright
48  *    notice, this list of conditions and the following disclaimer in
49  *    the documentation and/or other materials provided with the
50  *    distribution.
51  *  * Neither the name Intel Corporation nor the names of its
52  *    contributors may be used to endorse or promote products derived
53  *    from this software without specific prior written permission.
54  *
55  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
56  * "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
57  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
58  * A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
59  * OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
60  * SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
61  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
62  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
63  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
64  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
65  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
66  *
67  *****************************************************************************/
68 #ifndef __iwl_csr_h__
69 #define __iwl_csr_h__
70 /*
71  * CSR (control and status registers)
72  *
73  * CSR registers are mapped directly into PCI bus space, and are accessible
74  * whenever platform supplies power to device, even when device is in
75  * low power states due to driver-invoked device resets
76  * (e.g. CSR_RESET_REG_FLAG_SW_RESET) or uCode-driven power-saving modes.
77  *
78  * Use iwl_write32() and iwl_read32() family to access these registers;
79  * these provide simple PCI bus access, without waking up the MAC.
80  * Do not use iwl_write_direct32() family for these registers;
81  * no need to "grab nic access" via CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ.
82  * The MAC (uCode processor, etc.) does not need to be powered up for accessing
83  * the CSR registers.
84  *
85  * NOTE:  Device does need to be awake in order to read this memory
86  *        via CSR_EEPROM and CSR_OTP registers
87  */
88 #define CSR_BASE    (0x000)
89
90 #define CSR_HW_IF_CONFIG_REG    (CSR_BASE+0x000) /* hardware interface config */
91 #define CSR_INT_COALESCING      (CSR_BASE+0x004) /* accum ints, 32-usec units */
92 #define CSR_INT                 (CSR_BASE+0x008) /* host interrupt status/ack */
93 #define CSR_INT_MASK            (CSR_BASE+0x00c) /* host interrupt enable */
94 #define CSR_FH_INT_STATUS       (CSR_BASE+0x010) /* busmaster int status/ack*/
95 #define CSR_GPIO_IN             (CSR_BASE+0x018) /* read external chip pins */
96 #define CSR_RESET               (CSR_BASE+0x020) /* busmaster enable, NMI, etc*/
97 #define CSR_GP_CNTRL            (CSR_BASE+0x024)
98
99 /* 2nd byte of CSR_INT_COALESCING, not accessible via iwl_write32()! */
100 #define CSR_INT_PERIODIC_REG    (CSR_BASE+0x005)
101
102 /*
103  * Hardware revision info
104  * Bit fields:
105  * 31-16:  Reserved
106  *  15-4:  Type of device:  see CSR_HW_REV_TYPE_xxx definitions
107  *  3-2:  Revision step:  0 = A, 1 = B, 2 = C, 3 = D
108  *  1-0:  "Dash" (-) value, as in A-1, etc.
109  */
110 #define CSR_HW_REV              (CSR_BASE+0x028)
111
112 /*
113  * RF ID revision info
114  * Bit fields:
115  * 31:24: Reserved (set to 0x0)
116  * 23:12: Type
117  * 11:8:  Step (A - 0x0, B - 0x1, etc)
118  * 7:4:   Dash
119  * 3:0:   Flavor
120  */
121 #define CSR_HW_RF_ID            (CSR_BASE+0x09c)
122
123 /*
124  * EEPROM and OTP (one-time-programmable) memory reads
125  *
126  * NOTE:  Device must be awake, initialized via apm_ops.init(),
127  *        in order to read.
128  */
129 #define CSR_EEPROM_REG          (CSR_BASE+0x02c)
130 #define CSR_EEPROM_GP           (CSR_BASE+0x030)
131 #define CSR_OTP_GP_REG          (CSR_BASE+0x034)
132
133 #define CSR_GIO_REG             (CSR_BASE+0x03C)
134 #define CSR_GP_UCODE_REG        (CSR_BASE+0x048)
135 #define CSR_GP_DRIVER_REG       (CSR_BASE+0x050)
136
137 /*
138  * UCODE-DRIVER GP (general purpose) mailbox registers.
139  * SET/CLR registers set/clear bit(s) if "1" is written.
140  */
141 #define CSR_UCODE_DRV_GP1       (CSR_BASE+0x054)
142 #define CSR_UCODE_DRV_GP1_SET   (CSR_BASE+0x058)
143 #define CSR_UCODE_DRV_GP1_CLR   (CSR_BASE+0x05c)
144 #define CSR_UCODE_DRV_GP2       (CSR_BASE+0x060)
145
146 #define CSR_MBOX_SET_REG        (CSR_BASE + 0x88)
147
148 #define CSR_LED_REG             (CSR_BASE+0x094)
149 #define CSR_DRAM_INT_TBL_REG    (CSR_BASE+0x0A0)
150 #define CSR_MAC_SHADOW_REG_CTRL         (CSR_BASE + 0x0A8) /* 6000 and up */
151 #define CSR_MAC_SHADOW_REG_CTRL_RX_WAKE BIT(20)
152 #define CSR_MAC_SHADOW_REG_CTL2         (CSR_BASE + 0x0AC)
153 #define CSR_MAC_SHADOW_REG_CTL2_RX_WAKE 0xFFFF
154
155 /* GIO Chicken Bits (PCI Express bus link power management) */
156 #define CSR_GIO_CHICKEN_BITS    (CSR_BASE+0x100)
157
158 /* host chicken bits */
159 #define CSR_HOST_CHICKEN        (CSR_BASE + 0x204)
160 #define CSR_HOST_CHICKEN_PM_IDLE_SRC_DIS_SB_PME BIT(19)
161
162 /* Analog phase-lock-loop configuration  */
163 #define CSR_ANA_PLL_CFG         (CSR_BASE+0x20c)
164
165 /*
166  * CSR HW resources monitor registers
167  */
168 #define CSR_MONITOR_CFG_REG             (CSR_BASE+0x214)
169 #define CSR_MONITOR_STATUS_REG          (CSR_BASE+0x228)
170 #define CSR_MONITOR_XTAL_RESOURCES      (0x00000010)
171
172 /*
173  * CSR Hardware Revision Workaround Register.  Indicates hardware rev;
174  * "step" determines CCK backoff for txpower calculation.
175  * See also CSR_HW_REV register.
176  * Bit fields:
177  *  3-2:  0 = A, 1 = B, 2 = C, 3 = D step
178  *  1-0:  "Dash" (-) value, as in C-1, etc.
179  */
180 #define CSR_HW_REV_WA_REG               (CSR_BASE+0x22C)
181
182 #define CSR_DBG_HPET_MEM_REG            (CSR_BASE+0x240)
183 #define CSR_DBG_LINK_PWR_MGMT_REG       (CSR_BASE+0x250)
184
185 /* Bits for CSR_HW_IF_CONFIG_REG */
186 #define CSR_HW_IF_CONFIG_REG_MSK_MAC_DASH       (0x00000003)
187 #define CSR_HW_IF_CONFIG_REG_MSK_MAC_STEP       (0x0000000C)
188 #define CSR_HW_IF_CONFIG_REG_MSK_BOARD_VER      (0x000000C0)
189 #define CSR_HW_IF_CONFIG_REG_BIT_MAC_SI         (0x00000100)
190 #define CSR_HW_IF_CONFIG_REG_BIT_RADIO_SI       (0x00000200)
191 #define CSR_HW_IF_CONFIG_REG_MSK_PHY_TYPE       (0x00000C00)
192 #define CSR_HW_IF_CONFIG_REG_MSK_PHY_DASH       (0x00003000)
193 #define CSR_HW_IF_CONFIG_REG_MSK_PHY_STEP       (0x0000C000)
194
195 #define CSR_HW_IF_CONFIG_REG_POS_MAC_DASH       (0)
196 #define CSR_HW_IF_CONFIG_REG_POS_MAC_STEP       (2)
197 #define CSR_HW_IF_CONFIG_REG_POS_BOARD_VER      (6)
198 #define CSR_HW_IF_CONFIG_REG_POS_PHY_TYPE       (10)
199 #define CSR_HW_IF_CONFIG_REG_POS_PHY_DASH       (12)
200 #define CSR_HW_IF_CONFIG_REG_POS_PHY_STEP       (14)
201
202 #define CSR_HW_IF_CONFIG_REG_BIT_HAP_WAKE_L1A   (0x00080000)
203 #define CSR_HW_IF_CONFIG_REG_BIT_EEPROM_OWN_SEM (0x00200000)
204 #define CSR_HW_IF_CONFIG_REG_BIT_NIC_READY      (0x00400000) /* PCI_OWN_SEM */
205 #define CSR_HW_IF_CONFIG_REG_BIT_NIC_PREPARE_DONE (0x02000000) /* ME_OWN */
206 #define CSR_HW_IF_CONFIG_REG_PREPARE              (0x08000000) /* WAKE_ME */
207 #define CSR_HW_IF_CONFIG_REG_ENABLE_PME           (0x10000000)
208 #define CSR_HW_IF_CONFIG_REG_PERSIST_MODE         (0x40000000) /* PERSISTENCE */
209
210 #define CSR_MBOX_SET_REG_OS_ALIVE               BIT(5)
211
212 #define CSR_INT_PERIODIC_DIS                    (0x00) /* disable periodic int*/
213 #define CSR_INT_PERIODIC_ENA                    (0xFF) /* 255*32 usec ~ 8 msec*/
214
215 /* interrupt flags in INTA, set by uCode or hardware (e.g. dma),
216  * acknowledged (reset) by host writing "1" to flagged bits. */
217 #define CSR_INT_BIT_FH_RX        (1 << 31) /* Rx DMA, cmd responses, FH_INT[17:16] */
218 #define CSR_INT_BIT_HW_ERR       (1 << 29) /* DMA hardware error FH_INT[31] */
219 #define CSR_INT_BIT_RX_PERIODIC  (1 << 28) /* Rx periodic */
220 #define CSR_INT_BIT_FH_TX        (1 << 27) /* Tx DMA FH_INT[1:0] */
221 #define CSR_INT_BIT_SCD          (1 << 26) /* TXQ pointer advanced */
222 #define CSR_INT_BIT_SW_ERR       (1 << 25) /* uCode error */
223 #define CSR_INT_BIT_RF_KILL      (1 << 7)  /* HW RFKILL switch GP_CNTRL[27] toggled */
224 #define CSR_INT_BIT_CT_KILL      (1 << 6)  /* Critical temp (chip too hot) rfkill */
225 #define CSR_INT_BIT_SW_RX        (1 << 3)  /* Rx, command responses */
226 #define CSR_INT_BIT_WAKEUP       (1 << 1)  /* NIC controller waking up (pwr mgmt) */
227 #define CSR_INT_BIT_ALIVE        (1 << 0)  /* uCode interrupts once it initializes */
228
229 #define CSR_INI_SET_MASK        (CSR_INT_BIT_FH_RX   | \
230                                  CSR_INT_BIT_HW_ERR  | \
231                                  CSR_INT_BIT_FH_TX   | \
232                                  CSR_INT_BIT_SW_ERR  | \
233                                  CSR_INT_BIT_RF_KILL | \
234                                  CSR_INT_BIT_SW_RX   | \
235                                  CSR_INT_BIT_WAKEUP  | \
236                                  CSR_INT_BIT_ALIVE   | \
237                                  CSR_INT_BIT_RX_PERIODIC)
238
239 /* interrupt flags in FH (flow handler) (PCI busmaster DMA) */
240 #define CSR_FH_INT_BIT_ERR       (1 << 31) /* Error */
241 #define CSR_FH_INT_BIT_HI_PRIOR  (1 << 30) /* High priority Rx, bypass coalescing */
242 #define CSR_FH_INT_BIT_RX_CHNL1  (1 << 17) /* Rx channel 1 */
243 #define CSR_FH_INT_BIT_RX_CHNL0  (1 << 16) /* Rx channel 0 */
244 #define CSR_FH_INT_BIT_TX_CHNL1  (1 << 1)  /* Tx channel 1 */
245 #define CSR_FH_INT_BIT_TX_CHNL0  (1 << 0)  /* Tx channel 0 */
246
247 #define CSR_FH_INT_RX_MASK      (CSR_FH_INT_BIT_HI_PRIOR | \
248                                 CSR_FH_INT_BIT_RX_CHNL1 | \
249                                 CSR_FH_INT_BIT_RX_CHNL0)
250
251 #define CSR_FH_INT_TX_MASK      (CSR_FH_INT_BIT_TX_CHNL1 | \
252                                 CSR_FH_INT_BIT_TX_CHNL0)
253
254 /* GPIO */
255 #define CSR_GPIO_IN_BIT_AUX_POWER                   (0x00000200)
256 #define CSR_GPIO_IN_VAL_VAUX_PWR_SRC                (0x00000000)
257 #define CSR_GPIO_IN_VAL_VMAIN_PWR_SRC               (0x00000200)
258
259 /* RESET */
260 #define CSR_RESET_REG_FLAG_NEVO_RESET                (0x00000001)
261 #define CSR_RESET_REG_FLAG_FORCE_NMI                 (0x00000002)
262 #define CSR_RESET_REG_FLAG_MASTER_DISABLED           (0x00000100)
263 #define CSR_RESET_REG_FLAG_STOP_MASTER               (0x00000200)
264 #define CSR_RESET_LINK_PWR_MGMT_DISABLED             (0x80000000)
265
266 /*
267  * GP (general purpose) CONTROL REGISTER
268  * Bit fields:
269  *    27:  HW_RF_KILL_SW
270  *         Indicates state of (platform's) hardware RF-Kill switch
271  * 26-24:  POWER_SAVE_TYPE
272  *         Indicates current power-saving mode:
273  *         000 -- No power saving
274  *         001 -- MAC power-down
275  *         010 -- PHY (radio) power-down
276  *         011 -- Error
277  *    10:  XTAL ON request
278  *   9-6:  SYS_CONFIG
279  *         Indicates current system configuration, reflecting pins on chip
280  *         as forced high/low by device circuit board.
281  *     4:  GOING_TO_SLEEP
282  *         Indicates MAC is entering a power-saving sleep power-down.
283  *         Not a good time to access device-internal resources.
284  */
285 #define CSR_GP_CNTRL_REG_FLAG_GOING_TO_SLEEP         (0x00000010)
286 #define CSR_GP_CNTRL_REG_FLAG_XTAL_ON                (0x00000400)
287
288 #define CSR_GP_CNTRL_REG_MSK_POWER_SAVE_TYPE         (0x07000000)
289 #define CSR_GP_CNTRL_REG_FLAG_RFKILL_WAKE_L1A_EN     (0x04000000)
290 #define CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW          (0x08000000)
291
292
293 /* HW REV */
294 #define CSR_HW_REV_DASH(_val)          (((_val) & 0x0000003) >> 0)
295 #define CSR_HW_REV_STEP(_val)          (((_val) & 0x000000C) >> 2)
296
297 /* HW RFID */
298 #define CSR_HW_RFID_FLAVOR(_val)       (((_val) & 0x000000F) >> 0)
299 #define CSR_HW_RFID_DASH(_val)         (((_val) & 0x00000F0) >> 4)
300 #define CSR_HW_RFID_STEP(_val)         (((_val) & 0x0000F00) >> 8)
301 #define CSR_HW_RFID_TYPE(_val)         (((_val) & 0x0FFF000) >> 12)
302
303 /**
304  *  hw_rev values
305  */
306 enum {
307         SILICON_A_STEP = 0,
308         SILICON_B_STEP,
309         SILICON_C_STEP,
310 };
311
312
313 #define CSR_HW_REV_TYPE_MSK             (0x000FFF0)
314 #define CSR_HW_REV_TYPE_5300            (0x0000020)
315 #define CSR_HW_REV_TYPE_5350            (0x0000030)
316 #define CSR_HW_REV_TYPE_5100            (0x0000050)
317 #define CSR_HW_REV_TYPE_5150            (0x0000040)
318 #define CSR_HW_REV_TYPE_1000            (0x0000060)
319 #define CSR_HW_REV_TYPE_6x00            (0x0000070)
320 #define CSR_HW_REV_TYPE_6x50            (0x0000080)
321 #define CSR_HW_REV_TYPE_6150            (0x0000084)
322 #define CSR_HW_REV_TYPE_6x05            (0x00000B0)
323 #define CSR_HW_REV_TYPE_6x30            CSR_HW_REV_TYPE_6x05
324 #define CSR_HW_REV_TYPE_6x35            CSR_HW_REV_TYPE_6x05
325 #define CSR_HW_REV_TYPE_2x30            (0x00000C0)
326 #define CSR_HW_REV_TYPE_2x00            (0x0000100)
327 #define CSR_HW_REV_TYPE_105             (0x0000110)
328 #define CSR_HW_REV_TYPE_135             (0x0000120)
329 #define CSR_HW_REV_TYPE_7265D           (0x0000210)
330 #define CSR_HW_REV_TYPE_NONE            (0x00001F0)
331 #define CSR_HW_REV_TYPE_QNJ             (0x0000360)
332 #define CSR_HW_REV_TYPE_HR_CDB          (0x0000340)
333
334 /* RF_ID value */
335 #define CSR_HW_RF_ID_TYPE_JF            (0x00105100)
336 #define CSR_HW_RF_ID_TYPE_HR            (0x0010A000)
337 #define CSR_HW_RF_ID_TYPE_HRCDB         (0x00109F00)
338
339 /* HW_RF CHIP ID  */
340 #define CSR_HW_RF_ID_TYPE_CHIP_ID(_val) (((_val) >> 12) & 0xFFF)
341
342 /* EEPROM REG */
343 #define CSR_EEPROM_REG_READ_VALID_MSK   (0x00000001)
344 #define CSR_EEPROM_REG_BIT_CMD          (0x00000002)
345 #define CSR_EEPROM_REG_MSK_ADDR         (0x0000FFFC)
346 #define CSR_EEPROM_REG_MSK_DATA         (0xFFFF0000)
347
348 /* EEPROM GP */
349 #define CSR_EEPROM_GP_VALID_MSK         (0x00000007) /* signature */
350 #define CSR_EEPROM_GP_IF_OWNER_MSK      (0x00000180)
351 #define CSR_EEPROM_GP_BAD_SIGNATURE_BOTH_EEP_AND_OTP    (0x00000000)
352 #define CSR_EEPROM_GP_BAD_SIG_EEP_GOOD_SIG_OTP          (0x00000001)
353 #define CSR_EEPROM_GP_GOOD_SIG_EEP_LESS_THAN_4K         (0x00000002)
354 #define CSR_EEPROM_GP_GOOD_SIG_EEP_MORE_THAN_4K         (0x00000004)
355
356 /* One-time-programmable memory general purpose reg */
357 #define CSR_OTP_GP_REG_DEVICE_SELECT    (0x00010000) /* 0 - EEPROM, 1 - OTP */
358 #define CSR_OTP_GP_REG_OTP_ACCESS_MODE  (0x00020000) /* 0 - absolute, 1 - relative */
359 #define CSR_OTP_GP_REG_ECC_CORR_STATUS_MSK          (0x00100000) /* bit 20 */
360 #define CSR_OTP_GP_REG_ECC_UNCORR_STATUS_MSK        (0x00200000) /* bit 21 */
361
362 /* GP REG */
363 #define CSR_GP_REG_POWER_SAVE_STATUS_MSK            (0x03000000) /* bit 24/25 */
364 #define CSR_GP_REG_NO_POWER_SAVE            (0x00000000)
365 #define CSR_GP_REG_MAC_POWER_SAVE           (0x01000000)
366 #define CSR_GP_REG_PHY_POWER_SAVE           (0x02000000)
367 #define CSR_GP_REG_POWER_SAVE_ERROR         (0x03000000)
368
369
370 /* CSR GIO */
371 #define CSR_GIO_REG_VAL_L0S_ENABLED     (0x00000002)
372
373 /*
374  * UCODE-DRIVER GP (general purpose) mailbox register 1
375  * Host driver and uCode write and/or read this register to communicate with
376  * each other.
377  * Bit fields:
378  *     4:  UCODE_DISABLE
379  *         Host sets this to request permanent halt of uCode, same as
380  *         sending CARD_STATE command with "halt" bit set.
381  *     3:  CT_KILL_EXIT
382  *         Host sets this to request exit from CT_KILL state, i.e. host thinks
383  *         device temperature is low enough to continue normal operation.
384  *     2:  CMD_BLOCKED
385  *         Host sets this during RF KILL power-down sequence (HW, SW, CT KILL)
386  *         to release uCode to clear all Tx and command queues, enter
387  *         unassociated mode, and power down.
388  *         NOTE:  Some devices also use HBUS_TARG_MBX_C register for this bit.
389  *     1:  SW_BIT_RFKILL
390  *         Host sets this when issuing CARD_STATE command to request
391  *         device sleep.
392  *     0:  MAC_SLEEP
393  *         uCode sets this when preparing a power-saving power-down.
394  *         uCode resets this when power-up is complete and SRAM is sane.
395  *         NOTE:  device saves internal SRAM data to host when powering down,
396  *                and must restore this data after powering back up.
397  *                MAC_SLEEP is the best indication that restore is complete.
398  *                Later devices (5xxx/6xxx/1xxx) use non-volatile SRAM, and
399  *                do not need to save/restore it.
400  */
401 #define CSR_UCODE_DRV_GP1_BIT_MAC_SLEEP             (0x00000001)
402 #define CSR_UCODE_SW_BIT_RFKILL                     (0x00000002)
403 #define CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED           (0x00000004)
404 #define CSR_UCODE_DRV_GP1_REG_BIT_CT_KILL_EXIT      (0x00000008)
405 #define CSR_UCODE_DRV_GP1_BIT_D3_CFG_COMPLETE       (0x00000020)
406
407 /* GP Driver */
408 #define CSR_GP_DRIVER_REG_BIT_RADIO_SKU_MSK         (0x00000003)
409 #define CSR_GP_DRIVER_REG_BIT_RADIO_SKU_3x3_HYB     (0x00000000)
410 #define CSR_GP_DRIVER_REG_BIT_RADIO_SKU_2x2_HYB     (0x00000001)
411 #define CSR_GP_DRIVER_REG_BIT_RADIO_SKU_2x2_IPA     (0x00000002)
412 #define CSR_GP_DRIVER_REG_BIT_CALIB_VERSION6        (0x00000004)
413 #define CSR_GP_DRIVER_REG_BIT_6050_1x2              (0x00000008)
414
415 #define CSR_GP_DRIVER_REG_BIT_RADIO_IQ_INVER        (0x00000080)
416
417 /* GIO Chicken Bits (PCI Express bus link power management) */
418 #define CSR_GIO_CHICKEN_BITS_REG_BIT_L1A_NO_L0S_RX  (0x00800000)
419 #define CSR_GIO_CHICKEN_BITS_REG_BIT_DIS_L0S_EXIT_TIMER  (0x20000000)
420
421 /* LED */
422 #define CSR_LED_BSM_CTRL_MSK (0xFFFFFFDF)
423 #define CSR_LED_REG_TURN_ON (0x60)
424 #define CSR_LED_REG_TURN_OFF (0x20)
425
426 /* ANA_PLL */
427 #define CSR50_ANA_PLL_CFG_VAL        (0x00880300)
428
429 /* HPET MEM debug */
430 #define CSR_DBG_HPET_MEM_REG_VAL        (0xFFFF0000)
431
432 /* DRAM INT TABLE */
433 #define CSR_DRAM_INT_TBL_ENABLE         (1 << 31)
434 #define CSR_DRAM_INIT_TBL_WRITE_POINTER (1 << 28)
435 #define CSR_DRAM_INIT_TBL_WRAP_CHECK    (1 << 27)
436
437 /*
438  * SHR target access (Shared block memory space)
439  *
440  * Shared internal registers can be accessed directly from PCI bus through SHR
441  * arbiter without need for the MAC HW to be powered up. This is possible due to
442  * indirect read/write via HEEP_CTRL_WRD_PCIEX_CTRL (0xEC) and
443  * HEEP_CTRL_WRD_PCIEX_DATA (0xF4) registers.
444  *
445  * Use iwl_write32()/iwl_read32() family to access these registers. The MAC HW
446  * need not be powered up so no "grab inc access" is required.
447  */
448
449 /*
450  * Registers for accessing shared registers (e.g. SHR_APMG_GP1,
451  * SHR_APMG_XTAL_CFG). For example, to read from SHR_APMG_GP1 register (0x1DC),
452  * first, write to the control register:
453  * HEEP_CTRL_WRD_PCIEX_CTRL[15:0] = 0x1DC (offset of the SHR_APMG_GP1 register)
454  * HEEP_CTRL_WRD_PCIEX_CTRL[29:28] = 2 (read access)
455  * second, read from the data register HEEP_CTRL_WRD_PCIEX_DATA[31:0].
456  *
457  * To write the register, first, write to the data register
458  * HEEP_CTRL_WRD_PCIEX_DATA[31:0] and then:
459  * HEEP_CTRL_WRD_PCIEX_CTRL[15:0] = 0x1DC (offset of the SHR_APMG_GP1 register)
460  * HEEP_CTRL_WRD_PCIEX_CTRL[29:28] = 3 (write access)
461  */
462 #define HEEP_CTRL_WRD_PCIEX_CTRL_REG    (CSR_BASE+0x0ec)
463 #define HEEP_CTRL_WRD_PCIEX_DATA_REG    (CSR_BASE+0x0f4)
464
465 /*
466  * HBUS (Host-side Bus)
467  *
468  * HBUS registers are mapped directly into PCI bus space, but are used
469  * to indirectly access device's internal memory or registers that
470  * may be powered-down.
471  *
472  * Use iwl_write_direct32()/iwl_read_direct32() family for these registers;
473  * host must "grab nic access" via CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ
474  * to make sure the MAC (uCode processor, etc.) is powered up for accessing
475  * internal resources.
476  *
477  * Do not use iwl_write32()/iwl_read32() family to access these registers;
478  * these provide only simple PCI bus access, without waking up the MAC.
479  */
480 #define HBUS_BASE       (0x400)
481
482 /*
483  * Registers for accessing device's internal SRAM memory (e.g. SCD SRAM
484  * structures, error log, event log, verifying uCode load).
485  * First write to address register, then read from or write to data register
486  * to complete the job.  Once the address register is set up, accesses to
487  * data registers auto-increment the address by one dword.
488  * Bit usage for address registers (read or write):
489  *  0-31:  memory address within device
490  */
491 #define HBUS_TARG_MEM_RADDR     (HBUS_BASE+0x00c)
492 #define HBUS_TARG_MEM_WADDR     (HBUS_BASE+0x010)
493 #define HBUS_TARG_MEM_WDAT      (HBUS_BASE+0x018)
494 #define HBUS_TARG_MEM_RDAT      (HBUS_BASE+0x01c)
495
496 /* Mailbox C, used as workaround alternative to CSR_UCODE_DRV_GP1 mailbox */
497 #define HBUS_TARG_MBX_C         (HBUS_BASE+0x030)
498 #define HBUS_TARG_MBX_C_REG_BIT_CMD_BLOCKED         (0x00000004)
499
500 /*
501  * Registers for accessing device's internal peripheral registers
502  * (e.g. SCD, BSM, etc.).  First write to address register,
503  * then read from or write to data register to complete the job.
504  * Bit usage for address registers (read or write):
505  *  0-15:  register address (offset) within device
506  * 24-25:  (# bytes - 1) to read or write (e.g. 3 for dword)
507  */
508 #define HBUS_TARG_PRPH_WADDR    (HBUS_BASE+0x044)
509 #define HBUS_TARG_PRPH_RADDR    (HBUS_BASE+0x048)
510 #define HBUS_TARG_PRPH_WDAT     (HBUS_BASE+0x04c)
511 #define HBUS_TARG_PRPH_RDAT     (HBUS_BASE+0x050)
512
513 /* Used to enable DBGM */
514 #define HBUS_TARG_TEST_REG      (HBUS_BASE+0x05c)
515
516 /*
517  * Per-Tx-queue write pointer (index, really!)
518  * Indicates index to next TFD that driver will fill (1 past latest filled).
519  * Bit usage:
520  *  0-7:  queue write index
521  * 11-8:  queue selector
522  */
523 #define HBUS_TARG_WRPTR         (HBUS_BASE+0x060)
524
525 /**********************************************************
526  * CSR values
527  **********************************************************/
528  /*
529  * host interrupt timeout value
530  * used with setting interrupt coalescing timer
531  * the CSR_INT_COALESCING is an 8 bit register in 32-usec unit
532  *
533  * default interrupt coalescing timer is 64 x 32 = 2048 usecs
534  */
535 #define IWL_HOST_INT_TIMEOUT_MAX        (0xFF)
536 #define IWL_HOST_INT_TIMEOUT_DEF        (0x40)
537 #define IWL_HOST_INT_TIMEOUT_MIN        (0x0)
538 #define IWL_HOST_INT_OPER_MODE          BIT(31)
539
540 /*****************************************************************************
541  *                        7000/3000 series SHR DTS addresses                 *
542  *****************************************************************************/
543
544 /* Diode Results Register Structure: */
545 enum dtd_diode_reg {
546         DTS_DIODE_REG_DIG_VAL                   = 0x000000FF, /* bits [7:0] */
547         DTS_DIODE_REG_VREF_LOW                  = 0x0000FF00, /* bits [15:8] */
548         DTS_DIODE_REG_VREF_HIGH                 = 0x00FF0000, /* bits [23:16] */
549         DTS_DIODE_REG_VREF_ID                   = 0x03000000, /* bits [25:24] */
550         DTS_DIODE_REG_PASS_ONCE                 = 0x80000000, /* bits [31:31] */
551         DTS_DIODE_REG_FLAGS_MSK                 = 0xFF000000, /* bits [31:24] */
552 /* Those are the masks INSIDE the flags bit-field: */
553         DTS_DIODE_REG_FLAGS_VREFS_ID_POS        = 0,
554         DTS_DIODE_REG_FLAGS_VREFS_ID            = 0x00000003, /* bits [1:0] */
555         DTS_DIODE_REG_FLAGS_PASS_ONCE_POS       = 7,
556         DTS_DIODE_REG_FLAGS_PASS_ONCE           = 0x00000080, /* bits [7:7] */
557 };
558
559 /*****************************************************************************
560  *                        MSIX related registers                             *
561  *****************************************************************************/
562
563 #define CSR_MSIX_BASE                   (0x2000)
564 #define CSR_MSIX_FH_INT_CAUSES_AD       (CSR_MSIX_BASE + 0x800)
565 #define CSR_MSIX_FH_INT_MASK_AD         (CSR_MSIX_BASE + 0x804)
566 #define CSR_MSIX_HW_INT_CAUSES_AD       (CSR_MSIX_BASE + 0x808)
567 #define CSR_MSIX_HW_INT_MASK_AD         (CSR_MSIX_BASE + 0x80C)
568 #define CSR_MSIX_AUTOMASK_ST_AD         (CSR_MSIX_BASE + 0x810)
569 #define CSR_MSIX_RX_IVAR_AD_REG         (CSR_MSIX_BASE + 0x880)
570 #define CSR_MSIX_IVAR_AD_REG            (CSR_MSIX_BASE + 0x890)
571 #define CSR_MSIX_PENDING_PBA_AD         (CSR_MSIX_BASE + 0x1000)
572 #define CSR_MSIX_RX_IVAR(cause)         (CSR_MSIX_RX_IVAR_AD_REG + (cause))
573 #define CSR_MSIX_IVAR(cause)            (CSR_MSIX_IVAR_AD_REG + (cause))
574
575 #define MSIX_FH_INT_CAUSES_Q(q)         (q)
576
577 /*
578  * Causes for the FH register interrupts
579  */
580 enum msix_fh_int_causes {
581         MSIX_FH_INT_CAUSES_Q0                   = BIT(0),
582         MSIX_FH_INT_CAUSES_Q1                   = BIT(1),
583         MSIX_FH_INT_CAUSES_D2S_CH0_NUM          = BIT(16),
584         MSIX_FH_INT_CAUSES_D2S_CH1_NUM          = BIT(17),
585         MSIX_FH_INT_CAUSES_S2D                  = BIT(19),
586         MSIX_FH_INT_CAUSES_FH_ERR               = BIT(21),
587 };
588
589 /*
590  * Causes for the HW register interrupts
591  */
592 enum msix_hw_int_causes {
593         MSIX_HW_INT_CAUSES_REG_ALIVE            = BIT(0),
594         MSIX_HW_INT_CAUSES_REG_WAKEUP           = BIT(1),
595         MSIX_HW_INT_CAUSES_REG_CT_KILL          = BIT(6),
596         MSIX_HW_INT_CAUSES_REG_RF_KILL          = BIT(7),
597         MSIX_HW_INT_CAUSES_REG_PERIODIC         = BIT(8),
598         MSIX_HW_INT_CAUSES_REG_SW_ERR           = BIT(25),
599         MSIX_HW_INT_CAUSES_REG_SCD              = BIT(26),
600         MSIX_HW_INT_CAUSES_REG_FH_TX            = BIT(27),
601         MSIX_HW_INT_CAUSES_REG_HW_ERR           = BIT(29),
602         MSIX_HW_INT_CAUSES_REG_HAP              = BIT(30),
603 };
604
605 #define MSIX_MIN_INTERRUPT_VECTORS              2
606 #define MSIX_AUTO_CLEAR_CAUSE                   0
607 #define MSIX_NON_AUTO_CLEAR_CAUSE               BIT(7)
608
609 /*****************************************************************************
610  *                     HW address related registers                          *
611  *****************************************************************************/
612
613 #define CSR_ADDR_BASE                   (0x380)
614 #define CSR_MAC_ADDR0_OTP               (CSR_ADDR_BASE)
615 #define CSR_MAC_ADDR1_OTP               (CSR_ADDR_BASE + 4)
616 #define CSR_MAC_ADDR0_STRAP             (CSR_ADDR_BASE + 8)
617 #define CSR_MAC_ADDR1_STRAP             (CSR_ADDR_BASE + 0xC)
618
619 #endif /* !__iwl_csr_h__ */