]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/parisc/lba_pci.c
parisc: move internal implementation details out of <asm/dma-mapping.h>
[linux.git] / drivers / parisc / lba_pci.c
1 /*
2 **
3 **  PCI Lower Bus Adapter (LBA) manager
4 **
5 **      (c) Copyright 1999,2000 Grant Grundler
6 **      (c) Copyright 1999,2000 Hewlett-Packard Company
7 **
8 **      This program is free software; you can redistribute it and/or modify
9 **      it under the terms of the GNU General Public License as published by
10 **      the Free Software Foundation; either version 2 of the License, or
11 **      (at your option) any later version.
12 **
13 **
14 ** This module primarily provides access to PCI bus (config/IOport
15 ** spaces) on platforms with an SBA/LBA chipset. A/B/C/J/L/N-class
16 ** with 4 digit model numbers - eg C3000 (and A400...sigh).
17 **
18 ** LBA driver isn't as simple as the Dino driver because:
19 **   (a) this chip has substantial bug fixes between revisions
20 **       (Only one Dino bug has a software workaround :^(  )
21 **   (b) has more options which we don't (yet) support (DMA hints, OLARD)
22 **   (c) IRQ support lives in the I/O SAPIC driver (not with PCI driver)
23 **   (d) play nicely with both PAT and "Legacy" PA-RISC firmware (PDC).
24 **       (dino only deals with "Legacy" PDC)
25 **
26 ** LBA driver passes the I/O SAPIC HPA to the I/O SAPIC driver.
27 ** (I/O SAPIC is integratd in the LBA chip).
28 **
29 ** FIXME: Add support to SBA and LBA drivers for DMA hint sets
30 ** FIXME: Add support for PCI card hot-plug (OLARD).
31 */
32
33 #include <linux/delay.h>
34 #include <linux/types.h>
35 #include <linux/kernel.h>
36 #include <linux/spinlock.h>
37 #include <linux/init.h>         /* for __init */
38 #include <linux/pci.h>
39 #include <linux/ioport.h>
40 #include <linux/slab.h>
41
42 #include <asm/byteorder.h>
43 #include <asm/pdc.h>
44 #include <asm/pdcpat.h>
45 #include <asm/page.h>
46
47 #include <asm/ropes.h>
48 #include <asm/hardware.h>       /* for register_parisc_driver() stuff */
49 #include <asm/parisc-device.h>
50 #include <asm/io.h>             /* read/write stuff */
51
52 #include "iommu.h"
53
54 #undef DEBUG_LBA        /* general stuff */
55 #undef DEBUG_LBA_PORT   /* debug I/O Port access */
56 #undef DEBUG_LBA_CFG    /* debug Config Space Access (ie PCI Bus walk) */
57 #undef DEBUG_LBA_PAT    /* debug PCI Resource Mgt code - PDC PAT only */
58
59 #undef FBB_SUPPORT      /* Fast Back-Back xfers - NOT READY YET */
60
61
62 #ifdef DEBUG_LBA
63 #define DBG(x...)       printk(x)
64 #else
65 #define DBG(x...)
66 #endif
67
68 #ifdef DEBUG_LBA_PORT
69 #define DBG_PORT(x...)  printk(x)
70 #else
71 #define DBG_PORT(x...)
72 #endif
73
74 #ifdef DEBUG_LBA_CFG
75 #define DBG_CFG(x...)   printk(x)
76 #else
77 #define DBG_CFG(x...)
78 #endif
79
80 #ifdef DEBUG_LBA_PAT
81 #define DBG_PAT(x...)   printk(x)
82 #else
83 #define DBG_PAT(x...)
84 #endif
85
86
87 /*
88 ** Config accessor functions only pass in the 8-bit bus number and not
89 ** the 8-bit "PCI Segment" number. Each LBA will be assigned a PCI bus
90 ** number based on what firmware wrote into the scratch register.
91 **
92 ** The "secondary" bus number is set to this before calling
93 ** pci_register_ops(). If any PPB's are present, the scan will
94 ** discover them and update the "secondary" and "subordinate"
95 ** fields in the pci_bus structure.
96 **
97 ** Changes in the configuration *may* result in a different
98 ** bus number for each LBA depending on what firmware does.
99 */
100
101 #define MODULE_NAME "LBA"
102
103 /* non-postable I/O port space, densely packed */
104 #define LBA_PORT_BASE   (PCI_F_EXTEND | 0xfee00000UL)
105 static void __iomem *astro_iop_base __read_mostly;
106
107 static u32 lba_t32;
108
109 /* lba flags */
110 #define LBA_FLAG_SKIP_PROBE     0x10
111
112 #define LBA_SKIP_PROBE(d) ((d)->flags & LBA_FLAG_SKIP_PROBE)
113
114
115 /* Looks nice and keeps the compiler happy */
116 #define LBA_DEV(d) ({                           \
117         void *__pdata = d;                      \
118         BUG_ON(!__pdata);                       \
119         (struct lba_device *)__pdata; })
120
121 /*
122 ** Only allow 8 subsidiary busses per LBA
123 ** Problem is the PCI bus numbering is globally shared.
124 */
125 #define LBA_MAX_NUM_BUSES 8
126
127 /************************************
128  * LBA register read and write support
129  *
130  * BE WARNED: register writes are posted.
131  *  (ie follow writes which must reach HW with a read)
132  */
133 #define READ_U8(addr)  __raw_readb(addr)
134 #define READ_U16(addr) __raw_readw(addr)
135 #define READ_U32(addr) __raw_readl(addr)
136 #define WRITE_U8(value, addr)  __raw_writeb(value, addr)
137 #define WRITE_U16(value, addr) __raw_writew(value, addr)
138 #define WRITE_U32(value, addr) __raw_writel(value, addr)
139
140 #define READ_REG8(addr)  readb(addr)
141 #define READ_REG16(addr) readw(addr)
142 #define READ_REG32(addr) readl(addr)
143 #define READ_REG64(addr) readq(addr)
144 #define WRITE_REG8(value, addr)  writeb(value, addr)
145 #define WRITE_REG16(value, addr) writew(value, addr)
146 #define WRITE_REG32(value, addr) writel(value, addr)
147
148
149 #define LBA_CFG_TOK(bus,dfn) ((u32) ((bus)<<16 | (dfn)<<8))
150 #define LBA_CFG_BUS(tok)  ((u8) ((tok)>>16))
151 #define LBA_CFG_DEV(tok)  ((u8) ((tok)>>11) & 0x1f)
152 #define LBA_CFG_FUNC(tok) ((u8) ((tok)>>8 ) & 0x7)
153
154
155 /*
156 ** Extract LBA (Rope) number from HPA
157 ** REVISIT: 16 ropes for Stretch/Ike?
158 */
159 #define ROPES_PER_IOC   8
160 #define LBA_NUM(x)    ((((unsigned long) x) >> 13) & (ROPES_PER_IOC-1))
161
162
163 static void
164 lba_dump_res(struct resource *r, int d)
165 {
166         int i;
167
168         if (NULL == r)
169                 return;
170
171         printk(KERN_DEBUG "(%p)", r->parent);
172         for (i = d; i ; --i) printk(" ");
173         printk(KERN_DEBUG "%p [%lx,%lx]/%lx\n", r,
174                 (long)r->start, (long)r->end, r->flags);
175         lba_dump_res(r->child, d+2);
176         lba_dump_res(r->sibling, d);
177 }
178
179
180 /*
181 ** LBA rev 2.0, 2.1, 2.2, and 3.0 bus walks require a complex
182 ** workaround for cfg cycles:
183 **      -- preserve  LBA state
184 **      -- prevent any DMA from occurring
185 **      -- turn on smart mode
186 **      -- probe with config writes before doing config reads
187 **      -- check ERROR_STATUS
188 **      -- clear ERROR_STATUS
189 **      -- restore LBA state
190 **
191 ** The workaround is only used for device discovery.
192 */
193
194 static int lba_device_present(u8 bus, u8 dfn, struct lba_device *d)
195 {
196         u8 first_bus = d->hba.hba_bus->busn_res.start;
197         u8 last_sub_bus = d->hba.hba_bus->busn_res.end;
198
199         if ((bus < first_bus) ||
200             (bus > last_sub_bus) ||
201             ((bus - first_bus) >= LBA_MAX_NUM_BUSES)) {
202                 return 0;
203         }
204
205         return 1;
206 }
207
208
209
210 #define LBA_CFG_SETUP(d, tok) {                         \
211     /* Save contents of error config register.  */                      \
212     error_config = READ_REG32(d->hba.base_addr + LBA_ERROR_CONFIG);             \
213 \
214     /* Save contents of status control register.  */                    \
215     status_control = READ_REG32(d->hba.base_addr + LBA_STAT_CTL);               \
216 \
217     /* For LBA rev 2.0, 2.1, 2.2, and 3.0, we must disable DMA          \
218     ** arbitration for full bus walks.                                  \
219     */                                                                  \
220         /* Save contents of arb mask register. */                       \
221         arb_mask = READ_REG32(d->hba.base_addr + LBA_ARB_MASK);         \
222 \
223         /*                                                              \
224          * Turn off all device arbitration bits (i.e. everything        \
225          * except arbitration enable bit).                              \
226          */                                                             \
227         WRITE_REG32(0x1, d->hba.base_addr + LBA_ARB_MASK);              \
228 \
229     /*                                                                  \
230      * Set the smart mode bit so that master aborts don't cause         \
231      * LBA to go into PCI fatal mode (required).                        \
232      */                                                                 \
233     WRITE_REG32(error_config | LBA_SMART_MODE, d->hba.base_addr + LBA_ERROR_CONFIG);    \
234 }
235
236
237 #define LBA_CFG_PROBE(d, tok) {                         \
238     /*                                                                  \
239      * Setup Vendor ID write and read back the address register         \
240      * to make sure that LBA is the bus master.                         \
241      */                                                                 \
242     WRITE_REG32(tok | PCI_VENDOR_ID, (d)->hba.base_addr + LBA_PCI_CFG_ADDR);\
243     /*                                                                  \
244      * Read address register to ensure that LBA is the bus master,      \
245      * which implies that DMA traffic has stopped when DMA arb is off.  \
246      */                                                                 \
247     lba_t32 = READ_REG32((d)->hba.base_addr + LBA_PCI_CFG_ADDR);        \
248     /*                                                                  \
249      * Generate a cfg write cycle (will have no affect on               \
250      * Vendor ID register since read-only).                             \
251      */                                                                 \
252     WRITE_REG32(~0, (d)->hba.base_addr + LBA_PCI_CFG_DATA);             \
253     /*                                                                  \
254      * Make sure write has completed before proceeding further,         \
255      * i.e. before setting clear enable.                                \
256      */                                                                 \
257     lba_t32 = READ_REG32((d)->hba.base_addr + LBA_PCI_CFG_ADDR);        \
258 }
259
260
261 /*
262  * HPREVISIT:
263  *   -- Can't tell if config cycle got the error.
264  *
265  *              OV bit is broken until rev 4.0, so can't use OV bit and
266  *              LBA_ERROR_LOG_ADDR to tell if error belongs to config cycle.
267  *
268  *              As of rev 4.0, no longer need the error check.
269  *
270  *   -- Even if we could tell, we still want to return -1
271  *      for **ANY** error (not just master abort).
272  *
273  *   -- Only clear non-fatal errors (we don't want to bring
274  *      LBA out of pci-fatal mode).
275  *
276  *              Actually, there is still a race in which
277  *              we could be clearing a fatal error.  We will
278  *              live with this during our initial bus walk
279  *              until rev 4.0 (no driver activity during
280  *              initial bus walk).  The initial bus walk
281  *              has race conditions concerning the use of
282  *              smart mode as well.
283  */
284
285 #define LBA_MASTER_ABORT_ERROR 0xc
286 #define LBA_FATAL_ERROR 0x10
287
288 #define LBA_CFG_MASTER_ABORT_CHECK(d, base, tok, error) {               \
289     u32 error_status = 0;                                               \
290     /*                                                                  \
291      * Set clear enable (CE) bit. Unset by HW when new                  \
292      * errors are logged -- LBA HW ERS section 14.3.3).         \
293      */                                                                 \
294     WRITE_REG32(status_control | CLEAR_ERRLOG_ENABLE, base + LBA_STAT_CTL); \
295     error_status = READ_REG32(base + LBA_ERROR_STATUS);         \
296     if ((error_status & 0x1f) != 0) {                                   \
297         /*                                                              \
298          * Fail the config read request.                                \
299          */                                                             \
300         error = 1;                                                      \
301         if ((error_status & LBA_FATAL_ERROR) == 0) {                    \
302             /*                                                          \
303              * Clear error status (if fatal bit not set) by setting     \
304              * clear error log bit (CL).                                \
305              */                                                         \
306             WRITE_REG32(status_control | CLEAR_ERRLOG, base + LBA_STAT_CTL); \
307         }                                                               \
308     }                                                                   \
309 }
310
311 #define LBA_CFG_TR4_ADDR_SETUP(d, addr)                                 \
312         WRITE_REG32(((addr) & ~3), (d)->hba.base_addr + LBA_PCI_CFG_ADDR);
313
314 #define LBA_CFG_ADDR_SETUP(d, addr) {                                   \
315     WRITE_REG32(((addr) & ~3), (d)->hba.base_addr + LBA_PCI_CFG_ADDR);  \
316     /*                                                                  \
317      * Read address register to ensure that LBA is the bus master,      \
318      * which implies that DMA traffic has stopped when DMA arb is off.  \
319      */                                                                 \
320     lba_t32 = READ_REG32((d)->hba.base_addr + LBA_PCI_CFG_ADDR);        \
321 }
322
323
324 #define LBA_CFG_RESTORE(d, base) {                                      \
325     /*                                                                  \
326      * Restore status control register (turn off clear enable).         \
327      */                                                                 \
328     WRITE_REG32(status_control, base + LBA_STAT_CTL);                   \
329     /*                                                                  \
330      * Restore error config register (turn off smart mode).             \
331      */                                                                 \
332     WRITE_REG32(error_config, base + LBA_ERROR_CONFIG);                 \
333         /*                                                              \
334          * Restore arb mask register (reenables DMA arbitration).       \
335          */                                                             \
336         WRITE_REG32(arb_mask, base + LBA_ARB_MASK);                     \
337 }
338
339
340
341 static unsigned int
342 lba_rd_cfg(struct lba_device *d, u32 tok, u8 reg, u32 size)
343 {
344         u32 data = ~0U;
345         int error = 0;
346         u32 arb_mask = 0;       /* used by LBA_CFG_SETUP/RESTORE */
347         u32 error_config = 0;   /* used by LBA_CFG_SETUP/RESTORE */
348         u32 status_control = 0; /* used by LBA_CFG_SETUP/RESTORE */
349
350         LBA_CFG_SETUP(d, tok);
351         LBA_CFG_PROBE(d, tok);
352         LBA_CFG_MASTER_ABORT_CHECK(d, d->hba.base_addr, tok, error);
353         if (!error) {
354                 void __iomem *data_reg = d->hba.base_addr + LBA_PCI_CFG_DATA;
355
356                 LBA_CFG_ADDR_SETUP(d, tok | reg);
357                 switch (size) {
358                 case 1: data = (u32) READ_REG8(data_reg + (reg & 3)); break;
359                 case 2: data = (u32) READ_REG16(data_reg+ (reg & 2)); break;
360                 case 4: data = READ_REG32(data_reg); break;
361                 }
362         }
363         LBA_CFG_RESTORE(d, d->hba.base_addr);
364         return(data);
365 }
366
367
368 static int elroy_cfg_read(struct pci_bus *bus, unsigned int devfn, int pos, int size, u32 *data)
369 {
370         struct lba_device *d = LBA_DEV(parisc_walk_tree(bus->bridge));
371         u32 local_bus = (bus->parent == NULL) ? 0 : bus->busn_res.start;
372         u32 tok = LBA_CFG_TOK(local_bus, devfn);
373         void __iomem *data_reg = d->hba.base_addr + LBA_PCI_CFG_DATA;
374
375         if ((pos > 255) || (devfn > 255))
376                 return -EINVAL;
377
378 /* FIXME: B2K/C3600 workaround is always use old method... */
379         /* if (!LBA_SKIP_PROBE(d)) */ {
380                 /* original - Generate config cycle on broken elroy
381                   with risk we will miss PCI bus errors. */
382                 *data = lba_rd_cfg(d, tok, pos, size);
383                 DBG_CFG("%s(%x+%2x) -> 0x%x (a)\n", __func__, tok, pos, *data);
384                 return 0;
385         }
386
387         if (LBA_SKIP_PROBE(d) && !lba_device_present(bus->busn_res.start, devfn, d)) {
388                 DBG_CFG("%s(%x+%2x) -> -1 (b)\n", __func__, tok, pos);
389                 /* either don't want to look or know device isn't present. */
390                 *data = ~0U;
391                 return(0);
392         }
393
394         /* Basic Algorithm
395         ** Should only get here on fully working LBA rev.
396         ** This is how simple the code should have been.
397         */
398         LBA_CFG_ADDR_SETUP(d, tok | pos);
399         switch(size) {
400         case 1: *data = READ_REG8 (data_reg + (pos & 3)); break;
401         case 2: *data = READ_REG16(data_reg + (pos & 2)); break;
402         case 4: *data = READ_REG32(data_reg); break;
403         }
404         DBG_CFG("%s(%x+%2x) -> 0x%x (c)\n", __func__, tok, pos, *data);
405         return 0;
406 }
407
408
409 static void
410 lba_wr_cfg(struct lba_device *d, u32 tok, u8 reg, u32 data, u32 size)
411 {
412         int error = 0;
413         u32 arb_mask = 0;
414         u32 error_config = 0;
415         u32 status_control = 0;
416         void __iomem *data_reg = d->hba.base_addr + LBA_PCI_CFG_DATA;
417
418         LBA_CFG_SETUP(d, tok);
419         LBA_CFG_ADDR_SETUP(d, tok | reg);
420         switch (size) {
421         case 1: WRITE_REG8 (data, data_reg + (reg & 3)); break;
422         case 2: WRITE_REG16(data, data_reg + (reg & 2)); break;
423         case 4: WRITE_REG32(data, data_reg);             break;
424         }
425         LBA_CFG_MASTER_ABORT_CHECK(d, d->hba.base_addr, tok, error);
426         LBA_CFG_RESTORE(d, d->hba.base_addr);
427 }
428
429
430 /*
431  * LBA 4.0 config write code implements non-postable semantics
432  * by doing a read of CONFIG ADDR after the write.
433  */
434
435 static int elroy_cfg_write(struct pci_bus *bus, unsigned int devfn, int pos, int size, u32 data)
436 {
437         struct lba_device *d = LBA_DEV(parisc_walk_tree(bus->bridge));
438         u32 local_bus = (bus->parent == NULL) ? 0 : bus->busn_res.start;
439         u32 tok = LBA_CFG_TOK(local_bus,devfn);
440
441         if ((pos > 255) || (devfn > 255))
442                 return -EINVAL;
443
444         if (!LBA_SKIP_PROBE(d)) {
445                 /* Original Workaround */
446                 lba_wr_cfg(d, tok, pos, (u32) data, size);
447                 DBG_CFG("%s(%x+%2x) = 0x%x (a)\n", __func__, tok, pos,data);
448                 return 0;
449         }
450
451         if (LBA_SKIP_PROBE(d) && (!lba_device_present(bus->busn_res.start, devfn, d))) {
452                 DBG_CFG("%s(%x+%2x) = 0x%x (b)\n", __func__, tok, pos,data);
453                 return 1; /* New Workaround */
454         }
455
456         DBG_CFG("%s(%x+%2x) = 0x%x (c)\n", __func__, tok, pos, data);
457
458         /* Basic Algorithm */
459         LBA_CFG_ADDR_SETUP(d, tok | pos);
460         switch(size) {
461         case 1: WRITE_REG8 (data, d->hba.base_addr + LBA_PCI_CFG_DATA + (pos & 3));
462                    break;
463         case 2: WRITE_REG16(data, d->hba.base_addr + LBA_PCI_CFG_DATA + (pos & 2));
464                    break;
465         case 4: WRITE_REG32(data, d->hba.base_addr + LBA_PCI_CFG_DATA);
466                    break;
467         }
468         /* flush posted write */
469         lba_t32 = READ_REG32(d->hba.base_addr + LBA_PCI_CFG_ADDR);
470         return 0;
471 }
472
473
474 static struct pci_ops elroy_cfg_ops = {
475         .read =         elroy_cfg_read,
476         .write =        elroy_cfg_write,
477 };
478
479 /*
480  * The mercury_cfg_ops are slightly misnamed; they're also used for Elroy
481  * TR4.0 as no additional bugs were found in this areea between Elroy and
482  * Mercury
483  */
484
485 static int mercury_cfg_read(struct pci_bus *bus, unsigned int devfn, int pos, int size, u32 *data)
486 {
487         struct lba_device *d = LBA_DEV(parisc_walk_tree(bus->bridge));
488         u32 local_bus = (bus->parent == NULL) ? 0 : bus->busn_res.start;
489         u32 tok = LBA_CFG_TOK(local_bus, devfn);
490         void __iomem *data_reg = d->hba.base_addr + LBA_PCI_CFG_DATA;
491
492         if ((pos > 255) || (devfn > 255))
493                 return -EINVAL;
494
495         LBA_CFG_TR4_ADDR_SETUP(d, tok | pos);
496         switch(size) {
497         case 1:
498                 *data = READ_REG8(data_reg + (pos & 3));
499                 break;
500         case 2:
501                 *data = READ_REG16(data_reg + (pos & 2));
502                 break;
503         case 4:
504                 *data = READ_REG32(data_reg);             break;
505                 break;
506         }
507
508         DBG_CFG("mercury_cfg_read(%x+%2x) -> 0x%x\n", tok, pos, *data);
509         return 0;
510 }
511
512 /*
513  * LBA 4.0 config write code implements non-postable semantics
514  * by doing a read of CONFIG ADDR after the write.
515  */
516
517 static int mercury_cfg_write(struct pci_bus *bus, unsigned int devfn, int pos, int size, u32 data)
518 {
519         struct lba_device *d = LBA_DEV(parisc_walk_tree(bus->bridge));
520         void __iomem *data_reg = d->hba.base_addr + LBA_PCI_CFG_DATA;
521         u32 local_bus = (bus->parent == NULL) ? 0 : bus->busn_res.start;
522         u32 tok = LBA_CFG_TOK(local_bus,devfn);
523
524         if ((pos > 255) || (devfn > 255))
525                 return -EINVAL;
526
527         DBG_CFG("%s(%x+%2x) <- 0x%x (c)\n", __func__, tok, pos, data);
528
529         LBA_CFG_TR4_ADDR_SETUP(d, tok | pos);
530         switch(size) {
531         case 1:
532                 WRITE_REG8 (data, data_reg + (pos & 3));
533                 break;
534         case 2:
535                 WRITE_REG16(data, data_reg + (pos & 2));
536                 break;
537         case 4:
538                 WRITE_REG32(data, data_reg);
539                 break;
540         }
541
542         /* flush posted write */
543         lba_t32 = READ_U32(d->hba.base_addr + LBA_PCI_CFG_ADDR);
544         return 0;
545 }
546
547 static struct pci_ops mercury_cfg_ops = {
548         .read =         mercury_cfg_read,
549         .write =        mercury_cfg_write,
550 };
551
552
553 static void
554 lba_bios_init(void)
555 {
556         DBG(MODULE_NAME ": lba_bios_init\n");
557 }
558
559
560 #ifdef CONFIG_64BIT
561
562 /*
563  * truncate_pat_collision:  Deal with overlaps or outright collisions
564  *                      between PAT PDC reported ranges.
565  *
566  *   Broken PA8800 firmware will report lmmio range that
567  *   overlaps with CPU HPA. Just truncate the lmmio range.
568  *
569  *   BEWARE: conflicts with this lmmio range may be an
570  *   elmmio range which is pointing down another rope.
571  *
572  *  FIXME: only deals with one collision per range...theoretically we
573  *  could have several. Supporting more than one collision will get messy.
574  */
575 static unsigned long
576 truncate_pat_collision(struct resource *root, struct resource *new)
577 {
578         unsigned long start = new->start;
579         unsigned long end = new->end;
580         struct resource *tmp = root->child;
581
582         if (end <= start || start < root->start || !tmp)
583                 return 0;
584
585         /* find first overlap */
586         while (tmp && tmp->end < start)
587                 tmp = tmp->sibling;
588
589         /* no entries overlap */
590         if (!tmp)  return 0;
591
592         /* found one that starts behind the new one
593         ** Don't need to do anything.
594         */
595         if (tmp->start >= end) return 0;
596
597         if (tmp->start <= start) {
598                 /* "front" of new one overlaps */
599                 new->start = tmp->end + 1;
600
601                 if (tmp->end >= end) {
602                         /* AACCKK! totally overlaps! drop this range. */
603                         return 1;
604                 }
605         } 
606
607         if (tmp->end < end ) {
608                 /* "end" of new one overlaps */
609                 new->end = tmp->start - 1;
610         }
611
612         printk(KERN_WARNING "LBA: Truncating lmmio_space [%lx/%lx] "
613                                         "to [%lx,%lx]\n",
614                         start, end,
615                         (long)new->start, (long)new->end );
616
617         return 0;       /* truncation successful */
618 }
619
620 /*
621  * extend_lmmio_len: extend lmmio range to maximum length
622  *
623  * This is needed at least on C8000 systems to get the ATI FireGL card
624  * working. On other systems we will currently not extend the lmmio space.
625  */
626 static unsigned long
627 extend_lmmio_len(unsigned long start, unsigned long end, unsigned long lba_len)
628 {
629         struct resource *tmp;
630
631         /* exit if not a C8000 */
632         if (boot_cpu_data.cpu_type < mako)
633                 return end;
634
635         pr_debug("LMMIO mismatch: PAT length = 0x%lx, MASK register = 0x%lx\n",
636                 end - start, lba_len);
637
638         lba_len = min(lba_len+1, 256UL*1024*1024); /* limit to 256 MB */
639
640         pr_debug("LBA: lmmio_space [0x%lx-0x%lx] - original\n", start, end);
641
642
643         end += lba_len;
644         if (end < start) /* fix overflow */
645                 end = -1ULL;
646
647         pr_debug("LBA: lmmio_space [0x%lx-0x%lx] - current\n", start, end);
648
649         /* first overlap */
650         for (tmp = iomem_resource.child; tmp; tmp = tmp->sibling) {
651                 pr_debug("LBA: testing %pR\n", tmp);
652                 if (tmp->start == start)
653                         continue; /* ignore ourself */
654                 if (tmp->end < start)
655                         continue;
656                 if (tmp->start > end)
657                         continue;
658                 if (end >= tmp->start)
659                         end = tmp->start - 1;
660         }
661
662         pr_info("LBA: lmmio_space [0x%lx-0x%lx] - new\n", start, end);
663
664         /* return new end */
665         return end;
666 }
667
668 #else
669 #define truncate_pat_collision(r,n)  (0)
670 #endif
671
672 static void pcibios_allocate_bridge_resources(struct pci_dev *dev)
673 {
674         int idx;
675         struct resource *r;
676
677         for (idx = PCI_BRIDGE_RESOURCES; idx < PCI_NUM_RESOURCES; idx++) {
678                 r = &dev->resource[idx];
679                 if (!r->flags)
680                         continue;
681                 if (r->parent)  /* Already allocated */
682                         continue;
683                 if (!r->start || pci_claim_bridge_resource(dev, idx) < 0) {
684                         /*
685                          * Something is wrong with the region.
686                          * Invalidate the resource to prevent
687                          * child resource allocations in this
688                          * range.
689                          */
690                         r->start = r->end = 0;
691                         r->flags = 0;
692                 }
693         }
694 }
695
696 static void pcibios_allocate_bus_resources(struct pci_bus *bus)
697 {
698         struct pci_bus *child;
699
700         /* Depth-First Search on bus tree */
701         if (bus->self)
702                 pcibios_allocate_bridge_resources(bus->self);
703         list_for_each_entry(child, &bus->children, node)
704                 pcibios_allocate_bus_resources(child);
705 }
706
707
708 /*
709 ** The algorithm is generic code.
710 ** But it needs to access local data structures to get the IRQ base.
711 ** Could make this a "pci_fixup_irq(bus, region)" but not sure
712 ** it's worth it.
713 **
714 ** Called by do_pci_scan_bus() immediately after each PCI bus is walked.
715 ** Resources aren't allocated until recursive buswalk below HBA is completed.
716 */
717 static void
718 lba_fixup_bus(struct pci_bus *bus)
719 {
720         struct pci_dev *dev;
721 #ifdef FBB_SUPPORT
722         u16 status;
723 #endif
724         struct lba_device *ldev = LBA_DEV(parisc_walk_tree(bus->bridge));
725
726         DBG("lba_fixup_bus(0x%p) bus %d platform_data 0x%p\n",
727                 bus, (int)bus->busn_res.start, bus->bridge->platform_data);
728
729         /*
730         ** Properly Setup MMIO resources for this bus.
731         ** pci_alloc_primary_bus() mangles this.
732         */
733         if (bus->parent) {
734                 /* PCI-PCI Bridge */
735                 pci_read_bridge_bases(bus);
736
737                 /* check and allocate bridge resources */
738                 pcibios_allocate_bus_resources(bus);
739         } else {
740                 /* Host-PCI Bridge */
741                 int err;
742
743                 DBG("lba_fixup_bus() %s [%lx/%lx]/%lx\n",
744                         ldev->hba.io_space.name,
745                         ldev->hba.io_space.start, ldev->hba.io_space.end,
746                         ldev->hba.io_space.flags);
747                 DBG("lba_fixup_bus() %s [%lx/%lx]/%lx\n",
748                         ldev->hba.lmmio_space.name,
749                         ldev->hba.lmmio_space.start, ldev->hba.lmmio_space.end,
750                         ldev->hba.lmmio_space.flags);
751
752                 err = request_resource(&ioport_resource, &(ldev->hba.io_space));
753                 if (err < 0) {
754                         lba_dump_res(&ioport_resource, 2);
755                         BUG();
756                 }
757
758                 if (ldev->hba.elmmio_space.flags) {
759                         err = request_resource(&iomem_resource,
760                                         &(ldev->hba.elmmio_space));
761                         if (err < 0) {
762
763                                 printk("FAILED: lba_fixup_bus() request for "
764                                                 "elmmio_space [%lx/%lx]\n",
765                                                 (long)ldev->hba.elmmio_space.start,
766                                                 (long)ldev->hba.elmmio_space.end);
767
768                                 /* lba_dump_res(&iomem_resource, 2); */
769                                 /* BUG(); */
770                         }
771                 }
772
773                 if (ldev->hba.lmmio_space.flags) {
774                         err = request_resource(&iomem_resource, &(ldev->hba.lmmio_space));
775                         if (err < 0) {
776                                 printk(KERN_ERR "FAILED: lba_fixup_bus() request for "
777                                         "lmmio_space [%lx/%lx]\n",
778                                         (long)ldev->hba.lmmio_space.start,
779                                         (long)ldev->hba.lmmio_space.end);
780                         }
781                 }
782
783 #ifdef CONFIG_64BIT
784                 /* GMMIO is  distributed range. Every LBA/Rope gets part it. */
785                 if (ldev->hba.gmmio_space.flags) {
786                         err = request_resource(&iomem_resource, &(ldev->hba.gmmio_space));
787                         if (err < 0) {
788                                 printk("FAILED: lba_fixup_bus() request for "
789                                         "gmmio_space [%lx/%lx]\n",
790                                         (long)ldev->hba.gmmio_space.start,
791                                         (long)ldev->hba.gmmio_space.end);
792                                 lba_dump_res(&iomem_resource, 2);
793                                 BUG();
794                         }
795                 }
796 #endif
797
798         }
799
800         list_for_each_entry(dev, &bus->devices, bus_list) {
801                 int i;
802
803                 DBG("lba_fixup_bus() %s\n", pci_name(dev));
804
805                 /* Virtualize Device/Bridge Resources. */
806                 for (i = 0; i < PCI_BRIDGE_RESOURCES; i++) {
807                         struct resource *res = &dev->resource[i];
808
809                         /* If resource not allocated - skip it */
810                         if (!res->start)
811                                 continue;
812
813                         /*
814                         ** FIXME: this will result in whinging for devices
815                         ** that share expansion ROMs (think quad tulip), but
816                         ** isn't harmful.
817                         */
818                         pci_claim_resource(dev, i);
819                 }
820
821 #ifdef FBB_SUPPORT
822                 /*
823                 ** If one device does not support FBB transfers,
824                 ** No one on the bus can be allowed to use them.
825                 */
826                 (void) pci_read_config_word(dev, PCI_STATUS, &status);
827                 bus->bridge_ctl &= ~(status & PCI_STATUS_FAST_BACK);
828 #endif
829
830                 /*
831                 ** P2PB's have no IRQs. ignore them.
832                 */
833                 if ((dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
834                         pcibios_init_bridge(dev);
835                         continue;
836                 }
837
838                 /* Adjust INTERRUPT_LINE for this dev */
839                 iosapic_fixup_irq(ldev->iosapic_obj, dev);
840         }
841
842 #ifdef FBB_SUPPORT
843 /* FIXME/REVISIT - finish figuring out to set FBB on both
844 ** pci_setup_bridge() clobbers PCI_BRIDGE_CONTROL.
845 ** Can't fixup here anyway....garr...
846 */
847         if (fbb_enable) {
848                 if (bus->parent) {
849                         u8 control;
850                         /* enable on PPB */
851                         (void) pci_read_config_byte(bus->self, PCI_BRIDGE_CONTROL, &control);
852                         (void) pci_write_config_byte(bus->self, PCI_BRIDGE_CONTROL, control | PCI_STATUS_FAST_BACK);
853
854                 } else {
855                         /* enable on LBA */
856                 }
857                 fbb_enable = PCI_COMMAND_FAST_BACK;
858         }
859
860         /* Lastly enable FBB/PERR/SERR on all devices too */
861         list_for_each_entry(dev, &bus->devices, bus_list) {
862                 (void) pci_read_config_word(dev, PCI_COMMAND, &status);
863                 status |= PCI_COMMAND_PARITY | PCI_COMMAND_SERR | fbb_enable;
864                 (void) pci_write_config_word(dev, PCI_COMMAND, status);
865         }
866 #endif
867 }
868
869
870 static struct pci_bios_ops lba_bios_ops = {
871         .init =         lba_bios_init,
872         .fixup_bus =    lba_fixup_bus,
873 };
874
875
876
877
878 /*******************************************************
879 **
880 ** LBA Sprockets "I/O Port" Space Accessor Functions
881 **
882 ** This set of accessor functions is intended for use with
883 ** "legacy firmware" (ie Sprockets on Allegro/Forte boxes).
884 **
885 ** Many PCI devices don't require use of I/O port space (eg Tulip,
886 ** NCR720) since they export the same registers to both MMIO and
887 ** I/O port space. In general I/O port space is slower than
888 ** MMIO since drivers are designed so PIO writes can be posted.
889 **
890 ********************************************************/
891
892 #define LBA_PORT_IN(size, mask) \
893 static u##size lba_astro_in##size (struct pci_hba_data *d, u16 addr) \
894 { \
895         u##size t; \
896         t = READ_REG##size(astro_iop_base + addr); \
897         DBG_PORT(" 0x%x\n", t); \
898         return (t); \
899 }
900
901 LBA_PORT_IN( 8, 3)
902 LBA_PORT_IN(16, 2)
903 LBA_PORT_IN(32, 0)
904
905
906
907 /*
908 ** BUG X4107:  Ordering broken - DMA RD return can bypass PIO WR
909 **
910 ** Fixed in Elroy 2.2. The READ_U32(..., LBA_FUNC_ID) below is
911 ** guarantee non-postable completion semantics - not avoid X4107.
912 ** The READ_U32 only guarantees the write data gets to elroy but
913 ** out to the PCI bus. We can't read stuff from I/O port space
914 ** since we don't know what has side-effects. Attempting to read
915 ** from configuration space would be suicidal given the number of
916 ** bugs in that elroy functionality.
917 **
918 **      Description:
919 **          DMA read results can improperly pass PIO writes (X4107).  The
920 **          result of this bug is that if a processor modifies a location in
921 **          memory after having issued PIO writes, the PIO writes are not
922 **          guaranteed to be completed before a PCI device is allowed to see
923 **          the modified data in a DMA read.
924 **
925 **          Note that IKE bug X3719 in TR1 IKEs will result in the same
926 **          symptom.
927 **
928 **      Workaround:
929 **          The workaround for this bug is to always follow a PIO write with
930 **          a PIO read to the same bus before starting DMA on that PCI bus.
931 **
932 */
933 #define LBA_PORT_OUT(size, mask) \
934 static void lba_astro_out##size (struct pci_hba_data *d, u16 addr, u##size val) \
935 { \
936         DBG_PORT("%s(0x%p, 0x%x, 0x%x)\n", __func__, d, addr, val); \
937         WRITE_REG##size(val, astro_iop_base + addr); \
938         if (LBA_DEV(d)->hw_rev < 3) \
939                 lba_t32 = READ_U32(d->base_addr + LBA_FUNC_ID); \
940 }
941
942 LBA_PORT_OUT( 8, 3)
943 LBA_PORT_OUT(16, 2)
944 LBA_PORT_OUT(32, 0)
945
946
947 static struct pci_port_ops lba_astro_port_ops = {
948         .inb =  lba_astro_in8,
949         .inw =  lba_astro_in16,
950         .inl =  lba_astro_in32,
951         .outb = lba_astro_out8,
952         .outw = lba_astro_out16,
953         .outl = lba_astro_out32
954 };
955
956
957 #ifdef CONFIG_64BIT
958 #define PIOP_TO_GMMIO(lba, addr) \
959         ((lba)->iop_base + (((addr)&0xFFFC)<<10) + ((addr)&3))
960
961 /*******************************************************
962 **
963 ** LBA PAT "I/O Port" Space Accessor Functions
964 **
965 ** This set of accessor functions is intended for use with
966 ** "PAT PDC" firmware (ie Prelude/Rhapsody/Piranha boxes).
967 **
968 ** This uses the PIOP space located in the first 64MB of GMMIO.
969 ** Each rope gets a full 64*KB* (ie 4 bytes per page) this way.
970 ** bits 1:0 stay the same.  bits 15:2 become 25:12.
971 ** Then add the base and we can generate an I/O Port cycle.
972 ********************************************************/
973 #undef LBA_PORT_IN
974 #define LBA_PORT_IN(size, mask) \
975 static u##size lba_pat_in##size (struct pci_hba_data *l, u16 addr) \
976 { \
977         u##size t; \
978         DBG_PORT("%s(0x%p, 0x%x) ->", __func__, l, addr); \
979         t = READ_REG##size(PIOP_TO_GMMIO(LBA_DEV(l), addr)); \
980         DBG_PORT(" 0x%x\n", t); \
981         return (t); \
982 }
983
984 LBA_PORT_IN( 8, 3)
985 LBA_PORT_IN(16, 2)
986 LBA_PORT_IN(32, 0)
987
988
989 #undef LBA_PORT_OUT
990 #define LBA_PORT_OUT(size, mask) \
991 static void lba_pat_out##size (struct pci_hba_data *l, u16 addr, u##size val) \
992 { \
993         void __iomem *where = PIOP_TO_GMMIO(LBA_DEV(l), addr); \
994         DBG_PORT("%s(0x%p, 0x%x, 0x%x)\n", __func__, l, addr, val); \
995         WRITE_REG##size(val, where); \
996         /* flush the I/O down to the elroy at least */ \
997         lba_t32 = READ_U32(l->base_addr + LBA_FUNC_ID); \
998 }
999
1000 LBA_PORT_OUT( 8, 3)
1001 LBA_PORT_OUT(16, 2)
1002 LBA_PORT_OUT(32, 0)
1003
1004
1005 static struct pci_port_ops lba_pat_port_ops = {
1006         .inb =  lba_pat_in8,
1007         .inw =  lba_pat_in16,
1008         .inl =  lba_pat_in32,
1009         .outb = lba_pat_out8,
1010         .outw = lba_pat_out16,
1011         .outl = lba_pat_out32
1012 };
1013
1014
1015
1016 /*
1017 ** make range information from PDC available to PCI subsystem.
1018 ** We make the PDC call here in order to get the PCI bus range
1019 ** numbers. The rest will get forwarded in pcibios_fixup_bus().
1020 ** We don't have a struct pci_bus assigned to us yet.
1021 */
1022 static void
1023 lba_pat_resources(struct parisc_device *pa_dev, struct lba_device *lba_dev)
1024 {
1025         unsigned long bytecnt;
1026         long io_count;
1027         long status;    /* PDC return status */
1028         long pa_count;
1029         pdc_pat_cell_mod_maddr_block_t *pa_pdc_cell;    /* PA_VIEW */
1030         pdc_pat_cell_mod_maddr_block_t *io_pdc_cell;    /* IO_VIEW */
1031         int i;
1032
1033         pa_pdc_cell = kzalloc(sizeof(pdc_pat_cell_mod_maddr_block_t), GFP_KERNEL);
1034         if (!pa_pdc_cell)
1035                 return;
1036
1037         io_pdc_cell = kzalloc(sizeof(pdc_pat_cell_mod_maddr_block_t), GFP_KERNEL);
1038         if (!io_pdc_cell) {
1039                 kfree(pa_pdc_cell);
1040                 return;
1041         }
1042
1043         /* return cell module (IO view) */
1044         status = pdc_pat_cell_module(&bytecnt, pa_dev->pcell_loc, pa_dev->mod_index,
1045                                 PA_VIEW, pa_pdc_cell);
1046         pa_count = pa_pdc_cell->mod[1];
1047
1048         status |= pdc_pat_cell_module(&bytecnt, pa_dev->pcell_loc, pa_dev->mod_index,
1049                                 IO_VIEW, io_pdc_cell);
1050         io_count = io_pdc_cell->mod[1];
1051
1052         /* We've already done this once for device discovery...*/
1053         if (status != PDC_OK) {
1054                 panic("pdc_pat_cell_module() call failed for LBA!\n");
1055         }
1056
1057         if (PAT_GET_ENTITY(pa_pdc_cell->mod_info) != PAT_ENTITY_LBA) {
1058                 panic("pdc_pat_cell_module() entity returned != PAT_ENTITY_LBA!\n");
1059         }
1060
1061         /*
1062         ** Inspect the resources PAT tells us about
1063         */
1064         for (i = 0; i < pa_count; i++) {
1065                 struct {
1066                         unsigned long type;
1067                         unsigned long start;
1068                         unsigned long end;      /* aka finish */
1069                 } *p, *io;
1070                 struct resource *r;
1071
1072                 p = (void *) &(pa_pdc_cell->mod[2+i*3]);
1073                 io = (void *) &(io_pdc_cell->mod[2+i*3]);
1074
1075                 /* Convert the PAT range data to PCI "struct resource" */
1076                 switch(p->type & 0xff) {
1077                 case PAT_PBNUM:
1078                         lba_dev->hba.bus_num.start = p->start;
1079                         lba_dev->hba.bus_num.end   = p->end;
1080                         lba_dev->hba.bus_num.flags = IORESOURCE_BUS;
1081                         break;
1082
1083                 case PAT_LMMIO:
1084                         /* used to fix up pre-initialized MEM BARs */
1085                         if (!lba_dev->hba.lmmio_space.flags) {
1086                                 unsigned long lba_len;
1087
1088                                 lba_len = ~READ_REG32(lba_dev->hba.base_addr
1089                                                 + LBA_LMMIO_MASK);
1090                                 if ((p->end - p->start) != lba_len)
1091                                         p->end = extend_lmmio_len(p->start,
1092                                                 p->end, lba_len);
1093
1094                                 sprintf(lba_dev->hba.lmmio_name,
1095                                                 "PCI%02x LMMIO",
1096                                                 (int)lba_dev->hba.bus_num.start);
1097                                 lba_dev->hba.lmmio_space_offset = p->start -
1098                                         io->start;
1099                                 r = &lba_dev->hba.lmmio_space;
1100                                 r->name = lba_dev->hba.lmmio_name;
1101                         } else if (!lba_dev->hba.elmmio_space.flags) {
1102                                 sprintf(lba_dev->hba.elmmio_name,
1103                                                 "PCI%02x ELMMIO",
1104                                                 (int)lba_dev->hba.bus_num.start);
1105                                 r = &lba_dev->hba.elmmio_space;
1106                                 r->name = lba_dev->hba.elmmio_name;
1107                         } else {
1108                                 printk(KERN_WARNING MODULE_NAME
1109                                         " only supports 2 LMMIO resources!\n");
1110                                 break;
1111                         }
1112
1113                         r->start  = p->start;
1114                         r->end    = p->end;
1115                         r->flags  = IORESOURCE_MEM;
1116                         r->parent = r->sibling = r->child = NULL;
1117                         break;
1118
1119                 case PAT_GMMIO:
1120                         /* MMIO space > 4GB phys addr; for 64-bit BAR */
1121                         sprintf(lba_dev->hba.gmmio_name, "PCI%02x GMMIO",
1122                                         (int)lba_dev->hba.bus_num.start);
1123                         r = &lba_dev->hba.gmmio_space;
1124                         r->name  = lba_dev->hba.gmmio_name;
1125                         r->start  = p->start;
1126                         r->end    = p->end;
1127                         r->flags  = IORESOURCE_MEM;
1128                         r->parent = r->sibling = r->child = NULL;
1129                         break;
1130
1131                 case PAT_NPIOP:
1132                         printk(KERN_WARNING MODULE_NAME
1133                                 " range[%d] : ignoring NPIOP (0x%lx)\n",
1134                                 i, p->start);
1135                         break;
1136
1137                 case PAT_PIOP:
1138                         /*
1139                         ** Postable I/O port space is per PCI host adapter.
1140                         ** base of 64MB PIOP region
1141                         */
1142                         lba_dev->iop_base = ioremap_nocache(p->start, 64 * 1024 * 1024);
1143
1144                         sprintf(lba_dev->hba.io_name, "PCI%02x Ports",
1145                                         (int)lba_dev->hba.bus_num.start);
1146                         r = &lba_dev->hba.io_space;
1147                         r->name  = lba_dev->hba.io_name;
1148                         r->start  = HBA_PORT_BASE(lba_dev->hba.hba_num);
1149                         r->end    = r->start + HBA_PORT_SPACE_SIZE - 1;
1150                         r->flags  = IORESOURCE_IO;
1151                         r->parent = r->sibling = r->child = NULL;
1152                         break;
1153
1154                 default:
1155                         printk(KERN_WARNING MODULE_NAME
1156                                 " range[%d] : unknown pat range type (0x%lx)\n",
1157                                 i, p->type & 0xff);
1158                         break;
1159                 }
1160         }
1161
1162         kfree(pa_pdc_cell);
1163         kfree(io_pdc_cell);
1164 }
1165 #else
1166 /* keep compiler from complaining about missing declarations */
1167 #define lba_pat_port_ops lba_astro_port_ops
1168 #define lba_pat_resources(pa_dev, lba_dev)
1169 #endif  /* CONFIG_64BIT */
1170
1171
1172 extern void sba_distributed_lmmio(struct parisc_device *, struct resource *);
1173 extern void sba_directed_lmmio(struct parisc_device *, struct resource *);
1174
1175
1176 static void
1177 lba_legacy_resources(struct parisc_device *pa_dev, struct lba_device *lba_dev)
1178 {
1179         struct resource *r;
1180         int lba_num;
1181
1182         lba_dev->hba.lmmio_space_offset = PCI_F_EXTEND;
1183
1184         /*
1185         ** With "legacy" firmware, the lowest byte of FW_SCRATCH
1186         ** represents bus->secondary and the second byte represents
1187         ** bus->subsidiary (i.e. highest PPB programmed by firmware).
1188         ** PCI bus walk *should* end up with the same result.
1189         ** FIXME: But we don't have sanity checks in PCI or LBA.
1190         */
1191         lba_num = READ_REG32(lba_dev->hba.base_addr + LBA_FW_SCRATCH);
1192         r = &(lba_dev->hba.bus_num);
1193         r->name = "LBA PCI Busses";
1194         r->start = lba_num & 0xff;
1195         r->end = (lba_num>>8) & 0xff;
1196         r->flags = IORESOURCE_BUS;
1197
1198         /* Set up local PCI Bus resources - we don't need them for
1199         ** Legacy boxes but it's nice to see in /proc/iomem.
1200         */
1201         r = &(lba_dev->hba.lmmio_space);
1202         sprintf(lba_dev->hba.lmmio_name, "PCI%02x LMMIO",
1203                                         (int)lba_dev->hba.bus_num.start);
1204         r->name  = lba_dev->hba.lmmio_name;
1205
1206 #if 1
1207         /* We want the CPU -> IO routing of addresses.
1208          * The SBA BASE/MASK registers control CPU -> IO routing.
1209          * Ask SBA what is routed to this rope/LBA.
1210          */
1211         sba_distributed_lmmio(pa_dev, r);
1212 #else
1213         /*
1214          * The LBA BASE/MASK registers control IO -> System routing.
1215          *
1216          * The following code works but doesn't get us what we want.
1217          * Well, only because firmware (v5.0) on C3000 doesn't program
1218          * the LBA BASE/MASE registers to be the exact inverse of 
1219          * the corresponding SBA registers. Other Astro/Pluto
1220          * based platform firmware may do it right.
1221          *
1222          * Should someone want to mess with MSI, they may need to
1223          * reprogram LBA BASE/MASK registers. Thus preserve the code
1224          * below until MSI is known to work on C3000/A500/N4000/RP3440.
1225          *
1226          * Using the code below, /proc/iomem shows:
1227          * ...
1228          * f0000000-f0ffffff : PCI00 LMMIO
1229          *   f05d0000-f05d0000 : lcd_data
1230          *   f05d0008-f05d0008 : lcd_cmd
1231          * f1000000-f1ffffff : PCI01 LMMIO
1232          * f4000000-f4ffffff : PCI02 LMMIO
1233          *   f4000000-f4001fff : sym53c8xx
1234          *   f4002000-f4003fff : sym53c8xx
1235          *   f4004000-f40043ff : sym53c8xx
1236          *   f4005000-f40053ff : sym53c8xx
1237          *   f4007000-f4007fff : ohci_hcd
1238          *   f4008000-f40083ff : tulip
1239          * f6000000-f6ffffff : PCI03 LMMIO
1240          * f8000000-fbffffff : PCI00 ELMMIO
1241          *   fa100000-fa4fffff : stifb mmio
1242          *   fb000000-fb1fffff : stifb fb
1243          *
1244          * But everything listed under PCI02 actually lives under PCI00.
1245          * This is clearly wrong.
1246          *
1247          * Asking SBA how things are routed tells the correct story:
1248          * LMMIO_BASE/MASK/ROUTE f4000001 fc000000 00000000
1249          * DIR0_BASE/MASK/ROUTE fa000001 fe000000 00000006
1250          * DIR1_BASE/MASK/ROUTE f9000001 ff000000 00000004
1251          * DIR2_BASE/MASK/ROUTE f0000000 fc000000 00000000
1252          * DIR3_BASE/MASK/ROUTE f0000000 fc000000 00000000
1253          *
1254          * Which looks like this in /proc/iomem:
1255          * f4000000-f47fffff : PCI00 LMMIO
1256          *   f4000000-f4001fff : sym53c8xx
1257          *   ...[deteled core devices - same as above]...
1258          *   f4008000-f40083ff : tulip
1259          * f4800000-f4ffffff : PCI01 LMMIO
1260          * f6000000-f67fffff : PCI02 LMMIO
1261          * f7000000-f77fffff : PCI03 LMMIO
1262          * f9000000-f9ffffff : PCI02 ELMMIO
1263          * fa000000-fbffffff : PCI03 ELMMIO
1264          *   fa100000-fa4fffff : stifb mmio
1265          *   fb000000-fb1fffff : stifb fb
1266          *
1267          * ie all Built-in core are under now correctly under PCI00.
1268          * The "PCI02 ELMMIO" directed range is for:
1269          *  +-[02]---03.0  3Dfx Interactive, Inc. Voodoo 2
1270          *
1271          * All is well now.
1272          */
1273         r->start = READ_REG32(lba_dev->hba.base_addr + LBA_LMMIO_BASE);
1274         if (r->start & 1) {
1275                 unsigned long rsize;
1276
1277                 r->flags = IORESOURCE_MEM;
1278                 /* mmio_mask also clears Enable bit */
1279                 r->start &= mmio_mask;
1280                 r->start = PCI_HOST_ADDR(HBA_DATA(lba_dev), r->start);
1281                 rsize = ~ READ_REG32(lba_dev->hba.base_addr + LBA_LMMIO_MASK);
1282
1283                 /*
1284                 ** Each rope only gets part of the distributed range.
1285                 ** Adjust "window" for this rope.
1286                 */
1287                 rsize /= ROPES_PER_IOC;
1288                 r->start += (rsize + 1) * LBA_NUM(pa_dev->hpa.start);
1289                 r->end = r->start + rsize;
1290         } else {
1291                 r->end = r->start = 0;  /* Not enabled. */
1292         }
1293 #endif
1294
1295         /*
1296         ** "Directed" ranges are used when the "distributed range" isn't
1297         ** sufficient for all devices below a given LBA.  Typically devices
1298         ** like graphics cards or X25 may need a directed range when the
1299         ** bus has multiple slots (ie multiple devices) or the device
1300         ** needs more than the typical 4 or 8MB a distributed range offers.
1301         **
1302         ** The main reason for ignoring it now frigging complications.
1303         ** Directed ranges may overlap (and have precedence) over
1304         ** distributed ranges. Or a distributed range assigned to a unused
1305         ** rope may be used by a directed range on a different rope.
1306         ** Support for graphics devices may require fixing this
1307         ** since they may be assigned a directed range which overlaps
1308         ** an existing (but unused portion of) distributed range.
1309         */
1310         r = &(lba_dev->hba.elmmio_space);
1311         sprintf(lba_dev->hba.elmmio_name, "PCI%02x ELMMIO",
1312                                         (int)lba_dev->hba.bus_num.start);
1313         r->name  = lba_dev->hba.elmmio_name;
1314
1315 #if 1
1316         /* See comment which precedes call to sba_directed_lmmio() */
1317         sba_directed_lmmio(pa_dev, r);
1318 #else
1319         r->start = READ_REG32(lba_dev->hba.base_addr + LBA_ELMMIO_BASE);
1320
1321         if (r->start & 1) {
1322                 unsigned long rsize;
1323                 r->flags = IORESOURCE_MEM;
1324                 /* mmio_mask also clears Enable bit */
1325                 r->start &= mmio_mask;
1326                 r->start = PCI_HOST_ADDR(HBA_DATA(lba_dev), r->start);
1327                 rsize = READ_REG32(lba_dev->hba.base_addr + LBA_ELMMIO_MASK);
1328                 r->end = r->start + ~rsize;
1329         }
1330 #endif
1331
1332         r = &(lba_dev->hba.io_space);
1333         sprintf(lba_dev->hba.io_name, "PCI%02x Ports",
1334                                         (int)lba_dev->hba.bus_num.start);
1335         r->name  = lba_dev->hba.io_name;
1336         r->flags = IORESOURCE_IO;
1337         r->start = READ_REG32(lba_dev->hba.base_addr + LBA_IOS_BASE) & ~1L;
1338         r->end   = r->start + (READ_REG32(lba_dev->hba.base_addr + LBA_IOS_MASK) ^ (HBA_PORT_SPACE_SIZE - 1));
1339
1340         /* Virtualize the I/O Port space ranges */
1341         lba_num = HBA_PORT_BASE(lba_dev->hba.hba_num);
1342         r->start |= lba_num;
1343         r->end   |= lba_num;
1344 }
1345
1346
1347 /**************************************************************************
1348 **
1349 **   LBA initialization code (HW and SW)
1350 **
1351 **   o identify LBA chip itself
1352 **   o initialize LBA chip modes (HardFail)
1353 **   o FIXME: initialize DMA hints for reasonable defaults
1354 **   o enable configuration functions
1355 **   o call pci_register_ops() to discover devs (fixup/fixup_bus get invoked)
1356 **
1357 **************************************************************************/
1358
1359 static int __init
1360 lba_hw_init(struct lba_device *d)
1361 {
1362         u32 stat;
1363         u32 bus_reset;  /* PDC_PAT_BUG */
1364
1365 #if 0
1366         printk(KERN_DEBUG "LBA %lx  STAT_CTL %Lx  ERROR_CFG %Lx  STATUS %Lx DMA_CTL %Lx\n",
1367                 d->hba.base_addr,
1368                 READ_REG64(d->hba.base_addr + LBA_STAT_CTL),
1369                 READ_REG64(d->hba.base_addr + LBA_ERROR_CONFIG),
1370                 READ_REG64(d->hba.base_addr + LBA_ERROR_STATUS),
1371                 READ_REG64(d->hba.base_addr + LBA_DMA_CTL) );
1372         printk(KERN_DEBUG "     ARB mask %Lx  pri %Lx  mode %Lx  mtlt %Lx\n",
1373                 READ_REG64(d->hba.base_addr + LBA_ARB_MASK),
1374                 READ_REG64(d->hba.base_addr + LBA_ARB_PRI),
1375                 READ_REG64(d->hba.base_addr + LBA_ARB_MODE),
1376                 READ_REG64(d->hba.base_addr + LBA_ARB_MTLT) );
1377         printk(KERN_DEBUG "     HINT cfg 0x%Lx\n",
1378                 READ_REG64(d->hba.base_addr + LBA_HINT_CFG));
1379         printk(KERN_DEBUG "     HINT reg ");
1380         { int i;
1381         for (i=LBA_HINT_BASE; i< (14*8 + LBA_HINT_BASE); i+=8)
1382                 printk(" %Lx", READ_REG64(d->hba.base_addr + i));
1383         }
1384         printk("\n");
1385 #endif  /* DEBUG_LBA_PAT */
1386
1387 #ifdef CONFIG_64BIT
1388 /*
1389  * FIXME add support for PDC_PAT_IO "Get slot status" - OLAR support
1390  * Only N-Class and up can really make use of Get slot status.
1391  * maybe L-class too but I've never played with it there.
1392  */
1393 #endif
1394
1395         /* PDC_PAT_BUG: exhibited in rev 40.48  on L2000 */
1396         bus_reset = READ_REG32(d->hba.base_addr + LBA_STAT_CTL + 4) & 1;
1397         if (bus_reset) {
1398                 printk(KERN_DEBUG "NOTICE: PCI bus reset still asserted! (clearing)\n");
1399         }
1400
1401         stat = READ_REG32(d->hba.base_addr + LBA_ERROR_CONFIG);
1402         if (stat & LBA_SMART_MODE) {
1403                 printk(KERN_DEBUG "NOTICE: LBA in SMART mode! (cleared)\n");
1404                 stat &= ~LBA_SMART_MODE;
1405                 WRITE_REG32(stat, d->hba.base_addr + LBA_ERROR_CONFIG);
1406         }
1407
1408
1409         /*
1410          * Hard Fail vs. Soft Fail on PCI "Master Abort".
1411          *
1412          * "Master Abort" means the MMIO transaction timed out - usually due to
1413          * the device not responding to an MMIO read. We would like HF to be
1414          * enabled to find driver problems, though it means the system will
1415          * crash with a HPMC.
1416          *
1417          * In SoftFail mode "~0L" is returned as a result of a timeout on the
1418          * pci bus. This is like how PCI busses on x86 and most other
1419          * architectures behave.  In order to increase compatibility with
1420          * existing (x86) PCI hardware and existing Linux drivers we enable
1421          * Soft Faul mode on PA-RISC now too.
1422          */
1423         stat = READ_REG32(d->hba.base_addr + LBA_STAT_CTL);
1424 #if defined(ENABLE_HARDFAIL)
1425         WRITE_REG32(stat | HF_ENABLE, d->hba.base_addr + LBA_STAT_CTL);
1426 #else
1427         WRITE_REG32(stat & ~HF_ENABLE, d->hba.base_addr + LBA_STAT_CTL);
1428 #endif
1429
1430         /*
1431         ** Writing a zero to STAT_CTL.rf (bit 0) will clear reset signal
1432         ** if it's not already set. If we just cleared the PCI Bus Reset
1433         ** signal, wait a bit for the PCI devices to recover and setup.
1434         */
1435         if (bus_reset)
1436                 mdelay(pci_post_reset_delay);
1437
1438         if (0 == READ_REG32(d->hba.base_addr + LBA_ARB_MASK)) {
1439                 /*
1440                 ** PDC_PAT_BUG: PDC rev 40.48 on L2000.
1441                 ** B2000/C3600/J6000 also have this problem?
1442                 ** 
1443                 ** Elroys with hot pluggable slots don't get configured
1444                 ** correctly if the slot is empty.  ARB_MASK is set to 0
1445                 ** and we can't master transactions on the bus if it's
1446                 ** not at least one. 0x3 enables elroy and first slot.
1447                 */
1448                 printk(KERN_DEBUG "NOTICE: Enabling PCI Arbitration\n");
1449                 WRITE_REG32(0x3, d->hba.base_addr + LBA_ARB_MASK);
1450         }
1451
1452         /*
1453         ** FIXME: Hint registers are programmed with default hint
1454         ** values by firmware. Hints should be sane even if we
1455         ** can't reprogram them the way drivers want.
1456         */
1457         return 0;
1458 }
1459
1460 /*
1461  * Unfortunately, when firmware numbers busses, it doesn't take into account
1462  * Cardbus bridges.  So we have to renumber the busses to suit ourselves.
1463  * Elroy/Mercury don't actually know what bus number they're attached to;
1464  * we use bus 0 to indicate the directly attached bus and any other bus
1465  * number will be taken care of by the PCI-PCI bridge.
1466  */
1467 static unsigned int lba_next_bus = 0;
1468
1469 /*
1470  * Determine if lba should claim this chip (return 0) or not (return 1).
1471  * If so, initialize the chip and tell other partners in crime they
1472  * have work to do.
1473  */
1474 static int __init
1475 lba_driver_probe(struct parisc_device *dev)
1476 {
1477         struct lba_device *lba_dev;
1478         LIST_HEAD(resources);
1479         struct pci_bus *lba_bus;
1480         struct pci_ops *cfg_ops;
1481         u32 func_class;
1482         void *tmp_obj;
1483         char *version;
1484         void __iomem *addr = ioremap_nocache(dev->hpa.start, 4096);
1485         int max;
1486
1487         /* Read HW Rev First */
1488         func_class = READ_REG32(addr + LBA_FCLASS);
1489
1490         if (IS_ELROY(dev)) {    
1491                 func_class &= 0xf;
1492                 switch (func_class) {
1493                 case 0: version = "TR1.0"; break;
1494                 case 1: version = "TR2.0"; break;
1495                 case 2: version = "TR2.1"; break;
1496                 case 3: version = "TR2.2"; break;
1497                 case 4: version = "TR3.0"; break;
1498                 case 5: version = "TR4.0"; break;
1499                 default: version = "TR4+";
1500                 }
1501
1502                 printk(KERN_INFO "Elroy version %s (0x%x) found at 0x%lx\n",
1503                        version, func_class & 0xf, (long)dev->hpa.start);
1504
1505                 if (func_class < 2) {
1506                         printk(KERN_WARNING "Can't support LBA older than "
1507                                 "TR2.1 - continuing under adversity.\n");
1508                 }
1509
1510 #if 0
1511 /* Elroy TR4.0 should work with simple algorithm.
1512    But it doesn't.  Still missing something. *sigh*
1513 */
1514                 if (func_class > 4) {
1515                         cfg_ops = &mercury_cfg_ops;
1516                 } else
1517 #endif
1518                 {
1519                         cfg_ops = &elroy_cfg_ops;
1520                 }
1521
1522         } else if (IS_MERCURY(dev) || IS_QUICKSILVER(dev)) {
1523                 int major, minor;
1524
1525                 func_class &= 0xff;
1526                 major = func_class >> 4, minor = func_class & 0xf;
1527
1528                 /* We could use one printk for both Elroy and Mercury,
1529                  * but for the mask for func_class.
1530                  */ 
1531                 printk(KERN_INFO "%s version TR%d.%d (0x%x) found at 0x%lx\n",
1532                        IS_MERCURY(dev) ? "Mercury" : "Quicksilver", major,
1533                        minor, func_class, (long)dev->hpa.start);
1534
1535                 cfg_ops = &mercury_cfg_ops;
1536         } else {
1537                 printk(KERN_ERR "Unknown LBA found at 0x%lx\n",
1538                         (long)dev->hpa.start);
1539                 return -ENODEV;
1540         }
1541
1542         /* Tell I/O SAPIC driver we have a IRQ handler/region. */
1543         tmp_obj = iosapic_register(dev->hpa.start + LBA_IOSAPIC_BASE);
1544
1545         /* NOTE: PCI devices (e.g. 103c:1005 graphics card) which don't
1546         **      have an IRT entry will get NULL back from iosapic code.
1547         */
1548         
1549         lba_dev = kzalloc(sizeof(struct lba_device), GFP_KERNEL);
1550         if (!lba_dev) {
1551                 printk(KERN_ERR "lba_init_chip - couldn't alloc lba_device\n");
1552                 return(1);
1553         }
1554
1555
1556         /* ---------- First : initialize data we already have --------- */
1557
1558         lba_dev->hw_rev = func_class;
1559         lba_dev->hba.base_addr = addr;
1560         lba_dev->hba.dev = dev;
1561         lba_dev->iosapic_obj = tmp_obj;  /* save interrupt handle */
1562         lba_dev->hba.iommu = sba_get_iommu(dev);  /* get iommu data */
1563         parisc_set_drvdata(dev, lba_dev);
1564
1565         /* ------------ Second : initialize common stuff ---------- */
1566         pci_bios = &lba_bios_ops;
1567         pcibios_register_hba(HBA_DATA(lba_dev));
1568         spin_lock_init(&lba_dev->lba_lock);
1569
1570         if (lba_hw_init(lba_dev))
1571                 return(1);
1572
1573         /* ---------- Third : setup I/O Port and MMIO resources  --------- */
1574
1575         if (is_pdc_pat()) {
1576                 /* PDC PAT firmware uses PIOP region of GMMIO space. */
1577                 pci_port = &lba_pat_port_ops;
1578                 /* Go ask PDC PAT what resources this LBA has */
1579                 lba_pat_resources(dev, lba_dev);
1580         } else {
1581                 if (!astro_iop_base) {
1582                         /* Sprockets PDC uses NPIOP region */
1583                         astro_iop_base = ioremap_nocache(LBA_PORT_BASE, 64 * 1024);
1584                         pci_port = &lba_astro_port_ops;
1585                 }
1586
1587                 /* Poke the chip a bit for /proc output */
1588                 lba_legacy_resources(dev, lba_dev);
1589         }
1590
1591         if (lba_dev->hba.bus_num.start < lba_next_bus)
1592                 lba_dev->hba.bus_num.start = lba_next_bus;
1593
1594         /*   Overlaps with elmmio can (and should) fail here.
1595          *   We will prune (or ignore) the distributed range.
1596          *
1597          *   FIXME: SBA code should register all elmmio ranges first.
1598          *      that would take care of elmmio ranges routed
1599          *      to a different rope (already discovered) from
1600          *      getting registered *after* LBA code has already
1601          *      registered it's distributed lmmio range.
1602          */
1603         if (truncate_pat_collision(&iomem_resource,
1604                                    &(lba_dev->hba.lmmio_space))) {
1605                 printk(KERN_WARNING "LBA: lmmio_space [%lx/%lx] duplicate!\n",
1606                                 (long)lba_dev->hba.lmmio_space.start,
1607                                 (long)lba_dev->hba.lmmio_space.end);
1608                 lba_dev->hba.lmmio_space.flags = 0;
1609         }
1610
1611         pci_add_resource_offset(&resources, &lba_dev->hba.io_space,
1612                                 HBA_PORT_BASE(lba_dev->hba.hba_num));
1613         if (lba_dev->hba.elmmio_space.flags)
1614                 pci_add_resource_offset(&resources, &lba_dev->hba.elmmio_space,
1615                                         lba_dev->hba.lmmio_space_offset);
1616         if (lba_dev->hba.lmmio_space.flags)
1617                 pci_add_resource_offset(&resources, &lba_dev->hba.lmmio_space,
1618                                         lba_dev->hba.lmmio_space_offset);
1619         if (lba_dev->hba.gmmio_space.flags) {
1620                 /* Not registering GMMIO space - according to docs it's not
1621                  * even used on HP-UX. */
1622                 /* pci_add_resource(&resources, &lba_dev->hba.gmmio_space); */
1623         }
1624
1625         pci_add_resource(&resources, &lba_dev->hba.bus_num);
1626
1627         dev->dev.platform_data = lba_dev;
1628         lba_bus = lba_dev->hba.hba_bus =
1629                 pci_create_root_bus(&dev->dev, lba_dev->hba.bus_num.start,
1630                                     cfg_ops, NULL, &resources);
1631         if (!lba_bus) {
1632                 pci_free_resource_list(&resources);
1633                 return 0;
1634         }
1635
1636         max = pci_scan_child_bus(lba_bus);
1637
1638         /* This is in lieu of calling pci_assign_unassigned_resources() */
1639         if (is_pdc_pat()) {
1640                 /* assign resources to un-initialized devices */
1641
1642                 DBG_PAT("LBA pci_bus_size_bridges()\n");
1643                 pci_bus_size_bridges(lba_bus);
1644
1645                 DBG_PAT("LBA pci_bus_assign_resources()\n");
1646                 pci_bus_assign_resources(lba_bus);
1647
1648 #ifdef DEBUG_LBA_PAT
1649                 DBG_PAT("\nLBA PIOP resource tree\n");
1650                 lba_dump_res(&lba_dev->hba.io_space, 2);
1651                 DBG_PAT("\nLBA LMMIO resource tree\n");
1652                 lba_dump_res(&lba_dev->hba.lmmio_space, 2);
1653 #endif
1654         }
1655
1656         /*
1657         ** Once PCI register ops has walked the bus, access to config
1658         ** space is restricted. Avoids master aborts on config cycles.
1659         ** Early LBA revs go fatal on *any* master abort.
1660         */
1661         if (cfg_ops == &elroy_cfg_ops) {
1662                 lba_dev->flags |= LBA_FLAG_SKIP_PROBE;
1663         }
1664
1665         lba_next_bus = max + 1;
1666         pci_bus_add_devices(lba_bus);
1667
1668         /* Whew! Finally done! Tell services we got this one covered. */
1669         return 0;
1670 }
1671
1672 static const struct parisc_device_id lba_tbl[] __initconst = {
1673         { HPHW_BRIDGE, HVERSION_REV_ANY_ID, ELROY_HVERS, 0xa },
1674         { HPHW_BRIDGE, HVERSION_REV_ANY_ID, MERCURY_HVERS, 0xa },
1675         { HPHW_BRIDGE, HVERSION_REV_ANY_ID, QUICKSILVER_HVERS, 0xa },
1676         { 0, }
1677 };
1678
1679 static struct parisc_driver lba_driver __refdata = {
1680         .name =         MODULE_NAME,
1681         .id_table =     lba_tbl,
1682         .probe =        lba_driver_probe,
1683 };
1684
1685 /*
1686 ** One time initialization to let the world know the LBA was found.
1687 ** Must be called exactly once before pci_init().
1688 */
1689 void __init lba_init(void)
1690 {
1691         register_parisc_driver(&lba_driver);
1692 }
1693
1694 /*
1695 ** Initialize the IBASE/IMASK registers for LBA (Elroy).
1696 ** Only called from sba_iommu.c in order to route ranges (MMIO vs DMA).
1697 ** sba_iommu is responsible for locking (none needed at init time).
1698 */
1699 void lba_set_iregs(struct parisc_device *lba, u32 ibase, u32 imask)
1700 {
1701         void __iomem * base_addr = ioremap_nocache(lba->hpa.start, 4096);
1702
1703         imask <<= 2;    /* adjust for hints - 2 more bits */
1704
1705         /* Make sure we aren't trying to set bits that aren't writeable. */
1706         WARN_ON((ibase & 0x001fffff) != 0);
1707         WARN_ON((imask & 0x001fffff) != 0);
1708         
1709         DBG("%s() ibase 0x%x imask 0x%x\n", __func__, ibase, imask);
1710         WRITE_REG32( imask, base_addr + LBA_IMASK);
1711         WRITE_REG32( ibase, base_addr + LBA_IBASE);
1712         iounmap(base_addr);
1713 }
1714
1715
1716 /*
1717  * The design of the Diva management card in rp34x0 machines (rp3410, rp3440)
1718  * seems rushed, so that many built-in components simply don't work.
1719  * The following quirks disable the serial AUX port and the built-in ATI RV100
1720  * Radeon 7000 graphics card which both don't have any external connectors and
1721  * thus are useless, and even worse, e.g. the AUX port occupies ttyS0 and as
1722  * such makes those machines the only PARISC machines on which we can't use
1723  * ttyS0 as boot console.
1724  */
1725 static void quirk_diva_ati_card(struct pci_dev *dev)
1726 {
1727         if (dev->subsystem_vendor != PCI_VENDOR_ID_HP ||
1728             dev->subsystem_device != 0x1292)
1729                 return;
1730
1731         dev_info(&dev->dev, "Hiding Diva built-in ATI card");
1732         dev->device = 0;
1733 }
1734 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RADEON_QY,
1735         quirk_diva_ati_card);
1736
1737 static void quirk_diva_aux_disable(struct pci_dev *dev)
1738 {
1739         if (dev->subsystem_vendor != PCI_VENDOR_ID_HP ||
1740             dev->subsystem_device != 0x1291)
1741                 return;
1742
1743         dev_info(&dev->dev, "Hiding Diva built-in AUX serial device");
1744         dev->device = 0;
1745 }
1746 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_HP, PCI_DEVICE_ID_HP_DIVA_AUX,
1747         quirk_diva_aux_disable);
1748
1749 static void quirk_tosca_aux_disable(struct pci_dev *dev)
1750 {
1751         if (dev->subsystem_vendor != PCI_VENDOR_ID_HP ||
1752             dev->subsystem_device != 0x104a)
1753                 return;
1754
1755         dev_info(&dev->dev, "Hiding Tosca secondary built-in AUX serial device");
1756         dev->device = 0;
1757 }
1758 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_HP, PCI_DEVICE_ID_HP_DIVA,
1759         quirk_tosca_aux_disable);