]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/pci/pci.c
PCI/ERR: Use slot reset if available
[linux.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/of.h>
17 #include <linux/of_pci.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <linux/pci-ats.h>
33 #include <asm/setup.h>
34 #include <asm/dma.h>
35 #include <linux/aer.h>
36 #include "pci.h"
37
38 DEFINE_MUTEX(pci_slot_mutex);
39
40 const char *pci_power_names[] = {
41         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
42 };
43 EXPORT_SYMBOL_GPL(pci_power_names);
44
45 int isa_dma_bridge_buggy;
46 EXPORT_SYMBOL(isa_dma_bridge_buggy);
47
48 int pci_pci_problems;
49 EXPORT_SYMBOL(pci_pci_problems);
50
51 unsigned int pci_pm_d3_delay;
52
53 static void pci_pme_list_scan(struct work_struct *work);
54
55 static LIST_HEAD(pci_pme_list);
56 static DEFINE_MUTEX(pci_pme_list_mutex);
57 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
58
59 struct pci_pme_device {
60         struct list_head list;
61         struct pci_dev *dev;
62 };
63
64 #define PME_TIMEOUT 1000 /* How long between PME checks */
65
66 static void pci_dev_d3_sleep(struct pci_dev *dev)
67 {
68         unsigned int delay = dev->d3_delay;
69
70         if (delay < pci_pm_d3_delay)
71                 delay = pci_pm_d3_delay;
72
73         if (delay)
74                 msleep(delay);
75 }
76
77 #ifdef CONFIG_PCI_DOMAINS
78 int pci_domains_supported = 1;
79 #endif
80
81 #define DEFAULT_CARDBUS_IO_SIZE         (256)
82 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
83 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
84 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
85 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
86
87 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
88 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
89 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
90 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
91 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
92
93 #define DEFAULT_HOTPLUG_BUS_SIZE        1
94 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
95
96 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
97
98 /*
99  * The default CLS is used if arch didn't set CLS explicitly and not
100  * all pci devices agree on the same value.  Arch can override either
101  * the dfl or actual value as it sees fit.  Don't forget this is
102  * measured in 32-bit words, not bytes.
103  */
104 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
105 u8 pci_cache_line_size;
106
107 /*
108  * If we set up a device for bus mastering, we need to check the latency
109  * timer as certain BIOSes forget to set it properly.
110  */
111 unsigned int pcibios_max_latency = 255;
112
113 /* If set, the PCIe ARI capability will not be used. */
114 static bool pcie_ari_disabled;
115
116 /* If set, the PCIe ATS capability will not be used. */
117 static bool pcie_ats_disabled;
118
119 /* If set, the PCI config space of each device is printed during boot. */
120 bool pci_early_dump;
121
122 bool pci_ats_disabled(void)
123 {
124         return pcie_ats_disabled;
125 }
126
127 /* Disable bridge_d3 for all PCIe ports */
128 static bool pci_bridge_d3_disable;
129 /* Force bridge_d3 for all PCIe ports */
130 static bool pci_bridge_d3_force;
131
132 static int __init pcie_port_pm_setup(char *str)
133 {
134         if (!strcmp(str, "off"))
135                 pci_bridge_d3_disable = true;
136         else if (!strcmp(str, "force"))
137                 pci_bridge_d3_force = true;
138         return 1;
139 }
140 __setup("pcie_port_pm=", pcie_port_pm_setup);
141
142 /* Time to wait after a reset for device to become responsive */
143 #define PCIE_RESET_READY_POLL_MS 60000
144
145 /**
146  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
147  * @bus: pointer to PCI bus structure to search
148  *
149  * Given a PCI bus, returns the highest PCI bus number present in the set
150  * including the given PCI bus and its list of child PCI buses.
151  */
152 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
153 {
154         struct pci_bus *tmp;
155         unsigned char max, n;
156
157         max = bus->busn_res.end;
158         list_for_each_entry(tmp, &bus->children, node) {
159                 n = pci_bus_max_busnr(tmp);
160                 if (n > max)
161                         max = n;
162         }
163         return max;
164 }
165 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
166
167 #ifdef CONFIG_HAS_IOMEM
168 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
169 {
170         struct resource *res = &pdev->resource[bar];
171
172         /*
173          * Make sure the BAR is actually a memory resource, not an IO resource
174          */
175         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
176                 pci_warn(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
177                 return NULL;
178         }
179         return ioremap_nocache(res->start, resource_size(res));
180 }
181 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
182
183 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
184 {
185         /*
186          * Make sure the BAR is actually a memory resource, not an IO resource
187          */
188         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
189                 WARN_ON(1);
190                 return NULL;
191         }
192         return ioremap_wc(pci_resource_start(pdev, bar),
193                           pci_resource_len(pdev, bar));
194 }
195 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
196 #endif
197
198 /**
199  * pci_dev_str_match_path - test if a path string matches a device
200  * @dev:    the PCI device to test
201  * @p:      string to match the device against
202  * @endptr: pointer to the string after the match
203  *
204  * Test if a string (typically from a kernel parameter) formatted as a
205  * path of device/function addresses matches a PCI device. The string must
206  * be of the form:
207  *
208  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
209  *
210  * A path for a device can be obtained using 'lspci -t'.  Using a path
211  * is more robust against bus renumbering than using only a single bus,
212  * device and function address.
213  *
214  * Returns 1 if the string matches the device, 0 if it does not and
215  * a negative error code if it fails to parse the string.
216  */
217 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
218                                   const char **endptr)
219 {
220         int ret;
221         int seg, bus, slot, func;
222         char *wpath, *p;
223         char end;
224
225         *endptr = strchrnul(path, ';');
226
227         wpath = kmemdup_nul(path, *endptr - path, GFP_KERNEL);
228         if (!wpath)
229                 return -ENOMEM;
230
231         while (1) {
232                 p = strrchr(wpath, '/');
233                 if (!p)
234                         break;
235                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
236                 if (ret != 2) {
237                         ret = -EINVAL;
238                         goto free_and_exit;
239                 }
240
241                 if (dev->devfn != PCI_DEVFN(slot, func)) {
242                         ret = 0;
243                         goto free_and_exit;
244                 }
245
246                 /*
247                  * Note: we don't need to get a reference to the upstream
248                  * bridge because we hold a reference to the top level
249                  * device which should hold a reference to the bridge,
250                  * and so on.
251                  */
252                 dev = pci_upstream_bridge(dev);
253                 if (!dev) {
254                         ret = 0;
255                         goto free_and_exit;
256                 }
257
258                 *p = 0;
259         }
260
261         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
262                      &func, &end);
263         if (ret != 4) {
264                 seg = 0;
265                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
266                 if (ret != 3) {
267                         ret = -EINVAL;
268                         goto free_and_exit;
269                 }
270         }
271
272         ret = (seg == pci_domain_nr(dev->bus) &&
273                bus == dev->bus->number &&
274                dev->devfn == PCI_DEVFN(slot, func));
275
276 free_and_exit:
277         kfree(wpath);
278         return ret;
279 }
280
281 /**
282  * pci_dev_str_match - test if a string matches a device
283  * @dev:    the PCI device to test
284  * @p:      string to match the device against
285  * @endptr: pointer to the string after the match
286  *
287  * Test if a string (typically from a kernel parameter) matches a specified
288  * PCI device. The string may be of one of the following formats:
289  *
290  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
291  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
292  *
293  * The first format specifies a PCI bus/device/function address which
294  * may change if new hardware is inserted, if motherboard firmware changes,
295  * or due to changes caused in kernel parameters. If the domain is
296  * left unspecified, it is taken to be 0.  In order to be robust against
297  * bus renumbering issues, a path of PCI device/function numbers may be used
298  * to address the specific device.  The path for a device can be determined
299  * through the use of 'lspci -t'.
300  *
301  * The second format matches devices using IDs in the configuration
302  * space which may match multiple devices in the system. A value of 0
303  * for any field will match all devices. (Note: this differs from
304  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
305  * legacy reasons and convenience so users don't have to specify
306  * FFFFFFFFs on the command line.)
307  *
308  * Returns 1 if the string matches the device, 0 if it does not and
309  * a negative error code if the string cannot be parsed.
310  */
311 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
312                              const char **endptr)
313 {
314         int ret;
315         int count;
316         unsigned short vendor, device, subsystem_vendor, subsystem_device;
317
318         if (strncmp(p, "pci:", 4) == 0) {
319                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
320                 p += 4;
321                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
322                              &subsystem_vendor, &subsystem_device, &count);
323                 if (ret != 4) {
324                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
325                         if (ret != 2)
326                                 return -EINVAL;
327
328                         subsystem_vendor = 0;
329                         subsystem_device = 0;
330                 }
331
332                 p += count;
333
334                 if ((!vendor || vendor == dev->vendor) &&
335                     (!device || device == dev->device) &&
336                     (!subsystem_vendor ||
337                             subsystem_vendor == dev->subsystem_vendor) &&
338                     (!subsystem_device ||
339                             subsystem_device == dev->subsystem_device))
340                         goto found;
341         } else {
342                 /*
343                  * PCI Bus, Device, Function IDs are specified
344                  *  (optionally, may include a path of devfns following it)
345                  */
346                 ret = pci_dev_str_match_path(dev, p, &p);
347                 if (ret < 0)
348                         return ret;
349                 else if (ret)
350                         goto found;
351         }
352
353         *endptr = p;
354         return 0;
355
356 found:
357         *endptr = p;
358         return 1;
359 }
360
361 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
362                                    u8 pos, int cap, int *ttl)
363 {
364         u8 id;
365         u16 ent;
366
367         pci_bus_read_config_byte(bus, devfn, pos, &pos);
368
369         while ((*ttl)--) {
370                 if (pos < 0x40)
371                         break;
372                 pos &= ~3;
373                 pci_bus_read_config_word(bus, devfn, pos, &ent);
374
375                 id = ent & 0xff;
376                 if (id == 0xff)
377                         break;
378                 if (id == cap)
379                         return pos;
380                 pos = (ent >> 8);
381         }
382         return 0;
383 }
384
385 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
386                                u8 pos, int cap)
387 {
388         int ttl = PCI_FIND_CAP_TTL;
389
390         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
391 }
392
393 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
394 {
395         return __pci_find_next_cap(dev->bus, dev->devfn,
396                                    pos + PCI_CAP_LIST_NEXT, cap);
397 }
398 EXPORT_SYMBOL_GPL(pci_find_next_capability);
399
400 static int __pci_bus_find_cap_start(struct pci_bus *bus,
401                                     unsigned int devfn, u8 hdr_type)
402 {
403         u16 status;
404
405         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
406         if (!(status & PCI_STATUS_CAP_LIST))
407                 return 0;
408
409         switch (hdr_type) {
410         case PCI_HEADER_TYPE_NORMAL:
411         case PCI_HEADER_TYPE_BRIDGE:
412                 return PCI_CAPABILITY_LIST;
413         case PCI_HEADER_TYPE_CARDBUS:
414                 return PCI_CB_CAPABILITY_LIST;
415         }
416
417         return 0;
418 }
419
420 /**
421  * pci_find_capability - query for devices' capabilities
422  * @dev: PCI device to query
423  * @cap: capability code
424  *
425  * Tell if a device supports a given PCI capability.
426  * Returns the address of the requested capability structure within the
427  * device's PCI configuration space or 0 in case the device does not
428  * support it.  Possible values for @cap:
429  *
430  *  %PCI_CAP_ID_PM           Power Management
431  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
432  *  %PCI_CAP_ID_VPD          Vital Product Data
433  *  %PCI_CAP_ID_SLOTID       Slot Identification
434  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
435  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
436  *  %PCI_CAP_ID_PCIX         PCI-X
437  *  %PCI_CAP_ID_EXP          PCI Express
438  */
439 int pci_find_capability(struct pci_dev *dev, int cap)
440 {
441         int pos;
442
443         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
444         if (pos)
445                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
446
447         return pos;
448 }
449 EXPORT_SYMBOL(pci_find_capability);
450
451 /**
452  * pci_bus_find_capability - query for devices' capabilities
453  * @bus:   the PCI bus to query
454  * @devfn: PCI device to query
455  * @cap:   capability code
456  *
457  * Like pci_find_capability() but works for pci devices that do not have a
458  * pci_dev structure set up yet.
459  *
460  * Returns the address of the requested capability structure within the
461  * device's PCI configuration space or 0 in case the device does not
462  * support it.
463  */
464 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
465 {
466         int pos;
467         u8 hdr_type;
468
469         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
470
471         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
472         if (pos)
473                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
474
475         return pos;
476 }
477 EXPORT_SYMBOL(pci_bus_find_capability);
478
479 /**
480  * pci_find_next_ext_capability - Find an extended capability
481  * @dev: PCI device to query
482  * @start: address at which to start looking (0 to start at beginning of list)
483  * @cap: capability code
484  *
485  * Returns the address of the next matching extended capability structure
486  * within the device's PCI configuration space or 0 if the device does
487  * not support it.  Some capabilities can occur several times, e.g., the
488  * vendor-specific capability, and this provides a way to find them all.
489  */
490 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
491 {
492         u32 header;
493         int ttl;
494         int pos = PCI_CFG_SPACE_SIZE;
495
496         /* minimum 8 bytes per capability */
497         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
498
499         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
500                 return 0;
501
502         if (start)
503                 pos = start;
504
505         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
506                 return 0;
507
508         /*
509          * If we have no capabilities, this is indicated by cap ID,
510          * cap version and next pointer all being 0.
511          */
512         if (header == 0)
513                 return 0;
514
515         while (ttl-- > 0) {
516                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
517                         return pos;
518
519                 pos = PCI_EXT_CAP_NEXT(header);
520                 if (pos < PCI_CFG_SPACE_SIZE)
521                         break;
522
523                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
524                         break;
525         }
526
527         return 0;
528 }
529 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
530
531 /**
532  * pci_find_ext_capability - Find an extended capability
533  * @dev: PCI device to query
534  * @cap: capability code
535  *
536  * Returns the address of the requested extended capability structure
537  * within the device's PCI configuration space or 0 if the device does
538  * not support it.  Possible values for @cap:
539  *
540  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
541  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
542  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
543  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
544  */
545 int pci_find_ext_capability(struct pci_dev *dev, int cap)
546 {
547         return pci_find_next_ext_capability(dev, 0, cap);
548 }
549 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
550
551 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
552 {
553         int rc, ttl = PCI_FIND_CAP_TTL;
554         u8 cap, mask;
555
556         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
557                 mask = HT_3BIT_CAP_MASK;
558         else
559                 mask = HT_5BIT_CAP_MASK;
560
561         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
562                                       PCI_CAP_ID_HT, &ttl);
563         while (pos) {
564                 rc = pci_read_config_byte(dev, pos + 3, &cap);
565                 if (rc != PCIBIOS_SUCCESSFUL)
566                         return 0;
567
568                 if ((cap & mask) == ht_cap)
569                         return pos;
570
571                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
572                                               pos + PCI_CAP_LIST_NEXT,
573                                               PCI_CAP_ID_HT, &ttl);
574         }
575
576         return 0;
577 }
578 /**
579  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
580  * @dev: PCI device to query
581  * @pos: Position from which to continue searching
582  * @ht_cap: Hypertransport capability code
583  *
584  * To be used in conjunction with pci_find_ht_capability() to search for
585  * all capabilities matching @ht_cap. @pos should always be a value returned
586  * from pci_find_ht_capability().
587  *
588  * NB. To be 100% safe against broken PCI devices, the caller should take
589  * steps to avoid an infinite loop.
590  */
591 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
592 {
593         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
594 }
595 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
596
597 /**
598  * pci_find_ht_capability - query a device's Hypertransport capabilities
599  * @dev: PCI device to query
600  * @ht_cap: Hypertransport capability code
601  *
602  * Tell if a device supports a given Hypertransport capability.
603  * Returns an address within the device's PCI configuration space
604  * or 0 in case the device does not support the request capability.
605  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
606  * which has a Hypertransport capability matching @ht_cap.
607  */
608 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
609 {
610         int pos;
611
612         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
613         if (pos)
614                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
615
616         return pos;
617 }
618 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
619
620 /**
621  * pci_find_parent_resource - return resource region of parent bus of given region
622  * @dev: PCI device structure contains resources to be searched
623  * @res: child resource record for which parent is sought
624  *
625  *  For given resource region of given device, return the resource
626  *  region of parent bus the given region is contained in.
627  */
628 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
629                                           struct resource *res)
630 {
631         const struct pci_bus *bus = dev->bus;
632         struct resource *r;
633         int i;
634
635         pci_bus_for_each_resource(bus, r, i) {
636                 if (!r)
637                         continue;
638                 if (resource_contains(r, res)) {
639
640                         /*
641                          * If the window is prefetchable but the BAR is
642                          * not, the allocator made a mistake.
643                          */
644                         if (r->flags & IORESOURCE_PREFETCH &&
645                             !(res->flags & IORESOURCE_PREFETCH))
646                                 return NULL;
647
648                         /*
649                          * If we're below a transparent bridge, there may
650                          * be both a positively-decoded aperture and a
651                          * subtractively-decoded region that contain the BAR.
652                          * We want the positively-decoded one, so this depends
653                          * on pci_bus_for_each_resource() giving us those
654                          * first.
655                          */
656                         return r;
657                 }
658         }
659         return NULL;
660 }
661 EXPORT_SYMBOL(pci_find_parent_resource);
662
663 /**
664  * pci_find_resource - Return matching PCI device resource
665  * @dev: PCI device to query
666  * @res: Resource to look for
667  *
668  * Goes over standard PCI resources (BARs) and checks if the given resource
669  * is partially or fully contained in any of them. In that case the
670  * matching resource is returned, %NULL otherwise.
671  */
672 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
673 {
674         int i;
675
676         for (i = 0; i < PCI_ROM_RESOURCE; i++) {
677                 struct resource *r = &dev->resource[i];
678
679                 if (r->start && resource_contains(r, res))
680                         return r;
681         }
682
683         return NULL;
684 }
685 EXPORT_SYMBOL(pci_find_resource);
686
687 /**
688  * pci_find_pcie_root_port - return PCIe Root Port
689  * @dev: PCI device to query
690  *
691  * Traverse up the parent chain and return the PCIe Root Port PCI Device
692  * for a given PCI Device.
693  */
694 struct pci_dev *pci_find_pcie_root_port(struct pci_dev *dev)
695 {
696         struct pci_dev *bridge, *highest_pcie_bridge = dev;
697
698         bridge = pci_upstream_bridge(dev);
699         while (bridge && pci_is_pcie(bridge)) {
700                 highest_pcie_bridge = bridge;
701                 bridge = pci_upstream_bridge(bridge);
702         }
703
704         if (pci_pcie_type(highest_pcie_bridge) != PCI_EXP_TYPE_ROOT_PORT)
705                 return NULL;
706
707         return highest_pcie_bridge;
708 }
709 EXPORT_SYMBOL(pci_find_pcie_root_port);
710
711 /**
712  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
713  * @dev: the PCI device to operate on
714  * @pos: config space offset of status word
715  * @mask: mask of bit(s) to care about in status word
716  *
717  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
718  */
719 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
720 {
721         int i;
722
723         /* Wait for Transaction Pending bit clean */
724         for (i = 0; i < 4; i++) {
725                 u16 status;
726                 if (i)
727                         msleep((1 << (i - 1)) * 100);
728
729                 pci_read_config_word(dev, pos, &status);
730                 if (!(status & mask))
731                         return 1;
732         }
733
734         return 0;
735 }
736
737 /**
738  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
739  * @dev: PCI device to have its BARs restored
740  *
741  * Restore the BAR values for a given device, so as to make it
742  * accessible by its driver.
743  */
744 static void pci_restore_bars(struct pci_dev *dev)
745 {
746         int i;
747
748         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
749                 pci_update_resource(dev, i);
750 }
751
752 static const struct pci_platform_pm_ops *pci_platform_pm;
753
754 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
755 {
756         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
757             !ops->choose_state  || !ops->set_wakeup || !ops->need_resume)
758                 return -EINVAL;
759         pci_platform_pm = ops;
760         return 0;
761 }
762
763 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
764 {
765         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
766 }
767
768 static inline int platform_pci_set_power_state(struct pci_dev *dev,
769                                                pci_power_t t)
770 {
771         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
772 }
773
774 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
775 {
776         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
777 }
778
779 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
780 {
781         return pci_platform_pm ?
782                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
783 }
784
785 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
786 {
787         return pci_platform_pm ?
788                         pci_platform_pm->set_wakeup(dev, enable) : -ENODEV;
789 }
790
791 static inline bool platform_pci_need_resume(struct pci_dev *dev)
792 {
793         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
794 }
795
796 /**
797  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
798  *                           given PCI device
799  * @dev: PCI device to handle.
800  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
801  *
802  * RETURN VALUE:
803  * -EINVAL if the requested state is invalid.
804  * -EIO if device does not support PCI PM or its PM capabilities register has a
805  * wrong version, or device doesn't support the requested state.
806  * 0 if device already is in the requested state.
807  * 0 if device's power state has been successfully changed.
808  */
809 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
810 {
811         u16 pmcsr;
812         bool need_restore = false;
813
814         /* Check if we're already there */
815         if (dev->current_state == state)
816                 return 0;
817
818         if (!dev->pm_cap)
819                 return -EIO;
820
821         if (state < PCI_D0 || state > PCI_D3hot)
822                 return -EINVAL;
823
824         /* Validate current state:
825          * Can enter D0 from any state, but if we can only go deeper
826          * to sleep if we're already in a low power state
827          */
828         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
829             && dev->current_state > state) {
830                 pci_err(dev, "invalid power transition (from state %d to %d)\n",
831                         dev->current_state, state);
832                 return -EINVAL;
833         }
834
835         /* check if this device supports the desired state */
836         if ((state == PCI_D1 && !dev->d1_support)
837            || (state == PCI_D2 && !dev->d2_support))
838                 return -EIO;
839
840         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
841
842         /* If we're (effectively) in D3, force entire word to 0.
843          * This doesn't affect PME_Status, disables PME_En, and
844          * sets PowerState to 0.
845          */
846         switch (dev->current_state) {
847         case PCI_D0:
848         case PCI_D1:
849         case PCI_D2:
850                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
851                 pmcsr |= state;
852                 break;
853         case PCI_D3hot:
854         case PCI_D3cold:
855         case PCI_UNKNOWN: /* Boot-up */
856                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
857                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
858                         need_restore = true;
859                 /* Fall-through: force to D0 */
860         default:
861                 pmcsr = 0;
862                 break;
863         }
864
865         /* enter specified state */
866         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
867
868         /* Mandatory power management transition delays */
869         /* see PCI PM 1.1 5.6.1 table 18 */
870         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
871                 pci_dev_d3_sleep(dev);
872         else if (state == PCI_D2 || dev->current_state == PCI_D2)
873                 udelay(PCI_PM_D2_DELAY);
874
875         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
876         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
877         if (dev->current_state != state && printk_ratelimit())
878                 pci_info(dev, "Refused to change power state, currently in D%d\n",
879                          dev->current_state);
880
881         /*
882          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
883          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
884          * from D3hot to D0 _may_ perform an internal reset, thereby
885          * going to "D0 Uninitialized" rather than "D0 Initialized".
886          * For example, at least some versions of the 3c905B and the
887          * 3c556B exhibit this behaviour.
888          *
889          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
890          * devices in a D3hot state at boot.  Consequently, we need to
891          * restore at least the BARs so that the device will be
892          * accessible to its driver.
893          */
894         if (need_restore)
895                 pci_restore_bars(dev);
896
897         if (dev->bus->self)
898                 pcie_aspm_pm_state_change(dev->bus->self);
899
900         return 0;
901 }
902
903 /**
904  * pci_update_current_state - Read power state of given device and cache it
905  * @dev: PCI device to handle.
906  * @state: State to cache in case the device doesn't have the PM capability
907  *
908  * The power state is read from the PMCSR register, which however is
909  * inaccessible in D3cold.  The platform firmware is therefore queried first
910  * to detect accessibility of the register.  In case the platform firmware
911  * reports an incorrect state or the device isn't power manageable by the
912  * platform at all, we try to detect D3cold by testing accessibility of the
913  * vendor ID in config space.
914  */
915 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
916 {
917         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
918             !pci_device_is_present(dev)) {
919                 dev->current_state = PCI_D3cold;
920         } else if (dev->pm_cap) {
921                 u16 pmcsr;
922
923                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
924                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
925         } else {
926                 dev->current_state = state;
927         }
928 }
929
930 /**
931  * pci_power_up - Put the given device into D0 forcibly
932  * @dev: PCI device to power up
933  */
934 void pci_power_up(struct pci_dev *dev)
935 {
936         if (platform_pci_power_manageable(dev))
937                 platform_pci_set_power_state(dev, PCI_D0);
938
939         pci_raw_set_power_state(dev, PCI_D0);
940         pci_update_current_state(dev, PCI_D0);
941 }
942
943 /**
944  * pci_platform_power_transition - Use platform to change device power state
945  * @dev: PCI device to handle.
946  * @state: State to put the device into.
947  */
948 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
949 {
950         int error;
951
952         if (platform_pci_power_manageable(dev)) {
953                 error = platform_pci_set_power_state(dev, state);
954                 if (!error)
955                         pci_update_current_state(dev, state);
956         } else
957                 error = -ENODEV;
958
959         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
960                 dev->current_state = PCI_D0;
961
962         return error;
963 }
964
965 /**
966  * pci_wakeup - Wake up a PCI device
967  * @pci_dev: Device to handle.
968  * @ign: ignored parameter
969  */
970 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
971 {
972         pci_wakeup_event(pci_dev);
973         pm_request_resume(&pci_dev->dev);
974         return 0;
975 }
976
977 /**
978  * pci_wakeup_bus - Walk given bus and wake up devices on it
979  * @bus: Top bus of the subtree to walk.
980  */
981 void pci_wakeup_bus(struct pci_bus *bus)
982 {
983         if (bus)
984                 pci_walk_bus(bus, pci_wakeup, NULL);
985 }
986
987 /**
988  * __pci_start_power_transition - Start power transition of a PCI device
989  * @dev: PCI device to handle.
990  * @state: State to put the device into.
991  */
992 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
993 {
994         if (state == PCI_D0) {
995                 pci_platform_power_transition(dev, PCI_D0);
996                 /*
997                  * Mandatory power management transition delays, see
998                  * PCI Express Base Specification Revision 2.0 Section
999                  * 6.6.1: Conventional Reset.  Do not delay for
1000                  * devices powered on/off by corresponding bridge,
1001                  * because have already delayed for the bridge.
1002                  */
1003                 if (dev->runtime_d3cold) {
1004                         if (dev->d3cold_delay)
1005                                 msleep(dev->d3cold_delay);
1006                         /*
1007                          * When powering on a bridge from D3cold, the
1008                          * whole hierarchy may be powered on into
1009                          * D0uninitialized state, resume them to give
1010                          * them a chance to suspend again
1011                          */
1012                         pci_wakeup_bus(dev->subordinate);
1013                 }
1014         }
1015 }
1016
1017 /**
1018  * __pci_dev_set_current_state - Set current state of a PCI device
1019  * @dev: Device to handle
1020  * @data: pointer to state to be set
1021  */
1022 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1023 {
1024         pci_power_t state = *(pci_power_t *)data;
1025
1026         dev->current_state = state;
1027         return 0;
1028 }
1029
1030 /**
1031  * pci_bus_set_current_state - Walk given bus and set current state of devices
1032  * @bus: Top bus of the subtree to walk.
1033  * @state: state to be set
1034  */
1035 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1036 {
1037         if (bus)
1038                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1039 }
1040
1041 /**
1042  * __pci_complete_power_transition - Complete power transition of a PCI device
1043  * @dev: PCI device to handle.
1044  * @state: State to put the device into.
1045  *
1046  * This function should not be called directly by device drivers.
1047  */
1048 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
1049 {
1050         int ret;
1051
1052         if (state <= PCI_D0)
1053                 return -EINVAL;
1054         ret = pci_platform_power_transition(dev, state);
1055         /* Power off the bridge may power off the whole hierarchy */
1056         if (!ret && state == PCI_D3cold)
1057                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1058         return ret;
1059 }
1060 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
1061
1062 /**
1063  * pci_set_power_state - Set the power state of a PCI device
1064  * @dev: PCI device to handle.
1065  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1066  *
1067  * Transition a device to a new power state, using the platform firmware and/or
1068  * the device's PCI PM registers.
1069  *
1070  * RETURN VALUE:
1071  * -EINVAL if the requested state is invalid.
1072  * -EIO if device does not support PCI PM or its PM capabilities register has a
1073  * wrong version, or device doesn't support the requested state.
1074  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1075  * 0 if device already is in the requested state.
1076  * 0 if the transition is to D3 but D3 is not supported.
1077  * 0 if device's power state has been successfully changed.
1078  */
1079 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1080 {
1081         int error;
1082
1083         /* bound the state we're entering */
1084         if (state > PCI_D3cold)
1085                 state = PCI_D3cold;
1086         else if (state < PCI_D0)
1087                 state = PCI_D0;
1088         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1089                 /*
1090                  * If the device or the parent bridge do not support PCI PM,
1091                  * ignore the request if we're doing anything other than putting
1092                  * it into D0 (which would only happen on boot).
1093                  */
1094                 return 0;
1095
1096         /* Check if we're already there */
1097         if (dev->current_state == state)
1098                 return 0;
1099
1100         __pci_start_power_transition(dev, state);
1101
1102         /* This device is quirked not to be put into D3, so
1103            don't put it in D3 */
1104         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1105                 return 0;
1106
1107         /*
1108          * To put device in D3cold, we put device into D3hot in native
1109          * way, then put device into D3cold with platform ops
1110          */
1111         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1112                                         PCI_D3hot : state);
1113
1114         if (!__pci_complete_power_transition(dev, state))
1115                 error = 0;
1116
1117         return error;
1118 }
1119 EXPORT_SYMBOL(pci_set_power_state);
1120
1121 /**
1122  * pci_choose_state - Choose the power state of a PCI device
1123  * @dev: PCI device to be suspended
1124  * @state: target sleep state for the whole system. This is the value
1125  *      that is passed to suspend() function.
1126  *
1127  * Returns PCI power state suitable for given device and given system
1128  * message.
1129  */
1130
1131 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
1132 {
1133         pci_power_t ret;
1134
1135         if (!dev->pm_cap)
1136                 return PCI_D0;
1137
1138         ret = platform_pci_choose_state(dev);
1139         if (ret != PCI_POWER_ERROR)
1140                 return ret;
1141
1142         switch (state.event) {
1143         case PM_EVENT_ON:
1144                 return PCI_D0;
1145         case PM_EVENT_FREEZE:
1146         case PM_EVENT_PRETHAW:
1147                 /* REVISIT both freeze and pre-thaw "should" use D0 */
1148         case PM_EVENT_SUSPEND:
1149         case PM_EVENT_HIBERNATE:
1150                 return PCI_D3hot;
1151         default:
1152                 pci_info(dev, "unrecognized suspend event %d\n",
1153                          state.event);
1154                 BUG();
1155         }
1156         return PCI_D0;
1157 }
1158 EXPORT_SYMBOL(pci_choose_state);
1159
1160 #define PCI_EXP_SAVE_REGS       7
1161
1162 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1163                                                        u16 cap, bool extended)
1164 {
1165         struct pci_cap_saved_state *tmp;
1166
1167         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1168                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1169                         return tmp;
1170         }
1171         return NULL;
1172 }
1173
1174 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1175 {
1176         return _pci_find_saved_cap(dev, cap, false);
1177 }
1178
1179 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1180 {
1181         return _pci_find_saved_cap(dev, cap, true);
1182 }
1183
1184 static int pci_save_pcie_state(struct pci_dev *dev)
1185 {
1186         int i = 0;
1187         struct pci_cap_saved_state *save_state;
1188         u16 *cap;
1189
1190         if (!pci_is_pcie(dev))
1191                 return 0;
1192
1193         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1194         if (!save_state) {
1195                 pci_err(dev, "buffer not found in %s\n", __func__);
1196                 return -ENOMEM;
1197         }
1198
1199         cap = (u16 *)&save_state->cap.data[0];
1200         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1201         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1202         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1203         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1204         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1205         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1206         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1207
1208         return 0;
1209 }
1210
1211 static void pci_restore_pcie_state(struct pci_dev *dev)
1212 {
1213         int i = 0;
1214         struct pci_cap_saved_state *save_state;
1215         u16 *cap;
1216
1217         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1218         if (!save_state)
1219                 return;
1220
1221         cap = (u16 *)&save_state->cap.data[0];
1222         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1223         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1224         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1225         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1226         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1227         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1228         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1229 }
1230
1231
1232 static int pci_save_pcix_state(struct pci_dev *dev)
1233 {
1234         int pos;
1235         struct pci_cap_saved_state *save_state;
1236
1237         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1238         if (!pos)
1239                 return 0;
1240
1241         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1242         if (!save_state) {
1243                 pci_err(dev, "buffer not found in %s\n", __func__);
1244                 return -ENOMEM;
1245         }
1246
1247         pci_read_config_word(dev, pos + PCI_X_CMD,
1248                              (u16 *)save_state->cap.data);
1249
1250         return 0;
1251 }
1252
1253 static void pci_restore_pcix_state(struct pci_dev *dev)
1254 {
1255         int i = 0, pos;
1256         struct pci_cap_saved_state *save_state;
1257         u16 *cap;
1258
1259         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1260         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1261         if (!save_state || !pos)
1262                 return;
1263         cap = (u16 *)&save_state->cap.data[0];
1264
1265         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1266 }
1267
1268
1269 /**
1270  * pci_save_state - save the PCI configuration space of a device before suspending
1271  * @dev: - PCI device that we're dealing with
1272  */
1273 int pci_save_state(struct pci_dev *dev)
1274 {
1275         int i;
1276         /* XXX: 100% dword access ok here? */
1277         for (i = 0; i < 16; i++)
1278                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1279         dev->state_saved = true;
1280
1281         i = pci_save_pcie_state(dev);
1282         if (i != 0)
1283                 return i;
1284
1285         i = pci_save_pcix_state(dev);
1286         if (i != 0)
1287                 return i;
1288
1289         pci_save_dpc_state(dev);
1290         return pci_save_vc_state(dev);
1291 }
1292 EXPORT_SYMBOL(pci_save_state);
1293
1294 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1295                                      u32 saved_val, int retry)
1296 {
1297         u32 val;
1298
1299         pci_read_config_dword(pdev, offset, &val);
1300         if (val == saved_val)
1301                 return;
1302
1303         for (;;) {
1304                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1305                         offset, val, saved_val);
1306                 pci_write_config_dword(pdev, offset, saved_val);
1307                 if (retry-- <= 0)
1308                         return;
1309
1310                 pci_read_config_dword(pdev, offset, &val);
1311                 if (val == saved_val)
1312                         return;
1313
1314                 mdelay(1);
1315         }
1316 }
1317
1318 static void pci_restore_config_space_range(struct pci_dev *pdev,
1319                                            int start, int end, int retry)
1320 {
1321         int index;
1322
1323         for (index = end; index >= start; index--)
1324                 pci_restore_config_dword(pdev, 4 * index,
1325                                          pdev->saved_config_space[index],
1326                                          retry);
1327 }
1328
1329 static void pci_restore_config_space(struct pci_dev *pdev)
1330 {
1331         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1332                 pci_restore_config_space_range(pdev, 10, 15, 0);
1333                 /* Restore BARs before the command register. */
1334                 pci_restore_config_space_range(pdev, 4, 9, 10);
1335                 pci_restore_config_space_range(pdev, 0, 3, 0);
1336         } else {
1337                 pci_restore_config_space_range(pdev, 0, 15, 0);
1338         }
1339 }
1340
1341 static void pci_restore_rebar_state(struct pci_dev *pdev)
1342 {
1343         unsigned int pos, nbars, i;
1344         u32 ctrl;
1345
1346         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1347         if (!pos)
1348                 return;
1349
1350         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1351         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1352                     PCI_REBAR_CTRL_NBAR_SHIFT;
1353
1354         for (i = 0; i < nbars; i++, pos += 8) {
1355                 struct resource *res;
1356                 int bar_idx, size;
1357
1358                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1359                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1360                 res = pdev->resource + bar_idx;
1361                 size = order_base_2((resource_size(res) >> 20) | 1) - 1;
1362                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1363                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1364                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1365         }
1366 }
1367
1368 /**
1369  * pci_restore_state - Restore the saved state of a PCI device
1370  * @dev: - PCI device that we're dealing with
1371  */
1372 void pci_restore_state(struct pci_dev *dev)
1373 {
1374         if (!dev->state_saved)
1375                 return;
1376
1377         /* PCI Express register must be restored first */
1378         pci_restore_pcie_state(dev);
1379         pci_restore_pasid_state(dev);
1380         pci_restore_pri_state(dev);
1381         pci_restore_ats_state(dev);
1382         pci_restore_vc_state(dev);
1383         pci_restore_rebar_state(dev);
1384         pci_restore_dpc_state(dev);
1385
1386         pci_cleanup_aer_error_status_regs(dev);
1387
1388         pci_restore_config_space(dev);
1389
1390         pci_restore_pcix_state(dev);
1391         pci_restore_msi_state(dev);
1392
1393         /* Restore ACS and IOV configuration state */
1394         pci_enable_acs(dev);
1395         pci_restore_iov_state(dev);
1396
1397         dev->state_saved = false;
1398 }
1399 EXPORT_SYMBOL(pci_restore_state);
1400
1401 struct pci_saved_state {
1402         u32 config_space[16];
1403         struct pci_cap_saved_data cap[0];
1404 };
1405
1406 /**
1407  * pci_store_saved_state - Allocate and return an opaque struct containing
1408  *                         the device saved state.
1409  * @dev: PCI device that we're dealing with
1410  *
1411  * Return NULL if no state or error.
1412  */
1413 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1414 {
1415         struct pci_saved_state *state;
1416         struct pci_cap_saved_state *tmp;
1417         struct pci_cap_saved_data *cap;
1418         size_t size;
1419
1420         if (!dev->state_saved)
1421                 return NULL;
1422
1423         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1424
1425         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1426                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1427
1428         state = kzalloc(size, GFP_KERNEL);
1429         if (!state)
1430                 return NULL;
1431
1432         memcpy(state->config_space, dev->saved_config_space,
1433                sizeof(state->config_space));
1434
1435         cap = state->cap;
1436         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1437                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1438                 memcpy(cap, &tmp->cap, len);
1439                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1440         }
1441         /* Empty cap_save terminates list */
1442
1443         return state;
1444 }
1445 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1446
1447 /**
1448  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1449  * @dev: PCI device that we're dealing with
1450  * @state: Saved state returned from pci_store_saved_state()
1451  */
1452 int pci_load_saved_state(struct pci_dev *dev,
1453                          struct pci_saved_state *state)
1454 {
1455         struct pci_cap_saved_data *cap;
1456
1457         dev->state_saved = false;
1458
1459         if (!state)
1460                 return 0;
1461
1462         memcpy(dev->saved_config_space, state->config_space,
1463                sizeof(state->config_space));
1464
1465         cap = state->cap;
1466         while (cap->size) {
1467                 struct pci_cap_saved_state *tmp;
1468
1469                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1470                 if (!tmp || tmp->cap.size != cap->size)
1471                         return -EINVAL;
1472
1473                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1474                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1475                        sizeof(struct pci_cap_saved_data) + cap->size);
1476         }
1477
1478         dev->state_saved = true;
1479         return 0;
1480 }
1481 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1482
1483 /**
1484  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1485  *                                 and free the memory allocated for it.
1486  * @dev: PCI device that we're dealing with
1487  * @state: Pointer to saved state returned from pci_store_saved_state()
1488  */
1489 int pci_load_and_free_saved_state(struct pci_dev *dev,
1490                                   struct pci_saved_state **state)
1491 {
1492         int ret = pci_load_saved_state(dev, *state);
1493         kfree(*state);
1494         *state = NULL;
1495         return ret;
1496 }
1497 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1498
1499 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1500 {
1501         return pci_enable_resources(dev, bars);
1502 }
1503
1504 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1505 {
1506         int err;
1507         struct pci_dev *bridge;
1508         u16 cmd;
1509         u8 pin;
1510
1511         err = pci_set_power_state(dev, PCI_D0);
1512         if (err < 0 && err != -EIO)
1513                 return err;
1514
1515         bridge = pci_upstream_bridge(dev);
1516         if (bridge)
1517                 pcie_aspm_powersave_config_link(bridge);
1518
1519         err = pcibios_enable_device(dev, bars);
1520         if (err < 0)
1521                 return err;
1522         pci_fixup_device(pci_fixup_enable, dev);
1523
1524         if (dev->msi_enabled || dev->msix_enabled)
1525                 return 0;
1526
1527         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1528         if (pin) {
1529                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1530                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1531                         pci_write_config_word(dev, PCI_COMMAND,
1532                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1533         }
1534
1535         return 0;
1536 }
1537
1538 /**
1539  * pci_reenable_device - Resume abandoned device
1540  * @dev: PCI device to be resumed
1541  *
1542  *  Note this function is a backend of pci_default_resume and is not supposed
1543  *  to be called by normal code, write proper resume handler and use it instead.
1544  */
1545 int pci_reenable_device(struct pci_dev *dev)
1546 {
1547         if (pci_is_enabled(dev))
1548                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1549         return 0;
1550 }
1551 EXPORT_SYMBOL(pci_reenable_device);
1552
1553 static void pci_enable_bridge(struct pci_dev *dev)
1554 {
1555         struct pci_dev *bridge;
1556         int retval;
1557
1558         bridge = pci_upstream_bridge(dev);
1559         if (bridge)
1560                 pci_enable_bridge(bridge);
1561
1562         if (pci_is_enabled(dev)) {
1563                 if (!dev->is_busmaster)
1564                         pci_set_master(dev);
1565                 return;
1566         }
1567
1568         retval = pci_enable_device(dev);
1569         if (retval)
1570                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1571                         retval);
1572         pci_set_master(dev);
1573 }
1574
1575 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1576 {
1577         struct pci_dev *bridge;
1578         int err;
1579         int i, bars = 0;
1580
1581         /*
1582          * Power state could be unknown at this point, either due to a fresh
1583          * boot or a device removal call.  So get the current power state
1584          * so that things like MSI message writing will behave as expected
1585          * (e.g. if the device really is in D0 at enable time).
1586          */
1587         if (dev->pm_cap) {
1588                 u16 pmcsr;
1589                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1590                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1591         }
1592
1593         if (atomic_inc_return(&dev->enable_cnt) > 1)
1594                 return 0;               /* already enabled */
1595
1596         bridge = pci_upstream_bridge(dev);
1597         if (bridge)
1598                 pci_enable_bridge(bridge);
1599
1600         /* only skip sriov related */
1601         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1602                 if (dev->resource[i].flags & flags)
1603                         bars |= (1 << i);
1604         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1605                 if (dev->resource[i].flags & flags)
1606                         bars |= (1 << i);
1607
1608         err = do_pci_enable_device(dev, bars);
1609         if (err < 0)
1610                 atomic_dec(&dev->enable_cnt);
1611         return err;
1612 }
1613
1614 /**
1615  * pci_enable_device_io - Initialize a device for use with IO space
1616  * @dev: PCI device to be initialized
1617  *
1618  *  Initialize device before it's used by a driver. Ask low-level code
1619  *  to enable I/O resources. Wake up the device if it was suspended.
1620  *  Beware, this function can fail.
1621  */
1622 int pci_enable_device_io(struct pci_dev *dev)
1623 {
1624         return pci_enable_device_flags(dev, IORESOURCE_IO);
1625 }
1626 EXPORT_SYMBOL(pci_enable_device_io);
1627
1628 /**
1629  * pci_enable_device_mem - Initialize a device for use with Memory space
1630  * @dev: PCI device to be initialized
1631  *
1632  *  Initialize device before it's used by a driver. Ask low-level code
1633  *  to enable Memory resources. Wake up the device if it was suspended.
1634  *  Beware, this function can fail.
1635  */
1636 int pci_enable_device_mem(struct pci_dev *dev)
1637 {
1638         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1639 }
1640 EXPORT_SYMBOL(pci_enable_device_mem);
1641
1642 /**
1643  * pci_enable_device - Initialize device before it's used by a driver.
1644  * @dev: PCI device to be initialized
1645  *
1646  *  Initialize device before it's used by a driver. Ask low-level code
1647  *  to enable I/O and memory. Wake up the device if it was suspended.
1648  *  Beware, this function can fail.
1649  *
1650  *  Note we don't actually enable the device many times if we call
1651  *  this function repeatedly (we just increment the count).
1652  */
1653 int pci_enable_device(struct pci_dev *dev)
1654 {
1655         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1656 }
1657 EXPORT_SYMBOL(pci_enable_device);
1658
1659 /*
1660  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1661  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1662  * there's no need to track it separately.  pci_devres is initialized
1663  * when a device is enabled using managed PCI device enable interface.
1664  */
1665 struct pci_devres {
1666         unsigned int enabled:1;
1667         unsigned int pinned:1;
1668         unsigned int orig_intx:1;
1669         unsigned int restore_intx:1;
1670         unsigned int mwi:1;
1671         u32 region_mask;
1672 };
1673
1674 static void pcim_release(struct device *gendev, void *res)
1675 {
1676         struct pci_dev *dev = to_pci_dev(gendev);
1677         struct pci_devres *this = res;
1678         int i;
1679
1680         if (dev->msi_enabled)
1681                 pci_disable_msi(dev);
1682         if (dev->msix_enabled)
1683                 pci_disable_msix(dev);
1684
1685         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1686                 if (this->region_mask & (1 << i))
1687                         pci_release_region(dev, i);
1688
1689         if (this->mwi)
1690                 pci_clear_mwi(dev);
1691
1692         if (this->restore_intx)
1693                 pci_intx(dev, this->orig_intx);
1694
1695         if (this->enabled && !this->pinned)
1696                 pci_disable_device(dev);
1697 }
1698
1699 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
1700 {
1701         struct pci_devres *dr, *new_dr;
1702
1703         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1704         if (dr)
1705                 return dr;
1706
1707         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1708         if (!new_dr)
1709                 return NULL;
1710         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1711 }
1712
1713 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
1714 {
1715         if (pci_is_managed(pdev))
1716                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1717         return NULL;
1718 }
1719
1720 /**
1721  * pcim_enable_device - Managed pci_enable_device()
1722  * @pdev: PCI device to be initialized
1723  *
1724  * Managed pci_enable_device().
1725  */
1726 int pcim_enable_device(struct pci_dev *pdev)
1727 {
1728         struct pci_devres *dr;
1729         int rc;
1730
1731         dr = get_pci_dr(pdev);
1732         if (unlikely(!dr))
1733                 return -ENOMEM;
1734         if (dr->enabled)
1735                 return 0;
1736
1737         rc = pci_enable_device(pdev);
1738         if (!rc) {
1739                 pdev->is_managed = 1;
1740                 dr->enabled = 1;
1741         }
1742         return rc;
1743 }
1744 EXPORT_SYMBOL(pcim_enable_device);
1745
1746 /**
1747  * pcim_pin_device - Pin managed PCI device
1748  * @pdev: PCI device to pin
1749  *
1750  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1751  * driver detach.  @pdev must have been enabled with
1752  * pcim_enable_device().
1753  */
1754 void pcim_pin_device(struct pci_dev *pdev)
1755 {
1756         struct pci_devres *dr;
1757
1758         dr = find_pci_dr(pdev);
1759         WARN_ON(!dr || !dr->enabled);
1760         if (dr)
1761                 dr->pinned = 1;
1762 }
1763 EXPORT_SYMBOL(pcim_pin_device);
1764
1765 /*
1766  * pcibios_add_device - provide arch specific hooks when adding device dev
1767  * @dev: the PCI device being added
1768  *
1769  * Permits the platform to provide architecture specific functionality when
1770  * devices are added. This is the default implementation. Architecture
1771  * implementations can override this.
1772  */
1773 int __weak pcibios_add_device(struct pci_dev *dev)
1774 {
1775         return 0;
1776 }
1777
1778 /**
1779  * pcibios_release_device - provide arch specific hooks when releasing device dev
1780  * @dev: the PCI device being released
1781  *
1782  * Permits the platform to provide architecture specific functionality when
1783  * devices are released. This is the default implementation. Architecture
1784  * implementations can override this.
1785  */
1786 void __weak pcibios_release_device(struct pci_dev *dev) {}
1787
1788 /**
1789  * pcibios_disable_device - disable arch specific PCI resources for device dev
1790  * @dev: the PCI device to disable
1791  *
1792  * Disables architecture specific PCI resources for the device. This
1793  * is the default implementation. Architecture implementations can
1794  * override this.
1795  */
1796 void __weak pcibios_disable_device(struct pci_dev *dev) {}
1797
1798 /**
1799  * pcibios_penalize_isa_irq - penalize an ISA IRQ
1800  * @irq: ISA IRQ to penalize
1801  * @active: IRQ active or not
1802  *
1803  * Permits the platform to provide architecture-specific functionality when
1804  * penalizing ISA IRQs. This is the default implementation. Architecture
1805  * implementations can override this.
1806  */
1807 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
1808
1809 static void do_pci_disable_device(struct pci_dev *dev)
1810 {
1811         u16 pci_command;
1812
1813         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1814         if (pci_command & PCI_COMMAND_MASTER) {
1815                 pci_command &= ~PCI_COMMAND_MASTER;
1816                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1817         }
1818
1819         pcibios_disable_device(dev);
1820 }
1821
1822 /**
1823  * pci_disable_enabled_device - Disable device without updating enable_cnt
1824  * @dev: PCI device to disable
1825  *
1826  * NOTE: This function is a backend of PCI power management routines and is
1827  * not supposed to be called drivers.
1828  */
1829 void pci_disable_enabled_device(struct pci_dev *dev)
1830 {
1831         if (pci_is_enabled(dev))
1832                 do_pci_disable_device(dev);
1833 }
1834
1835 /**
1836  * pci_disable_device - Disable PCI device after use
1837  * @dev: PCI device to be disabled
1838  *
1839  * Signal to the system that the PCI device is not in use by the system
1840  * anymore.  This only involves disabling PCI bus-mastering, if active.
1841  *
1842  * Note we don't actually disable the device until all callers of
1843  * pci_enable_device() have called pci_disable_device().
1844  */
1845 void pci_disable_device(struct pci_dev *dev)
1846 {
1847         struct pci_devres *dr;
1848
1849         dr = find_pci_dr(dev);
1850         if (dr)
1851                 dr->enabled = 0;
1852
1853         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1854                       "disabling already-disabled device");
1855
1856         if (atomic_dec_return(&dev->enable_cnt) != 0)
1857                 return;
1858
1859         do_pci_disable_device(dev);
1860
1861         dev->is_busmaster = 0;
1862 }
1863 EXPORT_SYMBOL(pci_disable_device);
1864
1865 /**
1866  * pcibios_set_pcie_reset_state - set reset state for device dev
1867  * @dev: the PCIe device reset
1868  * @state: Reset state to enter into
1869  *
1870  *
1871  * Sets the PCIe reset state for the device. This is the default
1872  * implementation. Architecture implementations can override this.
1873  */
1874 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1875                                         enum pcie_reset_state state)
1876 {
1877         return -EINVAL;
1878 }
1879
1880 /**
1881  * pci_set_pcie_reset_state - set reset state for device dev
1882  * @dev: the PCIe device reset
1883  * @state: Reset state to enter into
1884  *
1885  *
1886  * Sets the PCI reset state for the device.
1887  */
1888 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1889 {
1890         return pcibios_set_pcie_reset_state(dev, state);
1891 }
1892 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
1893
1894 /**
1895  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
1896  * @dev: PCIe root port or event collector.
1897  */
1898 void pcie_clear_root_pme_status(struct pci_dev *dev)
1899 {
1900         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
1901 }
1902
1903 /**
1904  * pci_check_pme_status - Check if given device has generated PME.
1905  * @dev: Device to check.
1906  *
1907  * Check the PME status of the device and if set, clear it and clear PME enable
1908  * (if set).  Return 'true' if PME status and PME enable were both set or
1909  * 'false' otherwise.
1910  */
1911 bool pci_check_pme_status(struct pci_dev *dev)
1912 {
1913         int pmcsr_pos;
1914         u16 pmcsr;
1915         bool ret = false;
1916
1917         if (!dev->pm_cap)
1918                 return false;
1919
1920         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1921         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1922         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1923                 return false;
1924
1925         /* Clear PME status. */
1926         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1927         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1928                 /* Disable PME to avoid interrupt flood. */
1929                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1930                 ret = true;
1931         }
1932
1933         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1934
1935         return ret;
1936 }
1937
1938 /**
1939  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1940  * @dev: Device to handle.
1941  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1942  *
1943  * Check if @dev has generated PME and queue a resume request for it in that
1944  * case.
1945  */
1946 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1947 {
1948         if (pme_poll_reset && dev->pme_poll)
1949                 dev->pme_poll = false;
1950
1951         if (pci_check_pme_status(dev)) {
1952                 pci_wakeup_event(dev);
1953                 pm_request_resume(&dev->dev);
1954         }
1955         return 0;
1956 }
1957
1958 /**
1959  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1960  * @bus: Top bus of the subtree to walk.
1961  */
1962 void pci_pme_wakeup_bus(struct pci_bus *bus)
1963 {
1964         if (bus)
1965                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1966 }
1967
1968
1969 /**
1970  * pci_pme_capable - check the capability of PCI device to generate PME#
1971  * @dev: PCI device to handle.
1972  * @state: PCI state from which device will issue PME#.
1973  */
1974 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1975 {
1976         if (!dev->pm_cap)
1977                 return false;
1978
1979         return !!(dev->pme_support & (1 << state));
1980 }
1981 EXPORT_SYMBOL(pci_pme_capable);
1982
1983 static void pci_pme_list_scan(struct work_struct *work)
1984 {
1985         struct pci_pme_device *pme_dev, *n;
1986
1987         mutex_lock(&pci_pme_list_mutex);
1988         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1989                 if (pme_dev->dev->pme_poll) {
1990                         struct pci_dev *bridge;
1991
1992                         bridge = pme_dev->dev->bus->self;
1993                         /*
1994                          * If bridge is in low power state, the
1995                          * configuration space of subordinate devices
1996                          * may be not accessible
1997                          */
1998                         if (bridge && bridge->current_state != PCI_D0)
1999                                 continue;
2000                         pci_pme_wakeup(pme_dev->dev, NULL);
2001                 } else {
2002                         list_del(&pme_dev->list);
2003                         kfree(pme_dev);
2004                 }
2005         }
2006         if (!list_empty(&pci_pme_list))
2007                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2008                                    msecs_to_jiffies(PME_TIMEOUT));
2009         mutex_unlock(&pci_pme_list_mutex);
2010 }
2011
2012 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2013 {
2014         u16 pmcsr;
2015
2016         if (!dev->pme_support)
2017                 return;
2018
2019         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2020         /* Clear PME_Status by writing 1 to it and enable PME# */
2021         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2022         if (!enable)
2023                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2024
2025         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2026 }
2027
2028 /**
2029  * pci_pme_restore - Restore PME configuration after config space restore.
2030  * @dev: PCI device to update.
2031  */
2032 void pci_pme_restore(struct pci_dev *dev)
2033 {
2034         u16 pmcsr;
2035
2036         if (!dev->pme_support)
2037                 return;
2038
2039         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2040         if (dev->wakeup_prepared) {
2041                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2042                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2043         } else {
2044                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2045                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2046         }
2047         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2048 }
2049
2050 /**
2051  * pci_pme_active - enable or disable PCI device's PME# function
2052  * @dev: PCI device to handle.
2053  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2054  *
2055  * The caller must verify that the device is capable of generating PME# before
2056  * calling this function with @enable equal to 'true'.
2057  */
2058 void pci_pme_active(struct pci_dev *dev, bool enable)
2059 {
2060         __pci_pme_active(dev, enable);
2061
2062         /*
2063          * PCI (as opposed to PCIe) PME requires that the device have
2064          * its PME# line hooked up correctly. Not all hardware vendors
2065          * do this, so the PME never gets delivered and the device
2066          * remains asleep. The easiest way around this is to
2067          * periodically walk the list of suspended devices and check
2068          * whether any have their PME flag set. The assumption is that
2069          * we'll wake up often enough anyway that this won't be a huge
2070          * hit, and the power savings from the devices will still be a
2071          * win.
2072          *
2073          * Although PCIe uses in-band PME message instead of PME# line
2074          * to report PME, PME does not work for some PCIe devices in
2075          * reality.  For example, there are devices that set their PME
2076          * status bits, but don't really bother to send a PME message;
2077          * there are PCI Express Root Ports that don't bother to
2078          * trigger interrupts when they receive PME messages from the
2079          * devices below.  So PME poll is used for PCIe devices too.
2080          */
2081
2082         if (dev->pme_poll) {
2083                 struct pci_pme_device *pme_dev;
2084                 if (enable) {
2085                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2086                                           GFP_KERNEL);
2087                         if (!pme_dev) {
2088                                 pci_warn(dev, "can't enable PME#\n");
2089                                 return;
2090                         }
2091                         pme_dev->dev = dev;
2092                         mutex_lock(&pci_pme_list_mutex);
2093                         list_add(&pme_dev->list, &pci_pme_list);
2094                         if (list_is_singular(&pci_pme_list))
2095                                 queue_delayed_work(system_freezable_wq,
2096                                                    &pci_pme_work,
2097                                                    msecs_to_jiffies(PME_TIMEOUT));
2098                         mutex_unlock(&pci_pme_list_mutex);
2099                 } else {
2100                         mutex_lock(&pci_pme_list_mutex);
2101                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2102                                 if (pme_dev->dev == dev) {
2103                                         list_del(&pme_dev->list);
2104                                         kfree(pme_dev);
2105                                         break;
2106                                 }
2107                         }
2108                         mutex_unlock(&pci_pme_list_mutex);
2109                 }
2110         }
2111
2112         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2113 }
2114 EXPORT_SYMBOL(pci_pme_active);
2115
2116 /**
2117  * __pci_enable_wake - enable PCI device as wakeup event source
2118  * @dev: PCI device affected
2119  * @state: PCI state from which device will issue wakeup events
2120  * @enable: True to enable event generation; false to disable
2121  *
2122  * This enables the device as a wakeup event source, or disables it.
2123  * When such events involves platform-specific hooks, those hooks are
2124  * called automatically by this routine.
2125  *
2126  * Devices with legacy power management (no standard PCI PM capabilities)
2127  * always require such platform hooks.
2128  *
2129  * RETURN VALUE:
2130  * 0 is returned on success
2131  * -EINVAL is returned if device is not supposed to wake up the system
2132  * Error code depending on the platform is returned if both the platform and
2133  * the native mechanism fail to enable the generation of wake-up events
2134  */
2135 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2136 {
2137         int ret = 0;
2138
2139         /*
2140          * Bridges can only signal wakeup on behalf of subordinate devices,
2141          * but that is set up elsewhere, so skip them.
2142          */
2143         if (pci_has_subordinate(dev))
2144                 return 0;
2145
2146         /* Don't do the same thing twice in a row for one device. */
2147         if (!!enable == !!dev->wakeup_prepared)
2148                 return 0;
2149
2150         /*
2151          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2152          * Anderson we should be doing PME# wake enable followed by ACPI wake
2153          * enable.  To disable wake-up we call the platform first, for symmetry.
2154          */
2155
2156         if (enable) {
2157                 int error;
2158
2159                 if (pci_pme_capable(dev, state))
2160                         pci_pme_active(dev, true);
2161                 else
2162                         ret = 1;
2163                 error = platform_pci_set_wakeup(dev, true);
2164                 if (ret)
2165                         ret = error;
2166                 if (!ret)
2167                         dev->wakeup_prepared = true;
2168         } else {
2169                 platform_pci_set_wakeup(dev, false);
2170                 pci_pme_active(dev, false);
2171                 dev->wakeup_prepared = false;
2172         }
2173
2174         return ret;
2175 }
2176
2177 /**
2178  * pci_enable_wake - change wakeup settings for a PCI device
2179  * @pci_dev: Target device
2180  * @state: PCI state from which device will issue wakeup events
2181  * @enable: Whether or not to enable event generation
2182  *
2183  * If @enable is set, check device_may_wakeup() for the device before calling
2184  * __pci_enable_wake() for it.
2185  */
2186 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2187 {
2188         if (enable && !device_may_wakeup(&pci_dev->dev))
2189                 return -EINVAL;
2190
2191         return __pci_enable_wake(pci_dev, state, enable);
2192 }
2193 EXPORT_SYMBOL(pci_enable_wake);
2194
2195 /**
2196  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2197  * @dev: PCI device to prepare
2198  * @enable: True to enable wake-up event generation; false to disable
2199  *
2200  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2201  * and this function allows them to set that up cleanly - pci_enable_wake()
2202  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2203  * ordering constraints.
2204  *
2205  * This function only returns error code if the device is not allowed to wake
2206  * up the system from sleep or it is not capable of generating PME# from both
2207  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2208  */
2209 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2210 {
2211         return pci_pme_capable(dev, PCI_D3cold) ?
2212                         pci_enable_wake(dev, PCI_D3cold, enable) :
2213                         pci_enable_wake(dev, PCI_D3hot, enable);
2214 }
2215 EXPORT_SYMBOL(pci_wake_from_d3);
2216
2217 /**
2218  * pci_target_state - find an appropriate low power state for a given PCI dev
2219  * @dev: PCI device
2220  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2221  *
2222  * Use underlying platform code to find a supported low power state for @dev.
2223  * If the platform can't manage @dev, return the deepest state from which it
2224  * can generate wake events, based on any available PME info.
2225  */
2226 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2227 {
2228         pci_power_t target_state = PCI_D3hot;
2229
2230         if (platform_pci_power_manageable(dev)) {
2231                 /*
2232                  * Call the platform to find the target state for the device.
2233                  */
2234                 pci_power_t state = platform_pci_choose_state(dev);
2235
2236                 switch (state) {
2237                 case PCI_POWER_ERROR:
2238                 case PCI_UNKNOWN:
2239                         break;
2240                 case PCI_D1:
2241                 case PCI_D2:
2242                         if (pci_no_d1d2(dev))
2243                                 break;
2244                         /* else: fall through */
2245                 default:
2246                         target_state = state;
2247                 }
2248
2249                 return target_state;
2250         }
2251
2252         if (!dev->pm_cap)
2253                 target_state = PCI_D0;
2254
2255         /*
2256          * If the device is in D3cold even though it's not power-manageable by
2257          * the platform, it may have been powered down by non-standard means.
2258          * Best to let it slumber.
2259          */
2260         if (dev->current_state == PCI_D3cold)
2261                 target_state = PCI_D3cold;
2262
2263         if (wakeup) {
2264                 /*
2265                  * Find the deepest state from which the device can generate
2266                  * PME#.
2267                  */
2268                 if (dev->pme_support) {
2269                         while (target_state
2270                               && !(dev->pme_support & (1 << target_state)))
2271                                 target_state--;
2272                 }
2273         }
2274
2275         return target_state;
2276 }
2277
2278 /**
2279  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
2280  * @dev: Device to handle.
2281  *
2282  * Choose the power state appropriate for the device depending on whether
2283  * it can wake up the system and/or is power manageable by the platform
2284  * (PCI_D3hot is the default) and put the device into that state.
2285  */
2286 int pci_prepare_to_sleep(struct pci_dev *dev)
2287 {
2288         bool wakeup = device_may_wakeup(&dev->dev);
2289         pci_power_t target_state = pci_target_state(dev, wakeup);
2290         int error;
2291
2292         if (target_state == PCI_POWER_ERROR)
2293                 return -EIO;
2294
2295         pci_enable_wake(dev, target_state, wakeup);
2296
2297         error = pci_set_power_state(dev, target_state);
2298
2299         if (error)
2300                 pci_enable_wake(dev, target_state, false);
2301
2302         return error;
2303 }
2304 EXPORT_SYMBOL(pci_prepare_to_sleep);
2305
2306 /**
2307  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
2308  * @dev: Device to handle.
2309  *
2310  * Disable device's system wake-up capability and put it into D0.
2311  */
2312 int pci_back_from_sleep(struct pci_dev *dev)
2313 {
2314         pci_enable_wake(dev, PCI_D0, false);
2315         return pci_set_power_state(dev, PCI_D0);
2316 }
2317 EXPORT_SYMBOL(pci_back_from_sleep);
2318
2319 /**
2320  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2321  * @dev: PCI device being suspended.
2322  *
2323  * Prepare @dev to generate wake-up events at run time and put it into a low
2324  * power state.
2325  */
2326 int pci_finish_runtime_suspend(struct pci_dev *dev)
2327 {
2328         pci_power_t target_state;
2329         int error;
2330
2331         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2332         if (target_state == PCI_POWER_ERROR)
2333                 return -EIO;
2334
2335         dev->runtime_d3cold = target_state == PCI_D3cold;
2336
2337         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2338
2339         error = pci_set_power_state(dev, target_state);
2340
2341         if (error) {
2342                 pci_enable_wake(dev, target_state, false);
2343                 dev->runtime_d3cold = false;
2344         }
2345
2346         return error;
2347 }
2348
2349 /**
2350  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2351  * @dev: Device to check.
2352  *
2353  * Return true if the device itself is capable of generating wake-up events
2354  * (through the platform or using the native PCIe PME) or if the device supports
2355  * PME and one of its upstream bridges can generate wake-up events.
2356  */
2357 bool pci_dev_run_wake(struct pci_dev *dev)
2358 {
2359         struct pci_bus *bus = dev->bus;
2360
2361         if (!dev->pme_support)
2362                 return false;
2363
2364         /* PME-capable in principle, but not from the target power state */
2365         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2366                 return false;
2367
2368         if (device_can_wakeup(&dev->dev))
2369                 return true;
2370
2371         while (bus->parent) {
2372                 struct pci_dev *bridge = bus->self;
2373
2374                 if (device_can_wakeup(&bridge->dev))
2375                         return true;
2376
2377                 bus = bus->parent;
2378         }
2379
2380         /* We have reached the root bus. */
2381         if (bus->bridge)
2382                 return device_can_wakeup(bus->bridge);
2383
2384         return false;
2385 }
2386 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2387
2388 /**
2389  * pci_dev_keep_suspended - Check if the device can stay in the suspended state.
2390  * @pci_dev: Device to check.
2391  *
2392  * Return 'true' if the device is runtime-suspended, it doesn't have to be
2393  * reconfigured due to wakeup settings difference between system and runtime
2394  * suspend and the current power state of it is suitable for the upcoming
2395  * (system) transition.
2396  *
2397  * If the device is not configured for system wakeup, disable PME for it before
2398  * returning 'true' to prevent it from waking up the system unnecessarily.
2399  */
2400 bool pci_dev_keep_suspended(struct pci_dev *pci_dev)
2401 {
2402         struct device *dev = &pci_dev->dev;
2403         bool wakeup = device_may_wakeup(dev);
2404
2405         if (!pm_runtime_suspended(dev)
2406             || pci_target_state(pci_dev, wakeup) != pci_dev->current_state
2407             || platform_pci_need_resume(pci_dev))
2408                 return false;
2409
2410         /*
2411          * At this point the device is good to go unless it's been configured
2412          * to generate PME at the runtime suspend time, but it is not supposed
2413          * to wake up the system.  In that case, simply disable PME for it
2414          * (it will have to be re-enabled on exit from system resume).
2415          *
2416          * If the device's power state is D3cold and the platform check above
2417          * hasn't triggered, the device's configuration is suitable and we don't
2418          * need to manipulate it at all.
2419          */
2420         spin_lock_irq(&dev->power.lock);
2421
2422         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold &&
2423             !wakeup)
2424                 __pci_pme_active(pci_dev, false);
2425
2426         spin_unlock_irq(&dev->power.lock);
2427         return true;
2428 }
2429
2430 /**
2431  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2432  * @pci_dev: Device to handle.
2433  *
2434  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2435  * it might have been disabled during the prepare phase of system suspend if
2436  * the device was not configured for system wakeup.
2437  */
2438 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2439 {
2440         struct device *dev = &pci_dev->dev;
2441
2442         if (!pci_dev_run_wake(pci_dev))
2443                 return;
2444
2445         spin_lock_irq(&dev->power.lock);
2446
2447         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2448                 __pci_pme_active(pci_dev, true);
2449
2450         spin_unlock_irq(&dev->power.lock);
2451 }
2452
2453 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2454 {
2455         struct device *dev = &pdev->dev;
2456         struct device *parent = dev->parent;
2457
2458         if (parent)
2459                 pm_runtime_get_sync(parent);
2460         pm_runtime_get_noresume(dev);
2461         /*
2462          * pdev->current_state is set to PCI_D3cold during suspending,
2463          * so wait until suspending completes
2464          */
2465         pm_runtime_barrier(dev);
2466         /*
2467          * Only need to resume devices in D3cold, because config
2468          * registers are still accessible for devices suspended but
2469          * not in D3cold.
2470          */
2471         if (pdev->current_state == PCI_D3cold)
2472                 pm_runtime_resume(dev);
2473 }
2474
2475 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2476 {
2477         struct device *dev = &pdev->dev;
2478         struct device *parent = dev->parent;
2479
2480         pm_runtime_put(dev);
2481         if (parent)
2482                 pm_runtime_put_sync(parent);
2483 }
2484
2485 /**
2486  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2487  * @bridge: Bridge to check
2488  *
2489  * This function checks if it is possible to move the bridge to D3.
2490  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2491  */
2492 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2493 {
2494         if (!pci_is_pcie(bridge))
2495                 return false;
2496
2497         switch (pci_pcie_type(bridge)) {
2498         case PCI_EXP_TYPE_ROOT_PORT:
2499         case PCI_EXP_TYPE_UPSTREAM:
2500         case PCI_EXP_TYPE_DOWNSTREAM:
2501                 if (pci_bridge_d3_disable)
2502                         return false;
2503
2504                 /*
2505                  * Hotplug ports handled by firmware in System Management Mode
2506                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2507                  */
2508                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2509                         return false;
2510
2511                 if (pci_bridge_d3_force)
2512                         return true;
2513
2514                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2515                 if (bridge->is_thunderbolt)
2516                         return true;
2517
2518                 /*
2519                  * Hotplug ports handled natively by the OS were not validated
2520                  * by vendors for runtime D3 at least until 2018 because there
2521                  * was no OS support.
2522                  */
2523                 if (bridge->is_hotplug_bridge)
2524                         return false;
2525
2526                 /*
2527                  * It should be safe to put PCIe ports from 2015 or newer
2528                  * to D3.
2529                  */
2530                 if (dmi_get_bios_year() >= 2015)
2531                         return true;
2532                 break;
2533         }
2534
2535         return false;
2536 }
2537
2538 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2539 {
2540         bool *d3cold_ok = data;
2541
2542         if (/* The device needs to be allowed to go D3cold ... */
2543             dev->no_d3cold || !dev->d3cold_allowed ||
2544
2545             /* ... and if it is wakeup capable to do so from D3cold. */
2546             (device_may_wakeup(&dev->dev) &&
2547              !pci_pme_capable(dev, PCI_D3cold)) ||
2548
2549             /* If it is a bridge it must be allowed to go to D3. */
2550             !pci_power_manageable(dev))
2551
2552                 *d3cold_ok = false;
2553
2554         return !*d3cold_ok;
2555 }
2556
2557 /*
2558  * pci_bridge_d3_update - Update bridge D3 capabilities
2559  * @dev: PCI device which is changed
2560  *
2561  * Update upstream bridge PM capabilities accordingly depending on if the
2562  * device PM configuration was changed or the device is being removed.  The
2563  * change is also propagated upstream.
2564  */
2565 void pci_bridge_d3_update(struct pci_dev *dev)
2566 {
2567         bool remove = !device_is_registered(&dev->dev);
2568         struct pci_dev *bridge;
2569         bool d3cold_ok = true;
2570
2571         bridge = pci_upstream_bridge(dev);
2572         if (!bridge || !pci_bridge_d3_possible(bridge))
2573                 return;
2574
2575         /*
2576          * If D3 is currently allowed for the bridge, removing one of its
2577          * children won't change that.
2578          */
2579         if (remove && bridge->bridge_d3)
2580                 return;
2581
2582         /*
2583          * If D3 is currently allowed for the bridge and a child is added or
2584          * changed, disallowance of D3 can only be caused by that child, so
2585          * we only need to check that single device, not any of its siblings.
2586          *
2587          * If D3 is currently not allowed for the bridge, checking the device
2588          * first may allow us to skip checking its siblings.
2589          */
2590         if (!remove)
2591                 pci_dev_check_d3cold(dev, &d3cold_ok);
2592
2593         /*
2594          * If D3 is currently not allowed for the bridge, this may be caused
2595          * either by the device being changed/removed or any of its siblings,
2596          * so we need to go through all children to find out if one of them
2597          * continues to block D3.
2598          */
2599         if (d3cold_ok && !bridge->bridge_d3)
2600                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
2601                              &d3cold_ok);
2602
2603         if (bridge->bridge_d3 != d3cold_ok) {
2604                 bridge->bridge_d3 = d3cold_ok;
2605                 /* Propagate change to upstream bridges */
2606                 pci_bridge_d3_update(bridge);
2607         }
2608 }
2609
2610 /**
2611  * pci_d3cold_enable - Enable D3cold for device
2612  * @dev: PCI device to handle
2613  *
2614  * This function can be used in drivers to enable D3cold from the device
2615  * they handle.  It also updates upstream PCI bridge PM capabilities
2616  * accordingly.
2617  */
2618 void pci_d3cold_enable(struct pci_dev *dev)
2619 {
2620         if (dev->no_d3cold) {
2621                 dev->no_d3cold = false;
2622                 pci_bridge_d3_update(dev);
2623         }
2624 }
2625 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
2626
2627 /**
2628  * pci_d3cold_disable - Disable D3cold for device
2629  * @dev: PCI device to handle
2630  *
2631  * This function can be used in drivers to disable D3cold from the device
2632  * they handle.  It also updates upstream PCI bridge PM capabilities
2633  * accordingly.
2634  */
2635 void pci_d3cold_disable(struct pci_dev *dev)
2636 {
2637         if (!dev->no_d3cold) {
2638                 dev->no_d3cold = true;
2639                 pci_bridge_d3_update(dev);
2640         }
2641 }
2642 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
2643
2644 /**
2645  * pci_pm_init - Initialize PM functions of given PCI device
2646  * @dev: PCI device to handle.
2647  */
2648 void pci_pm_init(struct pci_dev *dev)
2649 {
2650         int pm;
2651         u16 pmc;
2652
2653         pm_runtime_forbid(&dev->dev);
2654         pm_runtime_set_active(&dev->dev);
2655         pm_runtime_enable(&dev->dev);
2656         device_enable_async_suspend(&dev->dev);
2657         dev->wakeup_prepared = false;
2658
2659         dev->pm_cap = 0;
2660         dev->pme_support = 0;
2661
2662         /* find PCI PM capability in list */
2663         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
2664         if (!pm)
2665                 return;
2666         /* Check device's ability to generate PME# */
2667         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
2668
2669         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
2670                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
2671                         pmc & PCI_PM_CAP_VER_MASK);
2672                 return;
2673         }
2674
2675         dev->pm_cap = pm;
2676         dev->d3_delay = PCI_PM_D3_WAIT;
2677         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
2678         dev->bridge_d3 = pci_bridge_d3_possible(dev);
2679         dev->d3cold_allowed = true;
2680
2681         dev->d1_support = false;
2682         dev->d2_support = false;
2683         if (!pci_no_d1d2(dev)) {
2684                 if (pmc & PCI_PM_CAP_D1)
2685                         dev->d1_support = true;
2686                 if (pmc & PCI_PM_CAP_D2)
2687                         dev->d2_support = true;
2688
2689                 if (dev->d1_support || dev->d2_support)
2690                         pci_printk(KERN_DEBUG, dev, "supports%s%s\n",
2691                                    dev->d1_support ? " D1" : "",
2692                                    dev->d2_support ? " D2" : "");
2693         }
2694
2695         pmc &= PCI_PM_CAP_PME_MASK;
2696         if (pmc) {
2697                 pci_printk(KERN_DEBUG, dev, "PME# supported from%s%s%s%s%s\n",
2698                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
2699                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
2700                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
2701                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
2702                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
2703                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
2704                 dev->pme_poll = true;
2705                 /*
2706                  * Make device's PM flags reflect the wake-up capability, but
2707                  * let the user space enable it to wake up the system as needed.
2708                  */
2709                 device_set_wakeup_capable(&dev->dev, true);
2710                 /* Disable the PME# generation functionality */
2711                 pci_pme_active(dev, false);
2712         }
2713 }
2714
2715 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
2716 {
2717         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
2718
2719         switch (prop) {
2720         case PCI_EA_P_MEM:
2721         case PCI_EA_P_VF_MEM:
2722                 flags |= IORESOURCE_MEM;
2723                 break;
2724         case PCI_EA_P_MEM_PREFETCH:
2725         case PCI_EA_P_VF_MEM_PREFETCH:
2726                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
2727                 break;
2728         case PCI_EA_P_IO:
2729                 flags |= IORESOURCE_IO;
2730                 break;
2731         default:
2732                 return 0;
2733         }
2734
2735         return flags;
2736 }
2737
2738 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
2739                                             u8 prop)
2740 {
2741         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
2742                 return &dev->resource[bei];
2743 #ifdef CONFIG_PCI_IOV
2744         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
2745                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
2746                 return &dev->resource[PCI_IOV_RESOURCES +
2747                                       bei - PCI_EA_BEI_VF_BAR0];
2748 #endif
2749         else if (bei == PCI_EA_BEI_ROM)
2750                 return &dev->resource[PCI_ROM_RESOURCE];
2751         else
2752                 return NULL;
2753 }
2754
2755 /* Read an Enhanced Allocation (EA) entry */
2756 static int pci_ea_read(struct pci_dev *dev, int offset)
2757 {
2758         struct resource *res;
2759         int ent_size, ent_offset = offset;
2760         resource_size_t start, end;
2761         unsigned long flags;
2762         u32 dw0, bei, base, max_offset;
2763         u8 prop;
2764         bool support_64 = (sizeof(resource_size_t) >= 8);
2765
2766         pci_read_config_dword(dev, ent_offset, &dw0);
2767         ent_offset += 4;
2768
2769         /* Entry size field indicates DWORDs after 1st */
2770         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
2771
2772         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
2773                 goto out;
2774
2775         bei = (dw0 & PCI_EA_BEI) >> 4;
2776         prop = (dw0 & PCI_EA_PP) >> 8;
2777
2778         /*
2779          * If the Property is in the reserved range, try the Secondary
2780          * Property instead.
2781          */
2782         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
2783                 prop = (dw0 & PCI_EA_SP) >> 16;
2784         if (prop > PCI_EA_P_BRIDGE_IO)
2785                 goto out;
2786
2787         res = pci_ea_get_resource(dev, bei, prop);
2788         if (!res) {
2789                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
2790                 goto out;
2791         }
2792
2793         flags = pci_ea_flags(dev, prop);
2794         if (!flags) {
2795                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
2796                 goto out;
2797         }
2798
2799         /* Read Base */
2800         pci_read_config_dword(dev, ent_offset, &base);
2801         start = (base & PCI_EA_FIELD_MASK);
2802         ent_offset += 4;
2803
2804         /* Read MaxOffset */
2805         pci_read_config_dword(dev, ent_offset, &max_offset);
2806         ent_offset += 4;
2807
2808         /* Read Base MSBs (if 64-bit entry) */
2809         if (base & PCI_EA_IS_64) {
2810                 u32 base_upper;
2811
2812                 pci_read_config_dword(dev, ent_offset, &base_upper);
2813                 ent_offset += 4;
2814
2815                 flags |= IORESOURCE_MEM_64;
2816
2817                 /* entry starts above 32-bit boundary, can't use */
2818                 if (!support_64 && base_upper)
2819                         goto out;
2820
2821                 if (support_64)
2822                         start |= ((u64)base_upper << 32);
2823         }
2824
2825         end = start + (max_offset | 0x03);
2826
2827         /* Read MaxOffset MSBs (if 64-bit entry) */
2828         if (max_offset & PCI_EA_IS_64) {
2829                 u32 max_offset_upper;
2830
2831                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
2832                 ent_offset += 4;
2833
2834                 flags |= IORESOURCE_MEM_64;
2835
2836                 /* entry too big, can't use */
2837                 if (!support_64 && max_offset_upper)
2838                         goto out;
2839
2840                 if (support_64)
2841                         end += ((u64)max_offset_upper << 32);
2842         }
2843
2844         if (end < start) {
2845                 pci_err(dev, "EA Entry crosses address boundary\n");
2846                 goto out;
2847         }
2848
2849         if (ent_size != ent_offset - offset) {
2850                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
2851                         ent_size, ent_offset - offset);
2852                 goto out;
2853         }
2854
2855         res->name = pci_name(dev);
2856         res->start = start;
2857         res->end = end;
2858         res->flags = flags;
2859
2860         if (bei <= PCI_EA_BEI_BAR5)
2861                 pci_printk(KERN_DEBUG, dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2862                            bei, res, prop);
2863         else if (bei == PCI_EA_BEI_ROM)
2864                 pci_printk(KERN_DEBUG, dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
2865                            res, prop);
2866         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
2867                 pci_printk(KERN_DEBUG, dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2868                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
2869         else
2870                 pci_printk(KERN_DEBUG, dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
2871                            bei, res, prop);
2872
2873 out:
2874         return offset + ent_size;
2875 }
2876
2877 /* Enhanced Allocation Initialization */
2878 void pci_ea_init(struct pci_dev *dev)
2879 {
2880         int ea;
2881         u8 num_ent;
2882         int offset;
2883         int i;
2884
2885         /* find PCI EA capability in list */
2886         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
2887         if (!ea)
2888                 return;
2889
2890         /* determine the number of entries */
2891         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
2892                                         &num_ent);
2893         num_ent &= PCI_EA_NUM_ENT_MASK;
2894
2895         offset = ea + PCI_EA_FIRST_ENT;
2896
2897         /* Skip DWORD 2 for type 1 functions */
2898         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
2899                 offset += 4;
2900
2901         /* parse each EA entry */
2902         for (i = 0; i < num_ent; ++i)
2903                 offset = pci_ea_read(dev, offset);
2904 }
2905
2906 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2907         struct pci_cap_saved_state *new_cap)
2908 {
2909         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2910 }
2911
2912 /**
2913  * _pci_add_cap_save_buffer - allocate buffer for saving given
2914  *                            capability registers
2915  * @dev: the PCI device
2916  * @cap: the capability to allocate the buffer for
2917  * @extended: Standard or Extended capability ID
2918  * @size: requested size of the buffer
2919  */
2920 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
2921                                     bool extended, unsigned int size)
2922 {
2923         int pos;
2924         struct pci_cap_saved_state *save_state;
2925
2926         if (extended)
2927                 pos = pci_find_ext_capability(dev, cap);
2928         else
2929                 pos = pci_find_capability(dev, cap);
2930
2931         if (!pos)
2932                 return 0;
2933
2934         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2935         if (!save_state)
2936                 return -ENOMEM;
2937
2938         save_state->cap.cap_nr = cap;
2939         save_state->cap.cap_extended = extended;
2940         save_state->cap.size = size;
2941         pci_add_saved_cap(dev, save_state);
2942
2943         return 0;
2944 }
2945
2946 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
2947 {
2948         return _pci_add_cap_save_buffer(dev, cap, false, size);
2949 }
2950
2951 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
2952 {
2953         return _pci_add_cap_save_buffer(dev, cap, true, size);
2954 }
2955
2956 /**
2957  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2958  * @dev: the PCI device
2959  */
2960 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2961 {
2962         int error;
2963
2964         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2965                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2966         if (error)
2967                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
2968
2969         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2970         if (error)
2971                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
2972
2973         pci_allocate_vc_save_buffers(dev);
2974 }
2975
2976 void pci_free_cap_save_buffers(struct pci_dev *dev)
2977 {
2978         struct pci_cap_saved_state *tmp;
2979         struct hlist_node *n;
2980
2981         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2982                 kfree(tmp);
2983 }
2984
2985 /**
2986  * pci_configure_ari - enable or disable ARI forwarding
2987  * @dev: the PCI device
2988  *
2989  * If @dev and its upstream bridge both support ARI, enable ARI in the
2990  * bridge.  Otherwise, disable ARI in the bridge.
2991  */
2992 void pci_configure_ari(struct pci_dev *dev)
2993 {
2994         u32 cap;
2995         struct pci_dev *bridge;
2996
2997         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2998                 return;
2999
3000         bridge = dev->bus->self;
3001         if (!bridge)
3002                 return;
3003
3004         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3005         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3006                 return;
3007
3008         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3009                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3010                                          PCI_EXP_DEVCTL2_ARI);
3011                 bridge->ari_enabled = 1;
3012         } else {
3013                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3014                                            PCI_EXP_DEVCTL2_ARI);
3015                 bridge->ari_enabled = 0;
3016         }
3017 }
3018
3019 static int pci_acs_enable;
3020
3021 /**
3022  * pci_request_acs - ask for ACS to be enabled if supported
3023  */
3024 void pci_request_acs(void)
3025 {
3026         pci_acs_enable = 1;
3027 }
3028
3029 static const char *disable_acs_redir_param;
3030
3031 /**
3032  * pci_disable_acs_redir - disable ACS redirect capabilities
3033  * @dev: the PCI device
3034  *
3035  * For only devices specified in the disable_acs_redir parameter.
3036  */
3037 static void pci_disable_acs_redir(struct pci_dev *dev)
3038 {
3039         int ret = 0;
3040         const char *p;
3041         int pos;
3042         u16 ctrl;
3043
3044         if (!disable_acs_redir_param)
3045                 return;
3046
3047         p = disable_acs_redir_param;
3048         while (*p) {
3049                 ret = pci_dev_str_match(dev, p, &p);
3050                 if (ret < 0) {
3051                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
3052                                      disable_acs_redir_param);
3053
3054                         break;
3055                 } else if (ret == 1) {
3056                         /* Found a match */
3057                         break;
3058                 }
3059
3060                 if (*p != ';' && *p != ',') {
3061                         /* End of param or invalid format */
3062                         break;
3063                 }
3064                 p++;
3065         }
3066
3067         if (ret != 1)
3068                 return;
3069
3070         if (!pci_dev_specific_disable_acs_redir(dev))
3071                 return;
3072
3073         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3074         if (!pos) {
3075                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
3076                 return;
3077         }
3078
3079         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
3080
3081         /* P2P Request & Completion Redirect */
3082         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
3083
3084         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
3085
3086         pci_info(dev, "disabled ACS redirect\n");
3087 }
3088
3089 /**
3090  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilites
3091  * @dev: the PCI device
3092  */
3093 static void pci_std_enable_acs(struct pci_dev *dev)
3094 {
3095         int pos;
3096         u16 cap;
3097         u16 ctrl;
3098
3099         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3100         if (!pos)
3101                 return;
3102
3103         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
3104         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
3105
3106         /* Source Validation */
3107         ctrl |= (cap & PCI_ACS_SV);
3108
3109         /* P2P Request Redirect */
3110         ctrl |= (cap & PCI_ACS_RR);
3111
3112         /* P2P Completion Redirect */
3113         ctrl |= (cap & PCI_ACS_CR);
3114
3115         /* Upstream Forwarding */
3116         ctrl |= (cap & PCI_ACS_UF);
3117
3118         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
3119 }
3120
3121 /**
3122  * pci_enable_acs - enable ACS if hardware support it
3123  * @dev: the PCI device
3124  */
3125 void pci_enable_acs(struct pci_dev *dev)
3126 {
3127         if (!pci_acs_enable)
3128                 goto disable_acs_redir;
3129
3130         if (!pci_dev_specific_enable_acs(dev))
3131                 goto disable_acs_redir;
3132
3133         pci_std_enable_acs(dev);
3134
3135 disable_acs_redir:
3136         /*
3137          * Note: pci_disable_acs_redir() must be called even if ACS was not
3138          * enabled by the kernel because it may have been enabled by
3139          * platform firmware.  So if we are told to disable it, we should
3140          * always disable it after setting the kernel's default
3141          * preferences.
3142          */
3143         pci_disable_acs_redir(dev);
3144 }
3145
3146 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3147 {
3148         int pos;
3149         u16 cap, ctrl;
3150
3151         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
3152         if (!pos)
3153                 return false;
3154
3155         /*
3156          * Except for egress control, capabilities are either required
3157          * or only required if controllable.  Features missing from the
3158          * capability field can therefore be assumed as hard-wired enabled.
3159          */
3160         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3161         acs_flags &= (cap | PCI_ACS_EC);
3162
3163         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3164         return (ctrl & acs_flags) == acs_flags;
3165 }
3166
3167 /**
3168  * pci_acs_enabled - test ACS against required flags for a given device
3169  * @pdev: device to test
3170  * @acs_flags: required PCI ACS flags
3171  *
3172  * Return true if the device supports the provided flags.  Automatically
3173  * filters out flags that are not implemented on multifunction devices.
3174  *
3175  * Note that this interface checks the effective ACS capabilities of the
3176  * device rather than the actual capabilities.  For instance, most single
3177  * function endpoints are not required to support ACS because they have no
3178  * opportunity for peer-to-peer access.  We therefore return 'true'
3179  * regardless of whether the device exposes an ACS capability.  This makes
3180  * it much easier for callers of this function to ignore the actual type
3181  * or topology of the device when testing ACS support.
3182  */
3183 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3184 {
3185         int ret;
3186
3187         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3188         if (ret >= 0)
3189                 return ret > 0;
3190
3191         /*
3192          * Conventional PCI and PCI-X devices never support ACS, either
3193          * effectively or actually.  The shared bus topology implies that
3194          * any device on the bus can receive or snoop DMA.
3195          */
3196         if (!pci_is_pcie(pdev))
3197                 return false;
3198
3199         switch (pci_pcie_type(pdev)) {
3200         /*
3201          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3202          * but since their primary interface is PCI/X, we conservatively
3203          * handle them as we would a non-PCIe device.
3204          */
3205         case PCI_EXP_TYPE_PCIE_BRIDGE:
3206         /*
3207          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3208          * applicable... must never implement an ACS Extended Capability...".
3209          * This seems arbitrary, but we take a conservative interpretation
3210          * of this statement.
3211          */
3212         case PCI_EXP_TYPE_PCI_BRIDGE:
3213         case PCI_EXP_TYPE_RC_EC:
3214                 return false;
3215         /*
3216          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3217          * implement ACS in order to indicate their peer-to-peer capabilities,
3218          * regardless of whether they are single- or multi-function devices.
3219          */
3220         case PCI_EXP_TYPE_DOWNSTREAM:
3221         case PCI_EXP_TYPE_ROOT_PORT:
3222                 return pci_acs_flags_enabled(pdev, acs_flags);
3223         /*
3224          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3225          * implemented by the remaining PCIe types to indicate peer-to-peer
3226          * capabilities, but only when they are part of a multifunction
3227          * device.  The footnote for section 6.12 indicates the specific
3228          * PCIe types included here.
3229          */
3230         case PCI_EXP_TYPE_ENDPOINT:
3231         case PCI_EXP_TYPE_UPSTREAM:
3232         case PCI_EXP_TYPE_LEG_END:
3233         case PCI_EXP_TYPE_RC_END:
3234                 if (!pdev->multifunction)
3235                         break;
3236
3237                 return pci_acs_flags_enabled(pdev, acs_flags);
3238         }
3239
3240         /*
3241          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3242          * to single function devices with the exception of downstream ports.
3243          */
3244         return true;
3245 }
3246
3247 /**
3248  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
3249  * @start: starting downstream device
3250  * @end: ending upstream device or NULL to search to the root bus
3251  * @acs_flags: required flags
3252  *
3253  * Walk up a device tree from start to end testing PCI ACS support.  If
3254  * any step along the way does not support the required flags, return false.
3255  */
3256 bool pci_acs_path_enabled(struct pci_dev *start,
3257                           struct pci_dev *end, u16 acs_flags)
3258 {
3259         struct pci_dev *pdev, *parent = start;
3260
3261         do {
3262                 pdev = parent;
3263
3264                 if (!pci_acs_enabled(pdev, acs_flags))
3265                         return false;
3266
3267                 if (pci_is_root_bus(pdev->bus))
3268                         return (end == NULL);
3269
3270                 parent = pdev->bus->self;
3271         } while (pdev != end);
3272
3273         return true;
3274 }
3275
3276 /**
3277  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3278  * @pdev: PCI device
3279  * @bar: BAR to find
3280  *
3281  * Helper to find the position of the ctrl register for a BAR.
3282  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3283  * Returns -ENOENT if no ctrl register for the BAR could be found.
3284  */
3285 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3286 {
3287         unsigned int pos, nbars, i;
3288         u32 ctrl;
3289
3290         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3291         if (!pos)
3292                 return -ENOTSUPP;
3293
3294         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3295         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3296                     PCI_REBAR_CTRL_NBAR_SHIFT;
3297
3298         for (i = 0; i < nbars; i++, pos += 8) {
3299                 int bar_idx;
3300
3301                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3302                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3303                 if (bar_idx == bar)
3304                         return pos;
3305         }
3306
3307         return -ENOENT;
3308 }
3309
3310 /**
3311  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3312  * @pdev: PCI device
3313  * @bar: BAR to query
3314  *
3315  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3316  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3317  */
3318 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3319 {
3320         int pos;
3321         u32 cap;
3322
3323         pos = pci_rebar_find_pos(pdev, bar);
3324         if (pos < 0)
3325                 return 0;
3326
3327         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3328         return (cap & PCI_REBAR_CAP_SIZES) >> 4;
3329 }
3330
3331 /**
3332  * pci_rebar_get_current_size - get the current size of a BAR
3333  * @pdev: PCI device
3334  * @bar: BAR to set size to
3335  *
3336  * Read the size of a BAR from the resizable BAR config.
3337  * Returns size if found or negative error code.
3338  */
3339 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3340 {
3341         int pos;
3342         u32 ctrl;
3343
3344         pos = pci_rebar_find_pos(pdev, bar);
3345         if (pos < 0)
3346                 return pos;
3347
3348         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3349         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3350 }
3351
3352 /**
3353  * pci_rebar_set_size - set a new size for a BAR
3354  * @pdev: PCI device
3355  * @bar: BAR to set size to
3356  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3357  *
3358  * Set the new size of a BAR as defined in the spec.
3359  * Returns zero if resizing was successful, error code otherwise.
3360  */
3361 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3362 {
3363         int pos;
3364         u32 ctrl;
3365
3366         pos = pci_rebar_find_pos(pdev, bar);
3367         if (pos < 0)
3368                 return pos;
3369
3370         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3371         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3372         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3373         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3374         return 0;
3375 }
3376
3377 /**
3378  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3379  * @dev: the PCI device
3380  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3381  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3382  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3383  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3384  *
3385  * Return 0 if all upstream bridges support AtomicOp routing, egress
3386  * blocking is disabled on all upstream ports, and the root port supports
3387  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3388  * AtomicOp completion), or negative otherwise.
3389  */
3390 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3391 {
3392         struct pci_bus *bus = dev->bus;
3393         struct pci_dev *bridge;
3394         u32 cap, ctl2;
3395
3396         if (!pci_is_pcie(dev))
3397                 return -EINVAL;
3398
3399         /*
3400          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3401          * AtomicOp requesters.  For now, we only support endpoints as
3402          * requesters and root ports as completers.  No endpoints as
3403          * completers, and no peer-to-peer.
3404          */
3405
3406         switch (pci_pcie_type(dev)) {
3407         case PCI_EXP_TYPE_ENDPOINT:
3408         case PCI_EXP_TYPE_LEG_END:
3409         case PCI_EXP_TYPE_RC_END:
3410                 break;
3411         default:
3412                 return -EINVAL;
3413         }
3414
3415         while (bus->parent) {
3416                 bridge = bus->self;
3417
3418                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3419
3420                 switch (pci_pcie_type(bridge)) {
3421                 /* Ensure switch ports support AtomicOp routing */
3422                 case PCI_EXP_TYPE_UPSTREAM:
3423                 case PCI_EXP_TYPE_DOWNSTREAM:
3424                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3425                                 return -EINVAL;
3426                         break;
3427
3428                 /* Ensure root port supports all the sizes we care about */
3429                 case PCI_EXP_TYPE_ROOT_PORT:
3430                         if ((cap & cap_mask) != cap_mask)
3431                                 return -EINVAL;
3432                         break;
3433                 }
3434
3435                 /* Ensure upstream ports don't block AtomicOps on egress */
3436                 if (!bridge->has_secondary_link) {
3437                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3438                                                    &ctl2);
3439                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3440                                 return -EINVAL;
3441                 }
3442
3443                 bus = bus->parent;
3444         }
3445
3446         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3447                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3448         return 0;
3449 }
3450 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3451
3452 /**
3453  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3454  * @dev: the PCI device
3455  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3456  *
3457  * Perform INTx swizzling for a device behind one level of bridge.  This is
3458  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3459  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3460  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3461  * the PCI Express Base Specification, Revision 2.1)
3462  */
3463 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3464 {
3465         int slot;
3466
3467         if (pci_ari_enabled(dev->bus))
3468                 slot = 0;
3469         else
3470                 slot = PCI_SLOT(dev->devfn);
3471
3472         return (((pin - 1) + slot) % 4) + 1;
3473 }
3474
3475 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3476 {
3477         u8 pin;
3478
3479         pin = dev->pin;
3480         if (!pin)
3481                 return -1;
3482
3483         while (!pci_is_root_bus(dev->bus)) {
3484                 pin = pci_swizzle_interrupt_pin(dev, pin);
3485                 dev = dev->bus->self;
3486         }
3487         *bridge = dev;
3488         return pin;
3489 }
3490
3491 /**
3492  * pci_common_swizzle - swizzle INTx all the way to root bridge
3493  * @dev: the PCI device
3494  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3495  *
3496  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3497  * bridges all the way up to a PCI root bus.
3498  */
3499 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3500 {
3501         u8 pin = *pinp;
3502
3503         while (!pci_is_root_bus(dev->bus)) {
3504                 pin = pci_swizzle_interrupt_pin(dev, pin);
3505                 dev = dev->bus->self;
3506         }
3507         *pinp = pin;
3508         return PCI_SLOT(dev->devfn);
3509 }
3510 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3511
3512 /**
3513  *      pci_release_region - Release a PCI bar
3514  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
3515  *      @bar: BAR to release
3516  *
3517  *      Releases the PCI I/O and memory resources previously reserved by a
3518  *      successful call to pci_request_region.  Call this function only
3519  *      after all use of the PCI regions has ceased.
3520  */
3521 void pci_release_region(struct pci_dev *pdev, int bar)
3522 {
3523         struct pci_devres *dr;
3524
3525         if (pci_resource_len(pdev, bar) == 0)
3526                 return;
3527         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3528                 release_region(pci_resource_start(pdev, bar),
3529                                 pci_resource_len(pdev, bar));
3530         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3531                 release_mem_region(pci_resource_start(pdev, bar),
3532                                 pci_resource_len(pdev, bar));
3533
3534         dr = find_pci_dr(pdev);
3535         if (dr)
3536                 dr->region_mask &= ~(1 << bar);
3537 }
3538 EXPORT_SYMBOL(pci_release_region);
3539
3540 /**
3541  *      __pci_request_region - Reserved PCI I/O and memory resource
3542  *      @pdev: PCI device whose resources are to be reserved
3543  *      @bar: BAR to be reserved
3544  *      @res_name: Name to be associated with resource.
3545  *      @exclusive: whether the region access is exclusive or not
3546  *
3547  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3548  *      being reserved by owner @res_name.  Do not access any
3549  *      address inside the PCI regions unless this call returns
3550  *      successfully.
3551  *
3552  *      If @exclusive is set, then the region is marked so that userspace
3553  *      is explicitly not allowed to map the resource via /dev/mem or
3554  *      sysfs MMIO access.
3555  *
3556  *      Returns 0 on success, or %EBUSY on error.  A warning
3557  *      message is also printed on failure.
3558  */
3559 static int __pci_request_region(struct pci_dev *pdev, int bar,
3560                                 const char *res_name, int exclusive)
3561 {
3562         struct pci_devres *dr;
3563
3564         if (pci_resource_len(pdev, bar) == 0)
3565                 return 0;
3566
3567         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3568                 if (!request_region(pci_resource_start(pdev, bar),
3569                             pci_resource_len(pdev, bar), res_name))
3570                         goto err_out;
3571         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3572                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3573                                         pci_resource_len(pdev, bar), res_name,
3574                                         exclusive))
3575                         goto err_out;
3576         }
3577
3578         dr = find_pci_dr(pdev);
3579         if (dr)
3580                 dr->region_mask |= 1 << bar;
3581
3582         return 0;
3583
3584 err_out:
3585         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3586                  &pdev->resource[bar]);
3587         return -EBUSY;
3588 }
3589
3590 /**
3591  *      pci_request_region - Reserve PCI I/O and memory resource
3592  *      @pdev: PCI device whose resources are to be reserved
3593  *      @bar: BAR to be reserved
3594  *      @res_name: Name to be associated with resource
3595  *
3596  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
3597  *      being reserved by owner @res_name.  Do not access any
3598  *      address inside the PCI regions unless this call returns
3599  *      successfully.
3600  *
3601  *      Returns 0 on success, or %EBUSY on error.  A warning
3602  *      message is also printed on failure.
3603  */
3604 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3605 {
3606         return __pci_request_region(pdev, bar, res_name, 0);
3607 }
3608 EXPORT_SYMBOL(pci_request_region);
3609
3610 /**
3611  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
3612  *      @pdev: PCI device whose resources are to be reserved
3613  *      @bar: BAR to be reserved
3614  *      @res_name: Name to be associated with resource.
3615  *
3616  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3617  *      being reserved by owner @res_name.  Do not access any
3618  *      address inside the PCI regions unless this call returns
3619  *      successfully.
3620  *
3621  *      Returns 0 on success, or %EBUSY on error.  A warning
3622  *      message is also printed on failure.
3623  *
3624  *      The key difference that _exclusive makes it that userspace is
3625  *      explicitly not allowed to map the resource via /dev/mem or
3626  *      sysfs.
3627  */
3628 int pci_request_region_exclusive(struct pci_dev *pdev, int bar,
3629                                  const char *res_name)
3630 {
3631         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
3632 }
3633 EXPORT_SYMBOL(pci_request_region_exclusive);
3634
3635 /**
3636  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3637  * @pdev: PCI device whose resources were previously reserved
3638  * @bars: Bitmask of BARs to be released
3639  *
3640  * Release selected PCI I/O and memory resources previously reserved.
3641  * Call this function only after all use of the PCI regions has ceased.
3642  */
3643 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3644 {
3645         int i;
3646
3647         for (i = 0; i < 6; i++)
3648                 if (bars & (1 << i))
3649                         pci_release_region(pdev, i);
3650 }
3651 EXPORT_SYMBOL(pci_release_selected_regions);
3652
3653 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3654                                           const char *res_name, int excl)
3655 {
3656         int i;
3657
3658         for (i = 0; i < 6; i++)
3659                 if (bars & (1 << i))
3660                         if (__pci_request_region(pdev, i, res_name, excl))
3661                                 goto err_out;
3662         return 0;
3663
3664 err_out:
3665         while (--i >= 0)
3666                 if (bars & (1 << i))
3667                         pci_release_region(pdev, i);
3668
3669         return -EBUSY;
3670 }
3671
3672
3673 /**
3674  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3675  * @pdev: PCI device whose resources are to be reserved
3676  * @bars: Bitmask of BARs to be requested
3677  * @res_name: Name to be associated with resource
3678  */
3679 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3680                                  const char *res_name)
3681 {
3682         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3683 }
3684 EXPORT_SYMBOL(pci_request_selected_regions);
3685
3686 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
3687                                            const char *res_name)
3688 {
3689         return __pci_request_selected_regions(pdev, bars, res_name,
3690                         IORESOURCE_EXCLUSIVE);
3691 }
3692 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3693
3694 /**
3695  *      pci_release_regions - Release reserved PCI I/O and memory resources
3696  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
3697  *
3698  *      Releases all PCI I/O and memory resources previously reserved by a
3699  *      successful call to pci_request_regions.  Call this function only
3700  *      after all use of the PCI regions has ceased.
3701  */
3702
3703 void pci_release_regions(struct pci_dev *pdev)
3704 {
3705         pci_release_selected_regions(pdev, (1 << 6) - 1);
3706 }
3707 EXPORT_SYMBOL(pci_release_regions);
3708
3709 /**
3710  *      pci_request_regions - Reserved PCI I/O and memory resources
3711  *      @pdev: PCI device whose resources are to be reserved
3712  *      @res_name: Name to be associated with resource.
3713  *
3714  *      Mark all PCI regions associated with PCI device @pdev as
3715  *      being reserved by owner @res_name.  Do not access any
3716  *      address inside the PCI regions unless this call returns
3717  *      successfully.
3718  *
3719  *      Returns 0 on success, or %EBUSY on error.  A warning
3720  *      message is also printed on failure.
3721  */
3722 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
3723 {
3724         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
3725 }
3726 EXPORT_SYMBOL(pci_request_regions);
3727
3728 /**
3729  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
3730  *      @pdev: PCI device whose resources are to be reserved
3731  *      @res_name: Name to be associated with resource.
3732  *
3733  *      Mark all PCI regions associated with PCI device @pdev as
3734  *      being reserved by owner @res_name.  Do not access any
3735  *      address inside the PCI regions unless this call returns
3736  *      successfully.
3737  *
3738  *      pci_request_regions_exclusive() will mark the region so that
3739  *      /dev/mem and the sysfs MMIO access will not be allowed.
3740  *
3741  *      Returns 0 on success, or %EBUSY on error.  A warning
3742  *      message is also printed on failure.
3743  */
3744 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
3745 {
3746         return pci_request_selected_regions_exclusive(pdev,
3747                                         ((1 << 6) - 1), res_name);
3748 }
3749 EXPORT_SYMBOL(pci_request_regions_exclusive);
3750
3751 /*
3752  * Record the PCI IO range (expressed as CPU physical address + size).
3753  * Return a negative value if an error has occured, zero otherwise
3754  */
3755 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
3756                         resource_size_t size)
3757 {
3758         int ret = 0;
3759 #ifdef PCI_IOBASE
3760         struct logic_pio_hwaddr *range;
3761
3762         if (!size || addr + size < addr)
3763                 return -EINVAL;
3764
3765         range = kzalloc(sizeof(*range), GFP_ATOMIC);
3766         if (!range)
3767                 return -ENOMEM;
3768
3769         range->fwnode = fwnode;
3770         range->size = size;
3771         range->hw_start = addr;
3772         range->flags = LOGIC_PIO_CPU_MMIO;
3773
3774         ret = logic_pio_register_range(range);
3775         if (ret)
3776                 kfree(range);
3777 #endif
3778
3779         return ret;
3780 }
3781
3782 phys_addr_t pci_pio_to_address(unsigned long pio)
3783 {
3784         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
3785
3786 #ifdef PCI_IOBASE
3787         if (pio >= MMIO_UPPER_LIMIT)
3788                 return address;
3789
3790         address = logic_pio_to_hwaddr(pio);
3791 #endif
3792
3793         return address;
3794 }
3795
3796 unsigned long __weak pci_address_to_pio(phys_addr_t address)
3797 {
3798 #ifdef PCI_IOBASE
3799         return logic_pio_trans_cpuaddr(address);
3800 #else
3801         if (address > IO_SPACE_LIMIT)
3802                 return (unsigned long)-1;
3803
3804         return (unsigned long) address;
3805 #endif
3806 }
3807
3808 /**
3809  *      pci_remap_iospace - Remap the memory mapped I/O space
3810  *      @res: Resource describing the I/O space
3811  *      @phys_addr: physical address of range to be mapped
3812  *
3813  *      Remap the memory mapped I/O space described by the @res
3814  *      and the CPU physical address @phys_addr into virtual address space.
3815  *      Only architectures that have memory mapped IO functions defined
3816  *      (and the PCI_IOBASE value defined) should call this function.
3817  */
3818 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
3819 {
3820 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3821         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3822
3823         if (!(res->flags & IORESOURCE_IO))
3824                 return -EINVAL;
3825
3826         if (res->end > IO_SPACE_LIMIT)
3827                 return -EINVAL;
3828
3829         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
3830                                   pgprot_device(PAGE_KERNEL));
3831 #else
3832         /* this architecture does not have memory mapped I/O space,
3833            so this function should never be called */
3834         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
3835         return -ENODEV;
3836 #endif
3837 }
3838 EXPORT_SYMBOL(pci_remap_iospace);
3839
3840 /**
3841  *      pci_unmap_iospace - Unmap the memory mapped I/O space
3842  *      @res: resource to be unmapped
3843  *
3844  *      Unmap the CPU virtual address @res from virtual address space.
3845  *      Only architectures that have memory mapped IO functions defined
3846  *      (and the PCI_IOBASE value defined) should call this function.
3847  */
3848 void pci_unmap_iospace(struct resource *res)
3849 {
3850 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3851         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3852
3853         unmap_kernel_range(vaddr, resource_size(res));
3854 #endif
3855 }
3856 EXPORT_SYMBOL(pci_unmap_iospace);
3857
3858 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
3859 {
3860         struct resource **res = ptr;
3861
3862         pci_unmap_iospace(*res);
3863 }
3864
3865 /**
3866  * devm_pci_remap_iospace - Managed pci_remap_iospace()
3867  * @dev: Generic device to remap IO address for
3868  * @res: Resource describing the I/O space
3869  * @phys_addr: physical address of range to be mapped
3870  *
3871  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
3872  * detach.
3873  */
3874 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
3875                            phys_addr_t phys_addr)
3876 {
3877         const struct resource **ptr;
3878         int error;
3879
3880         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
3881         if (!ptr)
3882                 return -ENOMEM;
3883
3884         error = pci_remap_iospace(res, phys_addr);
3885         if (error) {
3886                 devres_free(ptr);
3887         } else  {
3888                 *ptr = res;
3889                 devres_add(dev, ptr);
3890         }
3891
3892         return error;
3893 }
3894 EXPORT_SYMBOL(devm_pci_remap_iospace);
3895
3896 /**
3897  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
3898  * @dev: Generic device to remap IO address for
3899  * @offset: Resource address to map
3900  * @size: Size of map
3901  *
3902  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
3903  * detach.
3904  */
3905 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
3906                                       resource_size_t offset,
3907                                       resource_size_t size)
3908 {
3909         void __iomem **ptr, *addr;
3910
3911         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
3912         if (!ptr)
3913                 return NULL;
3914
3915         addr = pci_remap_cfgspace(offset, size);
3916         if (addr) {
3917                 *ptr = addr;
3918                 devres_add(dev, ptr);
3919         } else
3920                 devres_free(ptr);
3921
3922         return addr;
3923 }
3924 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
3925
3926 /**
3927  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
3928  * @dev: generic device to handle the resource for
3929  * @res: configuration space resource to be handled
3930  *
3931  * Checks that a resource is a valid memory region, requests the memory
3932  * region and ioremaps with pci_remap_cfgspace() API that ensures the
3933  * proper PCI configuration space memory attributes are guaranteed.
3934  *
3935  * All operations are managed and will be undone on driver detach.
3936  *
3937  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
3938  * on failure. Usage example::
3939  *
3940  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
3941  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
3942  *      if (IS_ERR(base))
3943  *              return PTR_ERR(base);
3944  */
3945 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
3946                                           struct resource *res)
3947 {
3948         resource_size_t size;
3949         const char *name;
3950         void __iomem *dest_ptr;
3951
3952         BUG_ON(!dev);
3953
3954         if (!res || resource_type(res) != IORESOURCE_MEM) {
3955                 dev_err(dev, "invalid resource\n");
3956                 return IOMEM_ERR_PTR(-EINVAL);
3957         }
3958
3959         size = resource_size(res);
3960         name = res->name ?: dev_name(dev);
3961
3962         if (!devm_request_mem_region(dev, res->start, size, name)) {
3963                 dev_err(dev, "can't request region for resource %pR\n", res);
3964                 return IOMEM_ERR_PTR(-EBUSY);
3965         }
3966
3967         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
3968         if (!dest_ptr) {
3969                 dev_err(dev, "ioremap failed for resource %pR\n", res);
3970                 devm_release_mem_region(dev, res->start, size);
3971                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
3972         }
3973
3974         return dest_ptr;
3975 }
3976 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
3977
3978 static void __pci_set_master(struct pci_dev *dev, bool enable)
3979 {
3980         u16 old_cmd, cmd;
3981
3982         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
3983         if (enable)
3984                 cmd = old_cmd | PCI_COMMAND_MASTER;
3985         else
3986                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
3987         if (cmd != old_cmd) {
3988                 pci_dbg(dev, "%s bus mastering\n",
3989                         enable ? "enabling" : "disabling");
3990                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3991         }
3992         dev->is_busmaster = enable;
3993 }
3994
3995 /**
3996  * pcibios_setup - process "pci=" kernel boot arguments
3997  * @str: string used to pass in "pci=" kernel boot arguments
3998  *
3999  * Process kernel boot arguments.  This is the default implementation.
4000  * Architecture specific implementations can override this as necessary.
4001  */
4002 char * __weak __init pcibios_setup(char *str)
4003 {
4004         return str;
4005 }
4006
4007 /**
4008  * pcibios_set_master - enable PCI bus-mastering for device dev
4009  * @dev: the PCI device to enable
4010  *
4011  * Enables PCI bus-mastering for the device.  This is the default
4012  * implementation.  Architecture specific implementations can override
4013  * this if necessary.
4014  */
4015 void __weak pcibios_set_master(struct pci_dev *dev)
4016 {
4017         u8 lat;
4018
4019         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4020         if (pci_is_pcie(dev))
4021                 return;
4022
4023         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4024         if (lat < 16)
4025                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4026         else if (lat > pcibios_max_latency)
4027                 lat = pcibios_max_latency;
4028         else
4029                 return;
4030
4031         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4032 }
4033
4034 /**
4035  * pci_set_master - enables bus-mastering for device dev
4036  * @dev: the PCI device to enable
4037  *
4038  * Enables bus-mastering on the device and calls pcibios_set_master()
4039  * to do the needed arch specific settings.
4040  */
4041 void pci_set_master(struct pci_dev *dev)
4042 {
4043         __pci_set_master(dev, true);
4044         pcibios_set_master(dev);
4045 }
4046 EXPORT_SYMBOL(pci_set_master);
4047
4048 /**
4049  * pci_clear_master - disables bus-mastering for device dev
4050  * @dev: the PCI device to disable
4051  */
4052 void pci_clear_master(struct pci_dev *dev)
4053 {
4054         __pci_set_master(dev, false);
4055 }
4056 EXPORT_SYMBOL(pci_clear_master);
4057
4058 /**
4059  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4060  * @dev: the PCI device for which MWI is to be enabled
4061  *
4062  * Helper function for pci_set_mwi.
4063  * Originally copied from drivers/net/acenic.c.
4064  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4065  *
4066  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4067  */
4068 int pci_set_cacheline_size(struct pci_dev *dev)
4069 {
4070         u8 cacheline_size;
4071
4072         if (!pci_cache_line_size)
4073                 return -EINVAL;
4074
4075         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4076            equal to or multiple of the right value. */
4077         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4078         if (cacheline_size >= pci_cache_line_size &&
4079             (cacheline_size % pci_cache_line_size) == 0)
4080                 return 0;
4081
4082         /* Write the correct value. */
4083         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4084         /* Read it back. */
4085         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4086         if (cacheline_size == pci_cache_line_size)
4087                 return 0;
4088
4089         pci_printk(KERN_DEBUG, dev, "cache line size of %d is not supported\n",
4090                    pci_cache_line_size << 2);
4091
4092         return -EINVAL;
4093 }
4094 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4095
4096 /**
4097  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4098  * @dev: the PCI device for which MWI is enabled
4099  *
4100  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4101  *
4102  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4103  */
4104 int pci_set_mwi(struct pci_dev *dev)
4105 {
4106 #ifdef PCI_DISABLE_MWI
4107         return 0;
4108 #else
4109         int rc;
4110         u16 cmd;
4111
4112         rc = pci_set_cacheline_size(dev);
4113         if (rc)
4114                 return rc;
4115
4116         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4117         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4118                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4119                 cmd |= PCI_COMMAND_INVALIDATE;
4120                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4121         }
4122         return 0;
4123 #endif
4124 }
4125 EXPORT_SYMBOL(pci_set_mwi);
4126
4127 /**
4128  * pcim_set_mwi - a device-managed pci_set_mwi()
4129  * @dev: the PCI device for which MWI is enabled
4130  *
4131  * Managed pci_set_mwi().
4132  *
4133  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4134  */
4135 int pcim_set_mwi(struct pci_dev *dev)
4136 {
4137         struct pci_devres *dr;
4138
4139         dr = find_pci_dr(dev);
4140         if (!dr)
4141                 return -ENOMEM;
4142
4143         dr->mwi = 1;
4144         return pci_set_mwi(dev);
4145 }
4146 EXPORT_SYMBOL(pcim_set_mwi);
4147
4148 /**
4149  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4150  * @dev: the PCI device for which MWI is enabled
4151  *
4152  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4153  * Callers are not required to check the return value.
4154  *
4155  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4156  */
4157 int pci_try_set_mwi(struct pci_dev *dev)
4158 {
4159 #ifdef PCI_DISABLE_MWI
4160         return 0;
4161 #else
4162         return pci_set_mwi(dev);
4163 #endif
4164 }
4165 EXPORT_SYMBOL(pci_try_set_mwi);
4166
4167 /**
4168  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4169  * @dev: the PCI device to disable
4170  *
4171  * Disables PCI Memory-Write-Invalidate transaction on the device
4172  */
4173 void pci_clear_mwi(struct pci_dev *dev)
4174 {
4175 #ifndef PCI_DISABLE_MWI
4176         u16 cmd;
4177
4178         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4179         if (cmd & PCI_COMMAND_INVALIDATE) {
4180                 cmd &= ~PCI_COMMAND_INVALIDATE;
4181                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4182         }
4183 #endif
4184 }
4185 EXPORT_SYMBOL(pci_clear_mwi);
4186
4187 /**
4188  * pci_intx - enables/disables PCI INTx for device dev
4189  * @pdev: the PCI device to operate on
4190  * @enable: boolean: whether to enable or disable PCI INTx
4191  *
4192  * Enables/disables PCI INTx for device dev
4193  */
4194 void pci_intx(struct pci_dev *pdev, int enable)
4195 {
4196         u16 pci_command, new;
4197
4198         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4199
4200         if (enable)
4201                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4202         else
4203                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4204
4205         if (new != pci_command) {
4206                 struct pci_devres *dr;
4207
4208                 pci_write_config_word(pdev, PCI_COMMAND, new);
4209
4210                 dr = find_pci_dr(pdev);
4211                 if (dr && !dr->restore_intx) {
4212                         dr->restore_intx = 1;
4213                         dr->orig_intx = !enable;
4214                 }
4215         }
4216 }
4217 EXPORT_SYMBOL_GPL(pci_intx);
4218
4219 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4220 {
4221         struct pci_bus *bus = dev->bus;
4222         bool mask_updated = true;
4223         u32 cmd_status_dword;
4224         u16 origcmd, newcmd;
4225         unsigned long flags;
4226         bool irq_pending;
4227
4228         /*
4229          * We do a single dword read to retrieve both command and status.
4230          * Document assumptions that make this possible.
4231          */
4232         BUILD_BUG_ON(PCI_COMMAND % 4);
4233         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4234
4235         raw_spin_lock_irqsave(&pci_lock, flags);
4236
4237         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4238
4239         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4240
4241         /*
4242          * Check interrupt status register to see whether our device
4243          * triggered the interrupt (when masking) or the next IRQ is
4244          * already pending (when unmasking).
4245          */
4246         if (mask != irq_pending) {
4247                 mask_updated = false;
4248                 goto done;
4249         }
4250
4251         origcmd = cmd_status_dword;
4252         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4253         if (mask)
4254                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4255         if (newcmd != origcmd)
4256                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4257
4258 done:
4259         raw_spin_unlock_irqrestore(&pci_lock, flags);
4260
4261         return mask_updated;
4262 }
4263
4264 /**
4265  * pci_check_and_mask_intx - mask INTx on pending interrupt
4266  * @dev: the PCI device to operate on
4267  *
4268  * Check if the device dev has its INTx line asserted, mask it and
4269  * return true in that case. False is returned if no interrupt was
4270  * pending.
4271  */
4272 bool pci_check_and_mask_intx(struct pci_dev *dev)
4273 {
4274         return pci_check_and_set_intx_mask(dev, true);
4275 }
4276 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4277
4278 /**
4279  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4280  * @dev: the PCI device to operate on
4281  *
4282  * Check if the device dev has its INTx line asserted, unmask it if not
4283  * and return true. False is returned and the mask remains active if
4284  * there was still an interrupt pending.
4285  */
4286 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4287 {
4288         return pci_check_and_set_intx_mask(dev, false);
4289 }
4290 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4291
4292 /**
4293  * pci_wait_for_pending_transaction - waits for pending transaction
4294  * @dev: the PCI device to operate on
4295  *
4296  * Return 0 if transaction is pending 1 otherwise.
4297  */
4298 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4299 {
4300         if (!pci_is_pcie(dev))
4301                 return 1;
4302
4303         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4304                                     PCI_EXP_DEVSTA_TRPND);
4305 }
4306 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4307
4308 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
4309 {
4310         int delay = 1;
4311         u32 id;
4312
4313         /*
4314          * After reset, the device should not silently discard config
4315          * requests, but it may still indicate that it needs more time by
4316          * responding to them with CRS completions.  The Root Port will
4317          * generally synthesize ~0 data to complete the read (except when
4318          * CRS SV is enabled and the read was for the Vendor ID; in that
4319          * case it synthesizes 0x0001 data).
4320          *
4321          * Wait for the device to return a non-CRS completion.  Read the
4322          * Command register instead of Vendor ID so we don't have to
4323          * contend with the CRS SV value.
4324          */
4325         pci_read_config_dword(dev, PCI_COMMAND, &id);
4326         while (id == ~0) {
4327                 if (delay > timeout) {
4328                         pci_warn(dev, "not ready %dms after %s; giving up\n",
4329                                  delay - 1, reset_type);
4330                         return -ENOTTY;
4331                 }
4332
4333                 if (delay > 1000)
4334                         pci_info(dev, "not ready %dms after %s; waiting\n",
4335                                  delay - 1, reset_type);
4336
4337                 msleep(delay);
4338                 delay *= 2;
4339                 pci_read_config_dword(dev, PCI_COMMAND, &id);
4340         }
4341
4342         if (delay > 1000)
4343                 pci_info(dev, "ready %dms after %s\n", delay - 1,
4344                          reset_type);
4345
4346         return 0;
4347 }
4348
4349 /**
4350  * pcie_has_flr - check if a device supports function level resets
4351  * @dev:        device to check
4352  *
4353  * Returns true if the device advertises support for PCIe function level
4354  * resets.
4355  */
4356 bool pcie_has_flr(struct pci_dev *dev)
4357 {
4358         u32 cap;
4359
4360         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4361                 return false;
4362
4363         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
4364         return cap & PCI_EXP_DEVCAP_FLR;
4365 }
4366 EXPORT_SYMBOL_GPL(pcie_has_flr);
4367
4368 /**
4369  * pcie_flr - initiate a PCIe function level reset
4370  * @dev:        device to reset
4371  *
4372  * Initiate a function level reset on @dev.  The caller should ensure the
4373  * device supports FLR before calling this function, e.g. by using the
4374  * pcie_has_flr() helper.
4375  */
4376 int pcie_flr(struct pci_dev *dev)
4377 {
4378         if (!pci_wait_for_pending_transaction(dev))
4379                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4380
4381         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4382
4383         /*
4384          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4385          * 100ms, but may silently discard requests while the FLR is in
4386          * progress.  Wait 100ms before trying to access the device.
4387          */
4388         msleep(100);
4389
4390         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4391 }
4392 EXPORT_SYMBOL_GPL(pcie_flr);
4393
4394 static int pci_af_flr(struct pci_dev *dev, int probe)
4395 {
4396         int pos;
4397         u8 cap;
4398
4399         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4400         if (!pos)
4401                 return -ENOTTY;
4402
4403         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4404                 return -ENOTTY;
4405
4406         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4407         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4408                 return -ENOTTY;
4409
4410         if (probe)
4411                 return 0;
4412
4413         /*
4414          * Wait for Transaction Pending bit to clear.  A word-aligned test
4415          * is used, so we use the conrol offset rather than status and shift
4416          * the test bit to match.
4417          */
4418         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4419                                  PCI_AF_STATUS_TP << 8))
4420                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4421
4422         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4423
4424         /*
4425          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4426          * updated 27 July 2006; a device must complete an FLR within
4427          * 100ms, but may silently discard requests while the FLR is in
4428          * progress.  Wait 100ms before trying to access the device.
4429          */
4430         msleep(100);
4431
4432         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4433 }
4434
4435 /**
4436  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4437  * @dev: Device to reset.
4438  * @probe: If set, only check if the device can be reset this way.
4439  *
4440  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4441  * unset, it will be reinitialized internally when going from PCI_D3hot to
4442  * PCI_D0.  If that's the case and the device is not in a low-power state
4443  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4444  *
4445  * NOTE: This causes the caller to sleep for twice the device power transition
4446  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4447  * by default (i.e. unless the @dev's d3_delay field has a different value).
4448  * Moreover, only devices in D0 can be reset by this function.
4449  */
4450 static int pci_pm_reset(struct pci_dev *dev, int probe)
4451 {
4452         u16 csr;
4453
4454         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4455                 return -ENOTTY;
4456
4457         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4458         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4459                 return -ENOTTY;
4460
4461         if (probe)
4462                 return 0;
4463
4464         if (dev->current_state != PCI_D0)
4465                 return -EINVAL;
4466
4467         csr &= ~PCI_PM_CTRL_STATE_MASK;
4468         csr |= PCI_D3hot;
4469         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4470         pci_dev_d3_sleep(dev);
4471
4472         csr &= ~PCI_PM_CTRL_STATE_MASK;
4473         csr |= PCI_D0;
4474         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4475         pci_dev_d3_sleep(dev);
4476
4477         return pci_dev_wait(dev, "PM D3->D0", PCIE_RESET_READY_POLL_MS);
4478 }
4479 /**
4480  * pcie_wait_for_link - Wait until link is active or inactive
4481  * @pdev: Bridge device
4482  * @active: waiting for active or inactive?
4483  *
4484  * Use this to wait till link becomes active or inactive.
4485  */
4486 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4487 {
4488         int timeout = 1000;
4489         bool ret;
4490         u16 lnk_status;
4491
4492         for (;;) {
4493                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4494                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4495                 if (ret == active)
4496                         return true;
4497                 if (timeout <= 0)
4498                         break;
4499                 msleep(10);
4500                 timeout -= 10;
4501         }
4502
4503         pci_info(pdev, "Data Link Layer Link Active not %s in 1000 msec\n",
4504                  active ? "set" : "cleared");
4505
4506         return false;
4507 }
4508
4509 void pci_reset_secondary_bus(struct pci_dev *dev)
4510 {
4511         u16 ctrl;
4512
4513         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
4514         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
4515         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4516
4517         /*
4518          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
4519          * this to 2ms to ensure that we meet the minimum requirement.
4520          */
4521         msleep(2);
4522
4523         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
4524         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4525
4526         /*
4527          * Trhfa for conventional PCI is 2^25 clock cycles.
4528          * Assuming a minimum 33MHz clock this results in a 1s
4529          * delay before we can consider subordinate devices to
4530          * be re-initialized.  PCIe has some ways to shorten this,
4531          * but we don't make use of them yet.
4532          */
4533         ssleep(1);
4534 }
4535
4536 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
4537 {
4538         pci_reset_secondary_bus(dev);
4539 }
4540
4541 /**
4542  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
4543  * @dev: Bridge device
4544  *
4545  * Use the bridge control register to assert reset on the secondary bus.
4546  * Devices on the secondary bus are left in power-on state.
4547  */
4548 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
4549 {
4550         pcibios_reset_secondary_bus(dev);
4551
4552         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
4553 }
4554 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
4555
4556 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
4557 {
4558         struct pci_dev *pdev;
4559
4560         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
4561             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4562                 return -ENOTTY;
4563
4564         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4565                 if (pdev != dev)
4566                         return -ENOTTY;
4567
4568         if (probe)
4569                 return 0;
4570
4571         return pci_bridge_secondary_bus_reset(dev->bus->self);
4572 }
4573
4574 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
4575 {
4576         int rc = -ENOTTY;
4577
4578         if (!hotplug || !try_module_get(hotplug->owner))
4579                 return rc;
4580
4581         if (hotplug->ops->reset_slot)
4582                 rc = hotplug->ops->reset_slot(hotplug, probe);
4583
4584         module_put(hotplug->owner);
4585
4586         return rc;
4587 }
4588
4589 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
4590 {
4591         struct pci_dev *pdev;
4592
4593         if (dev->subordinate || !dev->slot ||
4594             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4595                 return -ENOTTY;
4596
4597         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4598                 if (pdev != dev && pdev->slot == dev->slot)
4599                         return -ENOTTY;
4600
4601         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
4602 }
4603
4604 static void pci_dev_lock(struct pci_dev *dev)
4605 {
4606         pci_cfg_access_lock(dev);
4607         /* block PM suspend, driver probe, etc. */
4608         device_lock(&dev->dev);
4609 }
4610
4611 /* Return 1 on successful lock, 0 on contention */
4612 static int pci_dev_trylock(struct pci_dev *dev)
4613 {
4614         if (pci_cfg_access_trylock(dev)) {
4615                 if (device_trylock(&dev->dev))
4616                         return 1;
4617                 pci_cfg_access_unlock(dev);
4618         }
4619
4620         return 0;
4621 }
4622
4623 static void pci_dev_unlock(struct pci_dev *dev)
4624 {
4625         device_unlock(&dev->dev);
4626         pci_cfg_access_unlock(dev);
4627 }
4628
4629 static void pci_dev_save_and_disable(struct pci_dev *dev)
4630 {
4631         const struct pci_error_handlers *err_handler =
4632                         dev->driver ? dev->driver->err_handler : NULL;
4633
4634         /*
4635          * dev->driver->err_handler->reset_prepare() is protected against
4636          * races with ->remove() by the device lock, which must be held by
4637          * the caller.
4638          */
4639         if (err_handler && err_handler->reset_prepare)
4640                 err_handler->reset_prepare(dev);
4641
4642         /*
4643          * Wake-up device prior to save.  PM registers default to D0 after
4644          * reset and a simple register restore doesn't reliably return
4645          * to a non-D0 state anyway.
4646          */
4647         pci_set_power_state(dev, PCI_D0);
4648
4649         pci_save_state(dev);
4650         /*
4651          * Disable the device by clearing the Command register, except for
4652          * INTx-disable which is set.  This not only disables MMIO and I/O port
4653          * BARs, but also prevents the device from being Bus Master, preventing
4654          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
4655          * compliant devices, INTx-disable prevents legacy interrupts.
4656          */
4657         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
4658 }
4659
4660 static void pci_dev_restore(struct pci_dev *dev)
4661 {
4662         const struct pci_error_handlers *err_handler =
4663                         dev->driver ? dev->driver->err_handler : NULL;
4664
4665         pci_restore_state(dev);
4666
4667         /*
4668          * dev->driver->err_handler->reset_done() is protected against
4669          * races with ->remove() by the device lock, which must be held by
4670          * the caller.
4671          */
4672         if (err_handler && err_handler->reset_done)
4673                 err_handler->reset_done(dev);
4674 }
4675
4676 /**
4677  * __pci_reset_function_locked - reset a PCI device function while holding
4678  * the @dev mutex lock.
4679  * @dev: PCI device to reset
4680  *
4681  * Some devices allow an individual function to be reset without affecting
4682  * other functions in the same device.  The PCI device must be responsive
4683  * to PCI config space in order to use this function.
4684  *
4685  * The device function is presumed to be unused and the caller is holding
4686  * the device mutex lock when this function is called.
4687  * Resetting the device will make the contents of PCI configuration space
4688  * random, so any caller of this must be prepared to reinitialise the
4689  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
4690  * etc.
4691  *
4692  * Returns 0 if the device function was successfully reset or negative if the
4693  * device doesn't support resetting a single function.
4694  */
4695 int __pci_reset_function_locked(struct pci_dev *dev)
4696 {
4697         int rc;
4698
4699         might_sleep();
4700
4701         /*
4702          * A reset method returns -ENOTTY if it doesn't support this device
4703          * and we should try the next method.
4704          *
4705          * If it returns 0 (success), we're finished.  If it returns any
4706          * other error, we're also finished: this indicates that further
4707          * reset mechanisms might be broken on the device.
4708          */
4709         rc = pci_dev_specific_reset(dev, 0);
4710         if (rc != -ENOTTY)
4711                 return rc;
4712         if (pcie_has_flr(dev)) {
4713                 rc = pcie_flr(dev);
4714                 if (rc != -ENOTTY)
4715                         return rc;
4716         }
4717         rc = pci_af_flr(dev, 0);
4718         if (rc != -ENOTTY)
4719                 return rc;
4720         rc = pci_pm_reset(dev, 0);
4721         if (rc != -ENOTTY)
4722                 return rc;
4723         rc = pci_dev_reset_slot_function(dev, 0);
4724         if (rc != -ENOTTY)
4725                 return rc;
4726         return pci_parent_bus_reset(dev, 0);
4727 }
4728 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
4729
4730 /**
4731  * pci_probe_reset_function - check whether the device can be safely reset
4732  * @dev: PCI device to reset
4733  *
4734  * Some devices allow an individual function to be reset without affecting
4735  * other functions in the same device.  The PCI device must be responsive
4736  * to PCI config space in order to use this function.
4737  *
4738  * Returns 0 if the device function can be reset or negative if the
4739  * device doesn't support resetting a single function.
4740  */
4741 int pci_probe_reset_function(struct pci_dev *dev)
4742 {
4743         int rc;
4744
4745         might_sleep();
4746
4747         rc = pci_dev_specific_reset(dev, 1);
4748         if (rc != -ENOTTY)
4749                 return rc;
4750         if (pcie_has_flr(dev))
4751                 return 0;
4752         rc = pci_af_flr(dev, 1);
4753         if (rc != -ENOTTY)
4754                 return rc;
4755         rc = pci_pm_reset(dev, 1);
4756         if (rc != -ENOTTY)
4757                 return rc;
4758         rc = pci_dev_reset_slot_function(dev, 1);
4759         if (rc != -ENOTTY)
4760                 return rc;
4761
4762         return pci_parent_bus_reset(dev, 1);
4763 }
4764
4765 /**
4766  * pci_reset_function - quiesce and reset a PCI device function
4767  * @dev: PCI device to reset
4768  *
4769  * Some devices allow an individual function to be reset without affecting
4770  * other functions in the same device.  The PCI device must be responsive
4771  * to PCI config space in order to use this function.
4772  *
4773  * This function does not just reset the PCI portion of a device, but
4774  * clears all the state associated with the device.  This function differs
4775  * from __pci_reset_function_locked() in that it saves and restores device state
4776  * over the reset and takes the PCI device lock.
4777  *
4778  * Returns 0 if the device function was successfully reset or negative if the
4779  * device doesn't support resetting a single function.
4780  */
4781 int pci_reset_function(struct pci_dev *dev)
4782 {
4783         int rc;
4784
4785         if (!dev->reset_fn)
4786                 return -ENOTTY;
4787
4788         pci_dev_lock(dev);
4789         pci_dev_save_and_disable(dev);
4790
4791         rc = __pci_reset_function_locked(dev);
4792
4793         pci_dev_restore(dev);
4794         pci_dev_unlock(dev);
4795
4796         return rc;
4797 }
4798 EXPORT_SYMBOL_GPL(pci_reset_function);
4799
4800 /**
4801  * pci_reset_function_locked - quiesce and reset a PCI device function
4802  * @dev: PCI device to reset
4803  *
4804  * Some devices allow an individual function to be reset without affecting
4805  * other functions in the same device.  The PCI device must be responsive
4806  * to PCI config space in order to use this function.
4807  *
4808  * This function does not just reset the PCI portion of a device, but
4809  * clears all the state associated with the device.  This function differs
4810  * from __pci_reset_function_locked() in that it saves and restores device state
4811  * over the reset.  It also differs from pci_reset_function() in that it
4812  * requires the PCI device lock to be held.
4813  *
4814  * Returns 0 if the device function was successfully reset or negative if the
4815  * device doesn't support resetting a single function.
4816  */
4817 int pci_reset_function_locked(struct pci_dev *dev)
4818 {
4819         int rc;
4820
4821         if (!dev->reset_fn)
4822                 return -ENOTTY;
4823
4824         pci_dev_save_and_disable(dev);
4825
4826         rc = __pci_reset_function_locked(dev);
4827
4828         pci_dev_restore(dev);
4829
4830         return rc;
4831 }
4832 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
4833
4834 /**
4835  * pci_try_reset_function - quiesce and reset a PCI device function
4836  * @dev: PCI device to reset
4837  *
4838  * Same as above, except return -EAGAIN if unable to lock device.
4839  */
4840 int pci_try_reset_function(struct pci_dev *dev)
4841 {
4842         int rc;
4843
4844         if (!dev->reset_fn)
4845                 return -ENOTTY;
4846
4847         if (!pci_dev_trylock(dev))
4848                 return -EAGAIN;
4849
4850         pci_dev_save_and_disable(dev);
4851         rc = __pci_reset_function_locked(dev);
4852         pci_dev_restore(dev);
4853         pci_dev_unlock(dev);
4854
4855         return rc;
4856 }
4857 EXPORT_SYMBOL_GPL(pci_try_reset_function);
4858
4859 /* Do any devices on or below this bus prevent a bus reset? */
4860 static bool pci_bus_resetable(struct pci_bus *bus)
4861 {
4862         struct pci_dev *dev;
4863
4864
4865         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
4866                 return false;
4867
4868         list_for_each_entry(dev, &bus->devices, bus_list) {
4869                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4870                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4871                         return false;
4872         }
4873
4874         return true;
4875 }
4876
4877 /* Lock devices from the top of the tree down */
4878 static void pci_bus_lock(struct pci_bus *bus)
4879 {
4880         struct pci_dev *dev;
4881
4882         list_for_each_entry(dev, &bus->devices, bus_list) {
4883                 pci_dev_lock(dev);
4884                 if (dev->subordinate)
4885                         pci_bus_lock(dev->subordinate);
4886         }
4887 }
4888
4889 /* Unlock devices from the bottom of the tree up */
4890 static void pci_bus_unlock(struct pci_bus *bus)
4891 {
4892         struct pci_dev *dev;
4893
4894         list_for_each_entry(dev, &bus->devices, bus_list) {
4895                 if (dev->subordinate)
4896                         pci_bus_unlock(dev->subordinate);
4897                 pci_dev_unlock(dev);
4898         }
4899 }
4900
4901 /* Return 1 on successful lock, 0 on contention */
4902 static int pci_bus_trylock(struct pci_bus *bus)
4903 {
4904         struct pci_dev *dev;
4905
4906         list_for_each_entry(dev, &bus->devices, bus_list) {
4907                 if (!pci_dev_trylock(dev))
4908                         goto unlock;
4909                 if (dev->subordinate) {
4910                         if (!pci_bus_trylock(dev->subordinate)) {
4911                                 pci_dev_unlock(dev);
4912                                 goto unlock;
4913                         }
4914                 }
4915         }
4916         return 1;
4917
4918 unlock:
4919         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
4920                 if (dev->subordinate)
4921                         pci_bus_unlock(dev->subordinate);
4922                 pci_dev_unlock(dev);
4923         }
4924         return 0;
4925 }
4926
4927 /* Do any devices on or below this slot prevent a bus reset? */
4928 static bool pci_slot_resetable(struct pci_slot *slot)
4929 {
4930         struct pci_dev *dev;
4931
4932         if (slot->bus->self &&
4933             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
4934                 return false;
4935
4936         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4937                 if (!dev->slot || dev->slot != slot)
4938                         continue;
4939                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4940                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4941                         return false;
4942         }
4943
4944         return true;
4945 }
4946
4947 /* Lock devices from the top of the tree down */
4948 static void pci_slot_lock(struct pci_slot *slot)
4949 {
4950         struct pci_dev *dev;
4951
4952         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4953                 if (!dev->slot || dev->slot != slot)
4954                         continue;
4955                 pci_dev_lock(dev);
4956                 if (dev->subordinate)
4957                         pci_bus_lock(dev->subordinate);
4958         }
4959 }
4960
4961 /* Unlock devices from the bottom of the tree up */
4962 static void pci_slot_unlock(struct pci_slot *slot)
4963 {
4964         struct pci_dev *dev;
4965
4966         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4967                 if (!dev->slot || dev->slot != slot)
4968                         continue;
4969                 if (dev->subordinate)
4970                         pci_bus_unlock(dev->subordinate);
4971                 pci_dev_unlock(dev);
4972         }
4973 }
4974
4975 /* Return 1 on successful lock, 0 on contention */
4976 static int pci_slot_trylock(struct pci_slot *slot)
4977 {
4978         struct pci_dev *dev;
4979
4980         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4981                 if (!dev->slot || dev->slot != slot)
4982                         continue;
4983                 if (!pci_dev_trylock(dev))
4984                         goto unlock;
4985                 if (dev->subordinate) {
4986                         if (!pci_bus_trylock(dev->subordinate)) {
4987                                 pci_dev_unlock(dev);
4988                                 goto unlock;
4989                         }
4990                 }
4991         }
4992         return 1;
4993
4994 unlock:
4995         list_for_each_entry_continue_reverse(dev,
4996                                              &slot->bus->devices, bus_list) {
4997                 if (!dev->slot || dev->slot != slot)
4998                         continue;
4999                 if (dev->subordinate)
5000                         pci_bus_unlock(dev->subordinate);
5001                 pci_dev_unlock(dev);
5002         }
5003         return 0;
5004 }
5005
5006 /* Save and disable devices from the top of the tree down */
5007 static void pci_bus_save_and_disable(struct pci_bus *bus)
5008 {
5009         struct pci_dev *dev;
5010
5011         list_for_each_entry(dev, &bus->devices, bus_list) {
5012                 pci_dev_lock(dev);
5013                 pci_dev_save_and_disable(dev);
5014                 pci_dev_unlock(dev);
5015                 if (dev->subordinate)
5016                         pci_bus_save_and_disable(dev->subordinate);
5017         }
5018 }
5019
5020 /*
5021  * Restore devices from top of the tree down - parent bridges need to be
5022  * restored before we can get to subordinate devices.
5023  */
5024 static void pci_bus_restore(struct pci_bus *bus)
5025 {
5026         struct pci_dev *dev;
5027
5028         list_for_each_entry(dev, &bus->devices, bus_list) {
5029                 pci_dev_lock(dev);
5030                 pci_dev_restore(dev);
5031                 pci_dev_unlock(dev);
5032                 if (dev->subordinate)
5033                         pci_bus_restore(dev->subordinate);
5034         }
5035 }
5036
5037 /* Save and disable devices from the top of the tree down */
5038 static void pci_slot_save_and_disable(struct pci_slot *slot)
5039 {
5040         struct pci_dev *dev;
5041
5042         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5043                 if (!dev->slot || dev->slot != slot)
5044                         continue;
5045                 pci_dev_save_and_disable(dev);
5046                 if (dev->subordinate)
5047                         pci_bus_save_and_disable(dev->subordinate);
5048         }
5049 }
5050
5051 /*
5052  * Restore devices from top of the tree down - parent bridges need to be
5053  * restored before we can get to subordinate devices.
5054  */
5055 static void pci_slot_restore(struct pci_slot *slot)
5056 {
5057         struct pci_dev *dev;
5058
5059         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5060                 if (!dev->slot || dev->slot != slot)
5061                         continue;
5062                 pci_dev_lock(dev);
5063                 pci_dev_restore(dev);
5064                 pci_dev_unlock(dev);
5065                 if (dev->subordinate)
5066                         pci_bus_restore(dev->subordinate);
5067         }
5068 }
5069
5070 static int pci_slot_reset(struct pci_slot *slot, int probe)
5071 {
5072         int rc;
5073
5074         if (!slot || !pci_slot_resetable(slot))
5075                 return -ENOTTY;
5076
5077         if (!probe)
5078                 pci_slot_lock(slot);
5079
5080         might_sleep();
5081
5082         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5083
5084         if (!probe)
5085                 pci_slot_unlock(slot);
5086
5087         return rc;
5088 }
5089
5090 /**
5091  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5092  * @slot: PCI slot to probe
5093  *
5094  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5095  */
5096 int pci_probe_reset_slot(struct pci_slot *slot)
5097 {
5098         return pci_slot_reset(slot, 1);
5099 }
5100 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5101
5102 /**
5103  * __pci_reset_slot - Try to reset a PCI slot
5104  * @slot: PCI slot to reset
5105  *
5106  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5107  * independent of other slots.  For instance, some slots may support slot power
5108  * control.  In the case of a 1:1 bus to slot architecture, this function may
5109  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5110  * Generally a slot reset should be attempted before a bus reset.  All of the
5111  * function of the slot and any subordinate buses behind the slot are reset
5112  * through this function.  PCI config space of all devices in the slot and
5113  * behind the slot is saved before and restored after reset.
5114  *
5115  * Same as above except return -EAGAIN if the slot cannot be locked
5116  */
5117 static int __pci_reset_slot(struct pci_slot *slot)
5118 {
5119         int rc;
5120
5121         rc = pci_slot_reset(slot, 1);
5122         if (rc)
5123                 return rc;
5124
5125         pci_slot_save_and_disable(slot);
5126
5127         if (pci_slot_trylock(slot)) {
5128                 might_sleep();
5129                 rc = pci_reset_hotplug_slot(slot->hotplug, 0);
5130                 pci_slot_unlock(slot);
5131         } else
5132                 rc = -EAGAIN;
5133
5134         pci_slot_restore(slot);
5135
5136         return rc;
5137 }
5138
5139 static int pci_bus_reset(struct pci_bus *bus, int probe)
5140 {
5141         int ret;
5142
5143         if (!bus->self || !pci_bus_resetable(bus))
5144                 return -ENOTTY;
5145
5146         if (probe)
5147                 return 0;
5148
5149         pci_bus_lock(bus);
5150
5151         might_sleep();
5152
5153         ret = pci_bridge_secondary_bus_reset(bus->self);
5154
5155         pci_bus_unlock(bus);
5156
5157         return ret;
5158 }
5159
5160 /**
5161  * pci_bus_error_reset - reset the bridge's subordinate bus
5162  * @bridge: The parent device that connects to the bus to reset
5163  *
5164  * This function will first try to reset the slots on this bus if the method is
5165  * available. If slot reset fails or is not available, this will fall back to a
5166  * secondary bus reset.
5167  */
5168 int pci_bus_error_reset(struct pci_dev *bridge)
5169 {
5170         struct pci_bus *bus = bridge->subordinate;
5171         struct pci_slot *slot;
5172
5173         if (!bus)
5174                 return -ENOTTY;
5175
5176         mutex_lock(&pci_slot_mutex);
5177         if (list_empty(&bus->slots))
5178                 goto bus_reset;
5179
5180         list_for_each_entry(slot, &bus->slots, list)
5181                 if (pci_probe_reset_slot(slot))
5182                         goto bus_reset;
5183
5184         list_for_each_entry(slot, &bus->slots, list)
5185                 if (pci_slot_reset(slot, 0))
5186                         goto bus_reset;
5187
5188         mutex_unlock(&pci_slot_mutex);
5189         return 0;
5190 bus_reset:
5191         mutex_unlock(&pci_slot_mutex);
5192         return pci_bus_reset(bridge->subordinate, 0);
5193 }
5194
5195 /**
5196  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5197  * @bus: PCI bus to probe
5198  *
5199  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5200  */
5201 int pci_probe_reset_bus(struct pci_bus *bus)
5202 {
5203         return pci_bus_reset(bus, 1);
5204 }
5205 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5206
5207 /**
5208  * __pci_reset_bus - Try to reset a PCI bus
5209  * @bus: top level PCI bus to reset
5210  *
5211  * Same as above except return -EAGAIN if the bus cannot be locked
5212  */
5213 static int __pci_reset_bus(struct pci_bus *bus)
5214 {
5215         int rc;
5216
5217         rc = pci_bus_reset(bus, 1);
5218         if (rc)
5219                 return rc;
5220
5221         pci_bus_save_and_disable(bus);
5222
5223         if (pci_bus_trylock(bus)) {
5224                 might_sleep();
5225                 rc = pci_bridge_secondary_bus_reset(bus->self);
5226                 pci_bus_unlock(bus);
5227         } else
5228                 rc = -EAGAIN;
5229
5230         pci_bus_restore(bus);
5231
5232         return rc;
5233 }
5234
5235 /**
5236  * pci_reset_bus - Try to reset a PCI bus
5237  * @pdev: top level PCI device to reset via slot/bus
5238  *
5239  * Same as above except return -EAGAIN if the bus cannot be locked
5240  */
5241 int pci_reset_bus(struct pci_dev *pdev)
5242 {
5243         return (!pci_probe_reset_slot(pdev->slot)) ?
5244             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5245 }
5246 EXPORT_SYMBOL_GPL(pci_reset_bus);
5247
5248 /**
5249  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5250  * @dev: PCI device to query
5251  *
5252  * Returns mmrbc: maximum designed memory read count in bytes
5253  *    or appropriate error value.
5254  */
5255 int pcix_get_max_mmrbc(struct pci_dev *dev)
5256 {
5257         int cap;
5258         u32 stat;
5259
5260         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5261         if (!cap)
5262                 return -EINVAL;
5263
5264         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5265                 return -EINVAL;
5266
5267         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5268 }
5269 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5270
5271 /**
5272  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5273  * @dev: PCI device to query
5274  *
5275  * Returns mmrbc: maximum memory read count in bytes
5276  *    or appropriate error value.
5277  */
5278 int pcix_get_mmrbc(struct pci_dev *dev)
5279 {
5280         int cap;
5281         u16 cmd;
5282
5283         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5284         if (!cap)
5285                 return -EINVAL;
5286
5287         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5288                 return -EINVAL;
5289
5290         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5291 }
5292 EXPORT_SYMBOL(pcix_get_mmrbc);
5293
5294 /**
5295  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5296  * @dev: PCI device to query
5297  * @mmrbc: maximum memory read count in bytes
5298  *    valid values are 512, 1024, 2048, 4096
5299  *
5300  * If possible sets maximum memory read byte count, some bridges have erratas
5301  * that prevent this.
5302  */
5303 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5304 {
5305         int cap;
5306         u32 stat, v, o;
5307         u16 cmd;
5308
5309         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5310                 return -EINVAL;
5311
5312         v = ffs(mmrbc) - 10;
5313
5314         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5315         if (!cap)
5316                 return -EINVAL;
5317
5318         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5319                 return -EINVAL;
5320
5321         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5322                 return -E2BIG;
5323
5324         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5325                 return -EINVAL;
5326
5327         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5328         if (o != v) {
5329                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5330                         return -EIO;
5331
5332                 cmd &= ~PCI_X_CMD_MAX_READ;
5333                 cmd |= v << 2;
5334                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5335                         return -EIO;
5336         }
5337         return 0;
5338 }
5339 EXPORT_SYMBOL(pcix_set_mmrbc);
5340
5341 /**
5342  * pcie_get_readrq - get PCI Express read request size
5343  * @dev: PCI device to query
5344  *
5345  * Returns maximum memory read request in bytes
5346  *    or appropriate error value.
5347  */
5348 int pcie_get_readrq(struct pci_dev *dev)
5349 {
5350         u16 ctl;
5351
5352         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5353
5354         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5355 }
5356 EXPORT_SYMBOL(pcie_get_readrq);
5357
5358 /**
5359  * pcie_set_readrq - set PCI Express maximum memory read request
5360  * @dev: PCI device to query
5361  * @rq: maximum memory read count in bytes
5362  *    valid values are 128, 256, 512, 1024, 2048, 4096
5363  *
5364  * If possible sets maximum memory read request in bytes
5365  */
5366 int pcie_set_readrq(struct pci_dev *dev, int rq)
5367 {
5368         u16 v;
5369
5370         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5371                 return -EINVAL;
5372
5373         /*
5374          * If using the "performance" PCIe config, we clamp the
5375          * read rq size to the max packet size to prevent the
5376          * host bridge generating requests larger than we can
5377          * cope with
5378          */
5379         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5380                 int mps = pcie_get_mps(dev);
5381
5382                 if (mps < rq)
5383                         rq = mps;
5384         }
5385
5386         v = (ffs(rq) - 8) << 12;
5387
5388         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5389                                                   PCI_EXP_DEVCTL_READRQ, v);
5390 }
5391 EXPORT_SYMBOL(pcie_set_readrq);
5392
5393 /**
5394  * pcie_get_mps - get PCI Express maximum payload size
5395  * @dev: PCI device to query
5396  *
5397  * Returns maximum payload size in bytes
5398  */
5399 int pcie_get_mps(struct pci_dev *dev)
5400 {
5401         u16 ctl;
5402
5403         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5404
5405         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
5406 }
5407 EXPORT_SYMBOL(pcie_get_mps);
5408
5409 /**
5410  * pcie_set_mps - set PCI Express maximum payload size
5411  * @dev: PCI device to query
5412  * @mps: maximum payload size in bytes
5413  *    valid values are 128, 256, 512, 1024, 2048, 4096
5414  *
5415  * If possible sets maximum payload size
5416  */
5417 int pcie_set_mps(struct pci_dev *dev, int mps)
5418 {
5419         u16 v;
5420
5421         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
5422                 return -EINVAL;
5423
5424         v = ffs(mps) - 8;
5425         if (v > dev->pcie_mpss)
5426                 return -EINVAL;
5427         v <<= 5;
5428
5429         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5430                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
5431 }
5432 EXPORT_SYMBOL(pcie_set_mps);
5433
5434 /**
5435  * pcie_bandwidth_available - determine minimum link settings of a PCIe
5436  *                            device and its bandwidth limitation
5437  * @dev: PCI device to query
5438  * @limiting_dev: storage for device causing the bandwidth limitation
5439  * @speed: storage for speed of limiting device
5440  * @width: storage for width of limiting device
5441  *
5442  * Walk up the PCI device chain and find the point where the minimum
5443  * bandwidth is available.  Return the bandwidth available there and (if
5444  * limiting_dev, speed, and width pointers are supplied) information about
5445  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
5446  * raw bandwidth.
5447  */
5448 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
5449                              enum pci_bus_speed *speed,
5450                              enum pcie_link_width *width)
5451 {
5452         u16 lnksta;
5453         enum pci_bus_speed next_speed;
5454         enum pcie_link_width next_width;
5455         u32 bw, next_bw;
5456
5457         if (speed)
5458                 *speed = PCI_SPEED_UNKNOWN;
5459         if (width)
5460                 *width = PCIE_LNK_WIDTH_UNKNOWN;
5461
5462         bw = 0;
5463
5464         while (dev) {
5465                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
5466
5467                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
5468                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
5469                         PCI_EXP_LNKSTA_NLW_SHIFT;
5470
5471                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
5472
5473                 /* Check if current device limits the total bandwidth */
5474                 if (!bw || next_bw <= bw) {
5475                         bw = next_bw;
5476
5477                         if (limiting_dev)
5478                                 *limiting_dev = dev;
5479                         if (speed)
5480                                 *speed = next_speed;
5481                         if (width)
5482                                 *width = next_width;
5483                 }
5484
5485                 dev = pci_upstream_bridge(dev);
5486         }
5487
5488         return bw;
5489 }
5490 EXPORT_SYMBOL(pcie_bandwidth_available);
5491
5492 /**
5493  * pcie_get_speed_cap - query for the PCI device's link speed capability
5494  * @dev: PCI device to query
5495  *
5496  * Query the PCI device speed capability.  Return the maximum link speed
5497  * supported by the device.
5498  */
5499 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
5500 {
5501         u32 lnkcap2, lnkcap;
5502
5503         /*
5504          * PCIe r4.0 sec 7.5.3.18 recommends using the Supported Link
5505          * Speeds Vector in Link Capabilities 2 when supported, falling
5506          * back to Max Link Speed in Link Capabilities otherwise.
5507          */
5508         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
5509         if (lnkcap2) { /* PCIe r3.0-compliant */
5510                 if (lnkcap2 & PCI_EXP_LNKCAP2_SLS_16_0GB)
5511                         return PCIE_SPEED_16_0GT;
5512                 else if (lnkcap2 & PCI_EXP_LNKCAP2_SLS_8_0GB)
5513                         return PCIE_SPEED_8_0GT;
5514                 else if (lnkcap2 & PCI_EXP_LNKCAP2_SLS_5_0GB)
5515                         return PCIE_SPEED_5_0GT;
5516                 else if (lnkcap2 & PCI_EXP_LNKCAP2_SLS_2_5GB)
5517                         return PCIE_SPEED_2_5GT;
5518                 return PCI_SPEED_UNKNOWN;
5519         }
5520
5521         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
5522         if (lnkcap) {
5523                 if (lnkcap & PCI_EXP_LNKCAP_SLS_16_0GB)
5524                         return PCIE_SPEED_16_0GT;
5525                 else if (lnkcap & PCI_EXP_LNKCAP_SLS_8_0GB)
5526                         return PCIE_SPEED_8_0GT;
5527                 else if (lnkcap & PCI_EXP_LNKCAP_SLS_5_0GB)
5528                         return PCIE_SPEED_5_0GT;
5529                 else if (lnkcap & PCI_EXP_LNKCAP_SLS_2_5GB)
5530                         return PCIE_SPEED_2_5GT;
5531         }
5532
5533         return PCI_SPEED_UNKNOWN;
5534 }
5535 EXPORT_SYMBOL(pcie_get_speed_cap);
5536
5537 /**
5538  * pcie_get_width_cap - query for the PCI device's link width capability
5539  * @dev: PCI device to query
5540  *
5541  * Query the PCI device width capability.  Return the maximum link width
5542  * supported by the device.
5543  */
5544 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
5545 {
5546         u32 lnkcap;
5547
5548         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
5549         if (lnkcap)
5550                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
5551
5552         return PCIE_LNK_WIDTH_UNKNOWN;
5553 }
5554 EXPORT_SYMBOL(pcie_get_width_cap);
5555
5556 /**
5557  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
5558  * @dev: PCI device
5559  * @speed: storage for link speed
5560  * @width: storage for link width
5561  *
5562  * Calculate a PCI device's link bandwidth by querying for its link speed
5563  * and width, multiplying them, and applying encoding overhead.  The result
5564  * is in Mb/s, i.e., megabits/second of raw bandwidth.
5565  */
5566 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
5567                            enum pcie_link_width *width)
5568 {
5569         *speed = pcie_get_speed_cap(dev);
5570         *width = pcie_get_width_cap(dev);
5571
5572         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
5573                 return 0;
5574
5575         return *width * PCIE_SPEED2MBS_ENC(*speed);
5576 }
5577
5578 /**
5579  * __pcie_print_link_status - Report the PCI device's link speed and width
5580  * @dev: PCI device to query
5581  * @verbose: Print info even when enough bandwidth is available
5582  *
5583  * If the available bandwidth at the device is less than the device is
5584  * capable of, report the device's maximum possible bandwidth and the
5585  * upstream link that limits its performance.  If @verbose, always print
5586  * the available bandwidth, even if the device isn't constrained.
5587  */
5588 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
5589 {
5590         enum pcie_link_width width, width_cap;
5591         enum pci_bus_speed speed, speed_cap;
5592         struct pci_dev *limiting_dev = NULL;
5593         u32 bw_avail, bw_cap;
5594
5595         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
5596         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
5597
5598         if (bw_avail >= bw_cap && verbose)
5599                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
5600                          bw_cap / 1000, bw_cap % 1000,
5601                          PCIE_SPEED2STR(speed_cap), width_cap);
5602         else if (bw_avail < bw_cap)
5603                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
5604                          bw_avail / 1000, bw_avail % 1000,
5605                          PCIE_SPEED2STR(speed), width,
5606                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
5607                          bw_cap / 1000, bw_cap % 1000,
5608                          PCIE_SPEED2STR(speed_cap), width_cap);
5609 }
5610
5611 /**
5612  * pcie_print_link_status - Report the PCI device's link speed and width
5613  * @dev: PCI device to query
5614  *
5615  * Report the available bandwidth at the device.
5616  */
5617 void pcie_print_link_status(struct pci_dev *dev)
5618 {
5619         __pcie_print_link_status(dev, true);
5620 }
5621 EXPORT_SYMBOL(pcie_print_link_status);
5622
5623 /**
5624  * pci_select_bars - Make BAR mask from the type of resource
5625  * @dev: the PCI device for which BAR mask is made
5626  * @flags: resource type mask to be selected
5627  *
5628  * This helper routine makes bar mask from the type of resource.
5629  */
5630 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
5631 {
5632         int i, bars = 0;
5633         for (i = 0; i < PCI_NUM_RESOURCES; i++)
5634                 if (pci_resource_flags(dev, i) & flags)
5635                         bars |= (1 << i);
5636         return bars;
5637 }
5638 EXPORT_SYMBOL(pci_select_bars);
5639
5640 /* Some architectures require additional programming to enable VGA */
5641 static arch_set_vga_state_t arch_set_vga_state;
5642
5643 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
5644 {
5645         arch_set_vga_state = func;      /* NULL disables */
5646 }
5647
5648 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
5649                                   unsigned int command_bits, u32 flags)
5650 {
5651         if (arch_set_vga_state)
5652                 return arch_set_vga_state(dev, decode, command_bits,
5653                                                 flags);
5654         return 0;
5655 }
5656
5657 /**
5658  * pci_set_vga_state - set VGA decode state on device and parents if requested
5659  * @dev: the PCI device
5660  * @decode: true = enable decoding, false = disable decoding
5661  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
5662  * @flags: traverse ancestors and change bridges
5663  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
5664  */
5665 int pci_set_vga_state(struct pci_dev *dev, bool decode,
5666                       unsigned int command_bits, u32 flags)
5667 {
5668         struct pci_bus *bus;
5669         struct pci_dev *bridge;
5670         u16 cmd;
5671         int rc;
5672
5673         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
5674
5675         /* ARCH specific VGA enables */
5676         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
5677         if (rc)
5678                 return rc;
5679
5680         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
5681                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
5682                 if (decode == true)
5683                         cmd |= command_bits;
5684                 else
5685                         cmd &= ~command_bits;
5686                 pci_write_config_word(dev, PCI_COMMAND, cmd);
5687         }
5688
5689         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
5690                 return 0;
5691
5692         bus = dev->bus;
5693         while (bus) {
5694                 bridge = bus->self;
5695                 if (bridge) {
5696                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
5697                                              &cmd);
5698                         if (decode == true)
5699                                 cmd |= PCI_BRIDGE_CTL_VGA;
5700                         else
5701                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
5702                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
5703                                               cmd);
5704                 }
5705                 bus = bus->parent;
5706         }
5707         return 0;
5708 }
5709
5710 /**
5711  * pci_add_dma_alias - Add a DMA devfn alias for a device
5712  * @dev: the PCI device for which alias is added
5713  * @devfn: alias slot and function
5714  *
5715  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
5716  * which is used to program permissible bus-devfn source addresses for DMA
5717  * requests in an IOMMU.  These aliases factor into IOMMU group creation
5718  * and are useful for devices generating DMA requests beyond or different
5719  * from their logical bus-devfn.  Examples include device quirks where the
5720  * device simply uses the wrong devfn, as well as non-transparent bridges
5721  * where the alias may be a proxy for devices in another domain.
5722  *
5723  * IOMMU group creation is performed during device discovery or addition,
5724  * prior to any potential DMA mapping and therefore prior to driver probing
5725  * (especially for userspace assigned devices where IOMMU group definition
5726  * cannot be left as a userspace activity).  DMA aliases should therefore
5727  * be configured via quirks, such as the PCI fixup header quirk.
5728  */
5729 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn)
5730 {
5731         if (!dev->dma_alias_mask)
5732                 dev->dma_alias_mask = kcalloc(BITS_TO_LONGS(U8_MAX),
5733                                               sizeof(long), GFP_KERNEL);
5734         if (!dev->dma_alias_mask) {
5735                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
5736                 return;
5737         }
5738
5739         set_bit(devfn, dev->dma_alias_mask);
5740         pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
5741                  PCI_SLOT(devfn), PCI_FUNC(devfn));
5742 }
5743
5744 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
5745 {
5746         return (dev1->dma_alias_mask &&
5747                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
5748                (dev2->dma_alias_mask &&
5749                 test_bit(dev1->devfn, dev2->dma_alias_mask));
5750 }
5751
5752 bool pci_device_is_present(struct pci_dev *pdev)
5753 {
5754         u32 v;
5755
5756         if (pci_dev_is_disconnected(pdev))
5757                 return false;
5758         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
5759 }
5760 EXPORT_SYMBOL_GPL(pci_device_is_present);
5761
5762 void pci_ignore_hotplug(struct pci_dev *dev)
5763 {
5764         struct pci_dev *bridge = dev->bus->self;
5765
5766         dev->ignore_hotplug = 1;
5767         /* Propagate the "ignore hotplug" setting to the parent bridge. */
5768         if (bridge)
5769                 bridge->ignore_hotplug = 1;
5770 }
5771 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
5772
5773 resource_size_t __weak pcibios_default_alignment(void)
5774 {
5775         return 0;
5776 }
5777
5778 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
5779 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
5780 static DEFINE_SPINLOCK(resource_alignment_lock);
5781
5782 /**
5783  * pci_specified_resource_alignment - get resource alignment specified by user.
5784  * @dev: the PCI device to get
5785  * @resize: whether or not to change resources' size when reassigning alignment
5786  *
5787  * RETURNS: Resource alignment if it is specified.
5788  *          Zero if it is not specified.
5789  */
5790 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
5791                                                         bool *resize)
5792 {
5793         int align_order, count;
5794         resource_size_t align = pcibios_default_alignment();
5795         const char *p;
5796         int ret;
5797
5798         spin_lock(&resource_alignment_lock);
5799         p = resource_alignment_param;
5800         if (!*p && !align)
5801                 goto out;
5802         if (pci_has_flag(PCI_PROBE_ONLY)) {
5803                 align = 0;
5804                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
5805                 goto out;
5806         }
5807
5808         while (*p) {
5809                 count = 0;
5810                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
5811                                                         p[count] == '@') {
5812                         p += count + 1;
5813                 } else {
5814                         align_order = -1;
5815                 }
5816
5817                 ret = pci_dev_str_match(dev, p, &p);
5818                 if (ret == 1) {
5819                         *resize = true;
5820                         if (align_order == -1)
5821                                 align = PAGE_SIZE;
5822                         else
5823                                 align = 1 << align_order;
5824                         break;
5825                 } else if (ret < 0) {
5826                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
5827                                p);
5828                         break;
5829                 }
5830
5831                 if (*p != ';' && *p != ',') {
5832                         /* End of param or invalid format */
5833                         break;
5834                 }
5835                 p++;
5836         }
5837 out:
5838         spin_unlock(&resource_alignment_lock);
5839         return align;
5840 }
5841
5842 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
5843                                            resource_size_t align, bool resize)
5844 {
5845         struct resource *r = &dev->resource[bar];
5846         resource_size_t size;
5847
5848         if (!(r->flags & IORESOURCE_MEM))
5849                 return;
5850
5851         if (r->flags & IORESOURCE_PCI_FIXED) {
5852                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
5853                          bar, r, (unsigned long long)align);
5854                 return;
5855         }
5856
5857         size = resource_size(r);
5858         if (size >= align)
5859                 return;
5860
5861         /*
5862          * Increase the alignment of the resource.  There are two ways we
5863          * can do this:
5864          *
5865          * 1) Increase the size of the resource.  BARs are aligned on their
5866          *    size, so when we reallocate space for this resource, we'll
5867          *    allocate it with the larger alignment.  This also prevents
5868          *    assignment of any other BARs inside the alignment region, so
5869          *    if we're requesting page alignment, this means no other BARs
5870          *    will share the page.
5871          *
5872          *    The disadvantage is that this makes the resource larger than
5873          *    the hardware BAR, which may break drivers that compute things
5874          *    based on the resource size, e.g., to find registers at a
5875          *    fixed offset before the end of the BAR.
5876          *
5877          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
5878          *    set r->start to the desired alignment.  By itself this
5879          *    doesn't prevent other BARs being put inside the alignment
5880          *    region, but if we realign *every* resource of every device in
5881          *    the system, none of them will share an alignment region.
5882          *
5883          * When the user has requested alignment for only some devices via
5884          * the "pci=resource_alignment" argument, "resize" is true and we
5885          * use the first method.  Otherwise we assume we're aligning all
5886          * devices and we use the second.
5887          */
5888
5889         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
5890                  bar, r, (unsigned long long)align);
5891
5892         if (resize) {
5893                 r->start = 0;
5894                 r->end = align - 1;
5895         } else {
5896                 r->flags &= ~IORESOURCE_SIZEALIGN;
5897                 r->flags |= IORESOURCE_STARTALIGN;
5898                 r->start = align;
5899                 r->end = r->start + size - 1;
5900         }
5901         r->flags |= IORESOURCE_UNSET;
5902 }
5903
5904 /*
5905  * This function disables memory decoding and releases memory resources
5906  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
5907  * It also rounds up size to specified alignment.
5908  * Later on, the kernel will assign page-aligned memory resource back
5909  * to the device.
5910  */
5911 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
5912 {
5913         int i;
5914         struct resource *r;
5915         resource_size_t align;
5916         u16 command;
5917         bool resize = false;
5918
5919         /*
5920          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
5921          * 3.4.1.11.  Their resources are allocated from the space
5922          * described by the VF BARx register in the PF's SR-IOV capability.
5923          * We can't influence their alignment here.
5924          */
5925         if (dev->is_virtfn)
5926                 return;
5927
5928         /* check if specified PCI is target device to reassign */
5929         align = pci_specified_resource_alignment(dev, &resize);
5930         if (!align)
5931                 return;
5932
5933         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
5934             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
5935                 pci_warn(dev, "Can't reassign resources to host bridge\n");
5936                 return;
5937         }
5938
5939         pci_read_config_word(dev, PCI_COMMAND, &command);
5940         command &= ~PCI_COMMAND_MEMORY;
5941         pci_write_config_word(dev, PCI_COMMAND, command);
5942
5943         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
5944                 pci_request_resource_alignment(dev, i, align, resize);
5945
5946         /*
5947          * Need to disable bridge's resource window,
5948          * to enable the kernel to reassign new resource
5949          * window later on.
5950          */
5951         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
5952             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
5953                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
5954                         r = &dev->resource[i];
5955                         if (!(r->flags & IORESOURCE_MEM))
5956                                 continue;
5957                         r->flags |= IORESOURCE_UNSET;
5958                         r->end = resource_size(r) - 1;
5959                         r->start = 0;
5960                 }
5961                 pci_disable_bridge_window(dev);
5962         }
5963 }
5964
5965 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
5966 {
5967         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
5968                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
5969         spin_lock(&resource_alignment_lock);
5970         strncpy(resource_alignment_param, buf, count);
5971         resource_alignment_param[count] = '\0';
5972         spin_unlock(&resource_alignment_lock);
5973         return count;
5974 }
5975
5976 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
5977 {
5978         size_t count;
5979         spin_lock(&resource_alignment_lock);
5980         count = snprintf(buf, size, "%s", resource_alignment_param);
5981         spin_unlock(&resource_alignment_lock);
5982         return count;
5983 }
5984
5985 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
5986 {
5987         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
5988 }
5989
5990 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
5991                                         const char *buf, size_t count)
5992 {
5993         return pci_set_resource_alignment_param(buf, count);
5994 }
5995
5996 static BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
5997                                         pci_resource_alignment_store);
5998
5999 static int __init pci_resource_alignment_sysfs_init(void)
6000 {
6001         return bus_create_file(&pci_bus_type,
6002                                         &bus_attr_resource_alignment);
6003 }
6004 late_initcall(pci_resource_alignment_sysfs_init);
6005
6006 static void pci_no_domains(void)
6007 {
6008 #ifdef CONFIG_PCI_DOMAINS
6009         pci_domains_supported = 0;
6010 #endif
6011 }
6012
6013 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6014 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6015
6016 static int pci_get_new_domain_nr(void)
6017 {
6018         return atomic_inc_return(&__domain_nr);
6019 }
6020
6021 static int of_pci_bus_find_domain_nr(struct device *parent)
6022 {
6023         static int use_dt_domains = -1;
6024         int domain = -1;
6025
6026         if (parent)
6027                 domain = of_get_pci_domain_nr(parent->of_node);
6028         /*
6029          * Check DT domain and use_dt_domains values.
6030          *
6031          * If DT domain property is valid (domain >= 0) and
6032          * use_dt_domains != 0, the DT assignment is valid since this means
6033          * we have not previously allocated a domain number by using
6034          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6035          * 1, to indicate that we have just assigned a domain number from
6036          * DT.
6037          *
6038          * If DT domain property value is not valid (ie domain < 0), and we
6039          * have not previously assigned a domain number from DT
6040          * (use_dt_domains != 1) we should assign a domain number by
6041          * using the:
6042          *
6043          * pci_get_new_domain_nr()
6044          *
6045          * API and update the use_dt_domains value to keep track of method we
6046          * are using to assign domain numbers (use_dt_domains = 0).
6047          *
6048          * All other combinations imply we have a platform that is trying
6049          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6050          * which is a recipe for domain mishandling and it is prevented by
6051          * invalidating the domain value (domain = -1) and printing a
6052          * corresponding error.
6053          */
6054         if (domain >= 0 && use_dt_domains) {
6055                 use_dt_domains = 1;
6056         } else if (domain < 0 && use_dt_domains != 1) {
6057                 use_dt_domains = 0;
6058                 domain = pci_get_new_domain_nr();
6059         } else {
6060                 if (parent)
6061                         pr_err("Node %pOF has ", parent->of_node);
6062                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6063                 domain = -1;
6064         }
6065
6066         return domain;
6067 }
6068
6069 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6070 {
6071         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6072                                acpi_pci_bus_find_domain_nr(bus);
6073 }
6074 #endif
6075
6076 /**
6077  * pci_ext_cfg_avail - can we access extended PCI config space?
6078  *
6079  * Returns 1 if we can access PCI extended config space (offsets
6080  * greater than 0xff). This is the default implementation. Architecture
6081  * implementations can override this.
6082  */
6083 int __weak pci_ext_cfg_avail(void)
6084 {
6085         return 1;
6086 }
6087
6088 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6089 {
6090 }
6091 EXPORT_SYMBOL(pci_fixup_cardbus);
6092
6093 static int __init pci_setup(char *str)
6094 {
6095         while (str) {
6096                 char *k = strchr(str, ',');
6097                 if (k)
6098                         *k++ = 0;
6099                 if (*str && (str = pcibios_setup(str)) && *str) {
6100                         if (!strcmp(str, "nomsi")) {
6101                                 pci_no_msi();
6102                         } else if (!strncmp(str, "noats", 5)) {
6103                                 pr_info("PCIe: ATS is disabled\n");
6104                                 pcie_ats_disabled = true;
6105                         } else if (!strcmp(str, "noaer")) {
6106                                 pci_no_aer();
6107                         } else if (!strcmp(str, "earlydump")) {
6108                                 pci_early_dump = true;
6109                         } else if (!strncmp(str, "realloc=", 8)) {
6110                                 pci_realloc_get_opt(str + 8);
6111                         } else if (!strncmp(str, "realloc", 7)) {
6112                                 pci_realloc_get_opt("on");
6113                         } else if (!strcmp(str, "nodomains")) {
6114                                 pci_no_domains();
6115                         } else if (!strncmp(str, "noari", 5)) {
6116                                 pcie_ari_disabled = true;
6117                         } else if (!strncmp(str, "cbiosize=", 9)) {
6118                                 pci_cardbus_io_size = memparse(str + 9, &str);
6119                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6120                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6121                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6122                                 pci_set_resource_alignment_param(str + 19,
6123                                                         strlen(str + 19));
6124                         } else if (!strncmp(str, "ecrc=", 5)) {
6125                                 pcie_ecrc_get_policy(str + 5);
6126                         } else if (!strncmp(str, "hpiosize=", 9)) {
6127                                 pci_hotplug_io_size = memparse(str + 9, &str);
6128                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6129                                 pci_hotplug_mem_size = memparse(str + 10, &str);
6130                         } else if (!strncmp(str, "hpbussize=", 10)) {
6131                                 pci_hotplug_bus_size =
6132                                         simple_strtoul(str + 10, &str, 0);
6133                                 if (pci_hotplug_bus_size > 0xff)
6134                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6135                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6136                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6137                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6138                                 pcie_bus_config = PCIE_BUS_SAFE;
6139                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6140                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6141                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6142                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6143                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6144                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6145                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6146                                 disable_acs_redir_param = str + 18;
6147                         } else {
6148                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
6149                                                 str);
6150                         }
6151                 }
6152                 str = k;
6153         }
6154         return 0;
6155 }
6156 early_param("pci", pci_setup);