]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/staging/mt7621-pci/mediatek,mt7621-pci.txt
Merge git://git.kernel.org/pub/scm/linux/kernel/git/davem/ide
[linux.git] / drivers / staging / mt7621-pci / mediatek,mt7621-pci.txt
1 MediaTek MT7621 PCIe controller
2
3 Required properties:
4 - compatible: "mediatek,mt7621-pci"
5 - device_type: Must be "pci"
6 - reg: Base addresses and lengths of the PCIe subsys and root ports.
7 - bus-range: Range of bus numbers associated with this controller.
8 - #address-cells: Address representation for root ports (must be 3)
9 - perst-gpio: PCIe reset signal line.
10 - pinctrl-names : The pin control state names.
11 - pinctrl-0: The "default" pinctrl state.
12 - #size-cells: Size representation for root ports (must be 2)
13 - ranges: Ranges for the PCI memory and I/O regions.
14 - #interrupt-cells: Must be 1
15 - interrupt-map-mask and interrupt-map: Standard PCI IRQ mapping properties.
16   Please refer to the standard PCI bus binding document for a more detailed
17   explanation.
18 - status: either "disabled" or "okay".
19 - resets: Must contain an entry for each entry in reset-names.
20   See ../reset/reset.txt for details.
21 - reset-names: Must be "pcie0", "pcie1", "pcieN"... based on the number of
22   root ports.
23 - clocks: Must contain an entry for each entry in clock-names.
24   See ../clocks/clock-bindings.txt for details.
25 - clock-names: Must be "pcie0", "pcie1", "pcieN"... based on the number of
26   root ports.
27
28 In addition, the device tree node must have sub-nodes describing each PCIe port
29 interface, having the following mandatory properties:
30
31 Required properties:
32 - reg: Only the first four bytes are used to refer to the correct bus number
33       and device number.
34 - #address-cells: Must be 3
35 - #size-cells: Must be 2
36 - ranges: Sub-ranges distributed from the PCIe controller node. An empty
37   property is sufficient.
38 - bus-range: Range of bus numbers associated with this port.
39
40 Example for MT7621:
41
42         pcie: pcie@1e140000 {
43                 compatible = "mediatek,mt7621-pci";
44         reg = <0x1e140000 0x100    /* host-pci bridge registers */
45                0x1e142000 0x100    /* pcie port 0 RC control registers */
46                0x1e143000 0x100    /* pcie port 1 RC control registers */
47                0x1e144000 0x100>;  /* pcie port 2 RC control registers */
48
49                 #address-cells = <3>;
50                 #size-cells = <2>;
51
52                 perst-gpio = <&gpio 19 GPIO_ACTIVE_HIGH>;
53                 pinctrl-names = "default";
54                 pinctrl-0 = <&pcie_pins>;
55
56                 device_type = "pci";
57
58                 bus-range = <0 255>;
59                 ranges = <
60                         0x02000000 0 0x00000000 0x60000000 0 0x10000000 /* pci memory */
61                         0x01000000 0 0x00000000 0x1e160000 0 0x00010000 /* io space */
62                 >;
63
64                 #interrupt-cells = <1>;
65                 interrupt-map-mask = <0xF0000 0 0 1>;
66                 interrupt-map = <0x10000 0 0 1 &gic GIC_SHARED 4 IRQ_TYPE_LEVEL_HIGH>,
67                                 <0x20000 0 0 1 &gic GIC_SHARED 24 IRQ_TYPE_LEVEL_HIGH>,
68                                 <0x30000 0 0 1 &gic GIC_SHARED 25 IRQ_TYPE_LEVEL_HIGH>;
69
70                 status = "disabled";
71
72                 resets = <&rstctrl 24 &rstctrl 25 &rstctrl 26>;
73                 reset-names = "pcie0", "pcie1", "pcie2";
74                 clocks = <&clkctrl 24 &clkctrl 25 &clkctrl 26>;
75                 clock-names = "pcie0", "pcie1", "pcie2";
76
77                 pcie@0,0 {
78                         reg = <0x0000 0 0 0 0>;
79                         #address-cells = <3>;
80                         #size-cells = <2>;
81                         ranges;
82                         bus-range = <0x00 0xff>;
83                 };
84
85                 pcie@1,0 {
86                         reg = <0x0800 0 0 0 0>;
87                         #address-cells = <3>;
88                         #size-cells = <2>;
89                         ranges;
90                         bus-range = <0x00 0xff>;
91                 };
92
93                 pcie@2,0 {
94                         reg = <0x1000 0 0 0 0>;
95                         #address-cells = <3>;
96                         #size-cells = <2>;
97                         ranges;
98                         bus-range = <0x00 0xff>;
99                 };
100         };
101