]> asedeno.scripts.mit.edu Git - linux.git/blob - drivers/staging/qlge/qlge.h
net/mlx5: DR, Fix matching on vport gvmi
[linux.git] / drivers / staging / qlge / qlge.h
1 /*
2  * QLogic QLA41xx NIC HBA Driver
3  * Copyright (c)  2003-2006 QLogic Corporation
4  *
5  * See LICENSE.qlge for copyright and licensing details.
6  */
7 #ifndef _QLGE_H_
8 #define _QLGE_H_
9
10 #include <linux/interrupt.h>
11 #include <linux/pci.h>
12 #include <linux/netdevice.h>
13 #include <linux/rtnetlink.h>
14 #include <linux/if_vlan.h>
15
16 /*
17  * General definitions...
18  */
19 #define DRV_NAME        "qlge"
20 #define DRV_STRING      "QLogic 10 Gigabit PCI-E Ethernet Driver "
21 #define DRV_VERSION     "1.00.00.35"
22
23 #define WQ_ADDR_ALIGN   0x3     /* 4 byte alignment */
24
25 #define QLGE_VENDOR_ID    0x1077
26 #define QLGE_DEVICE_ID_8012     0x8012
27 #define QLGE_DEVICE_ID_8000     0x8000
28 #define QLGE_MEZZ_SSYS_ID_068   0x0068
29 #define QLGE_MEZZ_SSYS_ID_180   0x0180
30 #define MAX_CPUS 8
31 #define MAX_TX_RINGS MAX_CPUS
32 #define MAX_RX_RINGS ((MAX_CPUS * 2) + 1)
33
34 #define NUM_TX_RING_ENTRIES     256
35 #define NUM_RX_RING_ENTRIES     256
36
37 /* Use the same len for sbq and lbq. Note that it seems like the device might
38  * support different sizes.
39  */
40 #define QLGE_BQ_SHIFT 9
41 #define QLGE_BQ_LEN BIT(QLGE_BQ_SHIFT)
42 #define QLGE_BQ_SIZE (QLGE_BQ_LEN * sizeof(__le64))
43
44 #define DB_PAGE_SIZE 4096
45
46 /* Calculate the number of (4k) pages required to
47  * contain a buffer queue of the given length.
48  */
49 #define MAX_DB_PAGES_PER_BQ(x) \
50                 (((x * sizeof(u64)) / DB_PAGE_SIZE) + \
51                 (((x * sizeof(u64)) % DB_PAGE_SIZE) ? 1 : 0))
52
53 #define RX_RING_SHADOW_SPACE    (sizeof(u64) + \
54                 MAX_DB_PAGES_PER_BQ(QLGE_BQ_LEN) * sizeof(u64) + \
55                 MAX_DB_PAGES_PER_BQ(QLGE_BQ_LEN) * sizeof(u64))
56 #define LARGE_BUFFER_MAX_SIZE 8192
57 #define LARGE_BUFFER_MIN_SIZE 2048
58
59 #define MAX_CQ 128
60 #define DFLT_COALESCE_WAIT 100  /* 100 usec wait for coalescing */
61 #define MAX_INTER_FRAME_WAIT 10 /* 10 usec max interframe-wait for coalescing */
62 #define DFLT_INTER_FRAME_WAIT (MAX_INTER_FRAME_WAIT/2)
63 #define UDELAY_COUNT 3
64 #define UDELAY_DELAY 100
65
66 #define TX_DESC_PER_IOCB 8
67
68 #if ((MAX_SKB_FRAGS - TX_DESC_PER_IOCB) + 2) > 0
69 #define TX_DESC_PER_OAL ((MAX_SKB_FRAGS - TX_DESC_PER_IOCB) + 2)
70 #else /* all other page sizes */
71 #define TX_DESC_PER_OAL 0
72 #endif
73
74 /* Word shifting for converting 64-bit
75  * address to a series of 16-bit words.
76  * This is used for some MPI firmware
77  * mailbox commands.
78  */
79 #define LSW(x)  ((u16)(x))
80 #define MSW(x)  ((u16)((u32)(x) >> 16))
81 #define LSD(x)  ((u32)((u64)(x)))
82 #define MSD(x)  ((u32)((((u64)(x)) >> 32)))
83
84 /* In some cases, the device interprets a value of 0x0000 as 65536. These
85  * cases are marked using the following macro.
86  */
87 #define QLGE_FIT16(value) ((u16)(value))
88
89 /* MPI test register definitions. This register
90  * is used for determining alternate NIC function's
91  * PCI->func number.
92  */
93 enum {
94         MPI_TEST_FUNC_PORT_CFG = 0x1002,
95         MPI_TEST_FUNC_PRB_CTL = 0x100e,
96                 MPI_TEST_FUNC_PRB_EN = 0x18a20000,
97         MPI_TEST_FUNC_RST_STS = 0x100a,
98                 MPI_TEST_FUNC_RST_FRC = 0x00000003,
99         MPI_TEST_NIC_FUNC_MASK = 0x00000007,
100         MPI_TEST_NIC1_FUNCTION_ENABLE = (1 << 0),
101         MPI_TEST_NIC1_FUNCTION_MASK = 0x0000000e,
102         MPI_TEST_NIC1_FUNC_SHIFT = 1,
103         MPI_TEST_NIC2_FUNCTION_ENABLE = (1 << 4),
104         MPI_TEST_NIC2_FUNCTION_MASK = 0x000000e0,
105         MPI_TEST_NIC2_FUNC_SHIFT = 5,
106         MPI_TEST_FC1_FUNCTION_ENABLE = (1 << 8),
107         MPI_TEST_FC1_FUNCTION_MASK      = 0x00000e00,
108         MPI_TEST_FC1_FUNCTION_SHIFT = 9,
109         MPI_TEST_FC2_FUNCTION_ENABLE = (1 << 12),
110         MPI_TEST_FC2_FUNCTION_MASK = 0x0000e000,
111         MPI_TEST_FC2_FUNCTION_SHIFT = 13,
112
113         MPI_NIC_READ = 0x00000000,
114         MPI_NIC_REG_BLOCK = 0x00020000,
115         MPI_NIC_FUNCTION_SHIFT = 6,
116 };
117
118 /*
119  * Processor Address Register (PROC_ADDR) bit definitions.
120  */
121 enum {
122
123         /* Misc. stuff */
124         MAILBOX_COUNT = 16,
125         MAILBOX_TIMEOUT = 5,
126
127         PROC_ADDR_RDY = (1 << 31),
128         PROC_ADDR_R = (1 << 30),
129         PROC_ADDR_ERR = (1 << 29),
130         PROC_ADDR_DA = (1 << 28),
131         PROC_ADDR_FUNC0_MBI = 0x00001180,
132         PROC_ADDR_FUNC0_MBO = (PROC_ADDR_FUNC0_MBI + MAILBOX_COUNT),
133         PROC_ADDR_FUNC0_CTL = 0x000011a1,
134         PROC_ADDR_FUNC2_MBI = 0x00001280,
135         PROC_ADDR_FUNC2_MBO = (PROC_ADDR_FUNC2_MBI + MAILBOX_COUNT),
136         PROC_ADDR_FUNC2_CTL = 0x000012a1,
137         PROC_ADDR_MPI_RISC = 0x00000000,
138         PROC_ADDR_MDE = 0x00010000,
139         PROC_ADDR_REGBLOCK = 0x00020000,
140         PROC_ADDR_RISC_REG = 0x00030000,
141 };
142
143 /*
144  * System Register (SYS) bit definitions.
145  */
146 enum {
147         SYS_EFE = (1 << 0),
148         SYS_FAE = (1 << 1),
149         SYS_MDC = (1 << 2),
150         SYS_DST = (1 << 3),
151         SYS_DWC = (1 << 4),
152         SYS_EVW = (1 << 5),
153         SYS_OMP_DLY_MASK = 0x3f000000,
154         /*
155          * There are no values defined as of edit #15.
156          */
157         SYS_ODI = (1 << 14),
158 };
159
160 /*
161  *  Reset/Failover Register (RST_FO) bit definitions.
162  */
163 enum {
164         RST_FO_TFO = (1 << 0),
165         RST_FO_RR_MASK = 0x00060000,
166         RST_FO_RR_CQ_CAM = 0x00000000,
167         RST_FO_RR_DROP = 0x00000002,
168         RST_FO_RR_DQ = 0x00000004,
169         RST_FO_RR_RCV_FUNC_CQ = 0x00000006,
170         RST_FO_FRB = (1 << 12),
171         RST_FO_MOP = (1 << 13),
172         RST_FO_REG = (1 << 14),
173         RST_FO_FR = (1 << 15),
174 };
175
176 /*
177  * Function Specific Control Register (FSC) bit definitions.
178  */
179 enum {
180         FSC_DBRST_MASK = 0x00070000,
181         FSC_DBRST_256 = 0x00000000,
182         FSC_DBRST_512 = 0x00000001,
183         FSC_DBRST_768 = 0x00000002,
184         FSC_DBRST_1024 = 0x00000003,
185         FSC_DBL_MASK = 0x00180000,
186         FSC_DBL_DBRST = 0x00000000,
187         FSC_DBL_MAX_PLD = 0x00000008,
188         FSC_DBL_MAX_BRST = 0x00000010,
189         FSC_DBL_128_BYTES = 0x00000018,
190         FSC_EC = (1 << 5),
191         FSC_EPC_MASK = 0x00c00000,
192         FSC_EPC_INBOUND = (1 << 6),
193         FSC_EPC_OUTBOUND = (1 << 7),
194         FSC_VM_PAGESIZE_MASK = 0x07000000,
195         FSC_VM_PAGE_2K = 0x00000100,
196         FSC_VM_PAGE_4K = 0x00000200,
197         FSC_VM_PAGE_8K = 0x00000300,
198         FSC_VM_PAGE_64K = 0x00000600,
199         FSC_SH = (1 << 11),
200         FSC_DSB = (1 << 12),
201         FSC_STE = (1 << 13),
202         FSC_FE = (1 << 15),
203 };
204
205 /*
206  *  Host Command Status Register (CSR) bit definitions.
207  */
208 enum {
209         CSR_ERR_STS_MASK = 0x0000003f,
210         /*
211          * There are no valued defined as of edit #15.
212          */
213         CSR_RR = (1 << 8),
214         CSR_HRI = (1 << 9),
215         CSR_RP = (1 << 10),
216         CSR_CMD_PARM_SHIFT = 22,
217         CSR_CMD_NOP = 0x00000000,
218         CSR_CMD_SET_RST = 0x10000000,
219         CSR_CMD_CLR_RST = 0x20000000,
220         CSR_CMD_SET_PAUSE = 0x30000000,
221         CSR_CMD_CLR_PAUSE = 0x40000000,
222         CSR_CMD_SET_H2R_INT = 0x50000000,
223         CSR_CMD_CLR_H2R_INT = 0x60000000,
224         CSR_CMD_PAR_EN = 0x70000000,
225         CSR_CMD_SET_BAD_PAR = 0x80000000,
226         CSR_CMD_CLR_BAD_PAR = 0x90000000,
227         CSR_CMD_CLR_R2PCI_INT = 0xa0000000,
228 };
229
230 /*
231  *  Configuration Register (CFG) bit definitions.
232  */
233 enum {
234         CFG_LRQ = (1 << 0),
235         CFG_DRQ = (1 << 1),
236         CFG_LR = (1 << 2),
237         CFG_DR = (1 << 3),
238         CFG_LE = (1 << 5),
239         CFG_LCQ = (1 << 6),
240         CFG_DCQ = (1 << 7),
241         CFG_Q_SHIFT = 8,
242         CFG_Q_MASK = 0x7f000000,
243 };
244
245 /*
246  *  Status Register (STS) bit definitions.
247  */
248 enum {
249         STS_FE = (1 << 0),
250         STS_PI = (1 << 1),
251         STS_PL0 = (1 << 2),
252         STS_PL1 = (1 << 3),
253         STS_PI0 = (1 << 4),
254         STS_PI1 = (1 << 5),
255         STS_FUNC_ID_MASK = 0x000000c0,
256         STS_FUNC_ID_SHIFT = 6,
257         STS_F0E = (1 << 8),
258         STS_F1E = (1 << 9),
259         STS_F2E = (1 << 10),
260         STS_F3E = (1 << 11),
261         STS_NFE = (1 << 12),
262 };
263
264 /*
265  * Interrupt Enable Register (INTR_EN) bit definitions.
266  */
267 enum {
268         INTR_EN_INTR_MASK = 0x007f0000,
269         INTR_EN_TYPE_MASK = 0x03000000,
270         INTR_EN_TYPE_ENABLE = 0x00000100,
271         INTR_EN_TYPE_DISABLE = 0x00000200,
272         INTR_EN_TYPE_READ = 0x00000300,
273         INTR_EN_IHD = (1 << 13),
274         INTR_EN_IHD_MASK = (INTR_EN_IHD << 16),
275         INTR_EN_EI = (1 << 14),
276         INTR_EN_EN = (1 << 15),
277 };
278
279 /*
280  * Interrupt Mask Register (INTR_MASK) bit definitions.
281  */
282 enum {
283         INTR_MASK_PI = (1 << 0),
284         INTR_MASK_HL0 = (1 << 1),
285         INTR_MASK_LH0 = (1 << 2),
286         INTR_MASK_HL1 = (1 << 3),
287         INTR_MASK_LH1 = (1 << 4),
288         INTR_MASK_SE = (1 << 5),
289         INTR_MASK_LSC = (1 << 6),
290         INTR_MASK_MC = (1 << 7),
291         INTR_MASK_LINK_IRQS = INTR_MASK_LSC | INTR_MASK_SE | INTR_MASK_MC,
292 };
293
294 /*
295  *  Register (REV_ID) bit definitions.
296  */
297 enum {
298         REV_ID_MASK = 0x0000000f,
299         REV_ID_NICROLL_SHIFT = 0,
300         REV_ID_NICREV_SHIFT = 4,
301         REV_ID_XGROLL_SHIFT = 8,
302         REV_ID_XGREV_SHIFT = 12,
303         REV_ID_CHIPREV_SHIFT = 28,
304 };
305
306 /*
307  *  Force ECC Error Register (FRC_ECC_ERR) bit definitions.
308  */
309 enum {
310         FRC_ECC_ERR_VW = (1 << 12),
311         FRC_ECC_ERR_VB = (1 << 13),
312         FRC_ECC_ERR_NI = (1 << 14),
313         FRC_ECC_ERR_NO = (1 << 15),
314         FRC_ECC_PFE_SHIFT = 16,
315         FRC_ECC_ERR_DO = (1 << 18),
316         FRC_ECC_P14 = (1 << 19),
317 };
318
319 /*
320  *  Error Status Register (ERR_STS) bit definitions.
321  */
322 enum {
323         ERR_STS_NOF = (1 << 0),
324         ERR_STS_NIF = (1 << 1),
325         ERR_STS_DRP = (1 << 2),
326         ERR_STS_XGP = (1 << 3),
327         ERR_STS_FOU = (1 << 4),
328         ERR_STS_FOC = (1 << 5),
329         ERR_STS_FOF = (1 << 6),
330         ERR_STS_FIU = (1 << 7),
331         ERR_STS_FIC = (1 << 8),
332         ERR_STS_FIF = (1 << 9),
333         ERR_STS_MOF = (1 << 10),
334         ERR_STS_TA = (1 << 11),
335         ERR_STS_MA = (1 << 12),
336         ERR_STS_MPE = (1 << 13),
337         ERR_STS_SCE = (1 << 14),
338         ERR_STS_STE = (1 << 15),
339         ERR_STS_FOW = (1 << 16),
340         ERR_STS_UE = (1 << 17),
341         ERR_STS_MCH = (1 << 26),
342         ERR_STS_LOC_SHIFT = 27,
343 };
344
345 /*
346  *  RAM Debug Address Register (RAM_DBG_ADDR) bit definitions.
347  */
348 enum {
349         RAM_DBG_ADDR_FW = (1 << 30),
350         RAM_DBG_ADDR_FR = (1 << 31),
351 };
352
353 /*
354  * Semaphore Register (SEM) bit definitions.
355  */
356 enum {
357         /*
358          * Example:
359          * reg = SEM_XGMAC0_MASK | (SEM_SET << SEM_XGMAC0_SHIFT)
360          */
361         SEM_CLEAR = 0,
362         SEM_SET = 1,
363         SEM_FORCE = 3,
364         SEM_XGMAC0_SHIFT = 0,
365         SEM_XGMAC1_SHIFT = 2,
366         SEM_ICB_SHIFT = 4,
367         SEM_MAC_ADDR_SHIFT = 6,
368         SEM_FLASH_SHIFT = 8,
369         SEM_PROBE_SHIFT = 10,
370         SEM_RT_IDX_SHIFT = 12,
371         SEM_PROC_REG_SHIFT = 14,
372         SEM_XGMAC0_MASK = 0x00030000,
373         SEM_XGMAC1_MASK = 0x000c0000,
374         SEM_ICB_MASK = 0x00300000,
375         SEM_MAC_ADDR_MASK = 0x00c00000,
376         SEM_FLASH_MASK = 0x03000000,
377         SEM_PROBE_MASK = 0x0c000000,
378         SEM_RT_IDX_MASK = 0x30000000,
379         SEM_PROC_REG_MASK = 0xc0000000,
380 };
381
382 /*
383  *  10G MAC Address  Register (XGMAC_ADDR) bit definitions.
384  */
385 enum {
386         XGMAC_ADDR_RDY = (1 << 31),
387         XGMAC_ADDR_R = (1 << 30),
388         XGMAC_ADDR_XME = (1 << 29),
389
390         /* XGMAC control registers */
391         PAUSE_SRC_LO = 0x00000100,
392         PAUSE_SRC_HI = 0x00000104,
393         GLOBAL_CFG = 0x00000108,
394         GLOBAL_CFG_RESET = (1 << 0),
395         GLOBAL_CFG_JUMBO = (1 << 6),
396         GLOBAL_CFG_TX_STAT_EN = (1 << 10),
397         GLOBAL_CFG_RX_STAT_EN = (1 << 11),
398         TX_CFG = 0x0000010c,
399         TX_CFG_RESET = (1 << 0),
400         TX_CFG_EN = (1 << 1),
401         TX_CFG_PREAM = (1 << 2),
402         RX_CFG = 0x00000110,
403         RX_CFG_RESET = (1 << 0),
404         RX_CFG_EN = (1 << 1),
405         RX_CFG_PREAM = (1 << 2),
406         FLOW_CTL = 0x0000011c,
407         PAUSE_OPCODE = 0x00000120,
408         PAUSE_TIMER = 0x00000124,
409         PAUSE_FRM_DEST_LO = 0x00000128,
410         PAUSE_FRM_DEST_HI = 0x0000012c,
411         MAC_TX_PARAMS = 0x00000134,
412         MAC_TX_PARAMS_JUMBO = (1 << 31),
413         MAC_TX_PARAMS_SIZE_SHIFT = 16,
414         MAC_RX_PARAMS = 0x00000138,
415         MAC_SYS_INT = 0x00000144,
416         MAC_SYS_INT_MASK = 0x00000148,
417         MAC_MGMT_INT = 0x0000014c,
418         MAC_MGMT_IN_MASK = 0x00000150,
419         EXT_ARB_MODE = 0x000001fc,
420
421         /* XGMAC TX statistics  registers */
422         TX_PKTS = 0x00000200,
423         TX_BYTES = 0x00000208,
424         TX_MCAST_PKTS = 0x00000210,
425         TX_BCAST_PKTS = 0x00000218,
426         TX_UCAST_PKTS = 0x00000220,
427         TX_CTL_PKTS = 0x00000228,
428         TX_PAUSE_PKTS = 0x00000230,
429         TX_64_PKT = 0x00000238,
430         TX_65_TO_127_PKT = 0x00000240,
431         TX_128_TO_255_PKT = 0x00000248,
432         TX_256_511_PKT = 0x00000250,
433         TX_512_TO_1023_PKT = 0x00000258,
434         TX_1024_TO_1518_PKT = 0x00000260,
435         TX_1519_TO_MAX_PKT = 0x00000268,
436         TX_UNDERSIZE_PKT = 0x00000270,
437         TX_OVERSIZE_PKT = 0x00000278,
438
439         /* XGMAC statistics control registers */
440         RX_HALF_FULL_DET = 0x000002a0,
441         TX_HALF_FULL_DET = 0x000002a4,
442         RX_OVERFLOW_DET = 0x000002a8,
443         TX_OVERFLOW_DET = 0x000002ac,
444         RX_HALF_FULL_MASK = 0x000002b0,
445         TX_HALF_FULL_MASK = 0x000002b4,
446         RX_OVERFLOW_MASK = 0x000002b8,
447         TX_OVERFLOW_MASK = 0x000002bc,
448         STAT_CNT_CTL = 0x000002c0,
449         STAT_CNT_CTL_CLEAR_TX = (1 << 0),
450         STAT_CNT_CTL_CLEAR_RX = (1 << 1),
451         AUX_RX_HALF_FULL_DET = 0x000002d0,
452         AUX_TX_HALF_FULL_DET = 0x000002d4,
453         AUX_RX_OVERFLOW_DET = 0x000002d8,
454         AUX_TX_OVERFLOW_DET = 0x000002dc,
455         AUX_RX_HALF_FULL_MASK = 0x000002f0,
456         AUX_TX_HALF_FULL_MASK = 0x000002f4,
457         AUX_RX_OVERFLOW_MASK = 0x000002f8,
458         AUX_TX_OVERFLOW_MASK = 0x000002fc,
459
460         /* XGMAC RX statistics  registers */
461         RX_BYTES = 0x00000300,
462         RX_BYTES_OK = 0x00000308,
463         RX_PKTS = 0x00000310,
464         RX_PKTS_OK = 0x00000318,
465         RX_BCAST_PKTS = 0x00000320,
466         RX_MCAST_PKTS = 0x00000328,
467         RX_UCAST_PKTS = 0x00000330,
468         RX_UNDERSIZE_PKTS = 0x00000338,
469         RX_OVERSIZE_PKTS = 0x00000340,
470         RX_JABBER_PKTS = 0x00000348,
471         RX_UNDERSIZE_FCERR_PKTS = 0x00000350,
472         RX_DROP_EVENTS = 0x00000358,
473         RX_FCERR_PKTS = 0x00000360,
474         RX_ALIGN_ERR = 0x00000368,
475         RX_SYMBOL_ERR = 0x00000370,
476         RX_MAC_ERR = 0x00000378,
477         RX_CTL_PKTS = 0x00000380,
478         RX_PAUSE_PKTS = 0x00000388,
479         RX_64_PKTS = 0x00000390,
480         RX_65_TO_127_PKTS = 0x00000398,
481         RX_128_255_PKTS = 0x000003a0,
482         RX_256_511_PKTS = 0x000003a8,
483         RX_512_TO_1023_PKTS = 0x000003b0,
484         RX_1024_TO_1518_PKTS = 0x000003b8,
485         RX_1519_TO_MAX_PKTS = 0x000003c0,
486         RX_LEN_ERR_PKTS = 0x000003c8,
487
488         /* XGMAC MDIO control registers */
489         MDIO_TX_DATA = 0x00000400,
490         MDIO_RX_DATA = 0x00000410,
491         MDIO_CMD = 0x00000420,
492         MDIO_PHY_ADDR = 0x00000430,
493         MDIO_PORT = 0x00000440,
494         MDIO_STATUS = 0x00000450,
495
496         XGMAC_REGISTER_END = 0x00000740,
497 };
498
499 /*
500  *  Enhanced Transmission Schedule Registers (NIC_ETS,CNA_ETS) bit definitions.
501  */
502 enum {
503         ETS_QUEUE_SHIFT = 29,
504         ETS_REF = (1 << 26),
505         ETS_RS = (1 << 27),
506         ETS_P = (1 << 28),
507         ETS_FC_COS_SHIFT = 23,
508 };
509
510 /*
511  *  Flash Address Register (FLASH_ADDR) bit definitions.
512  */
513 enum {
514         FLASH_ADDR_RDY = (1 << 31),
515         FLASH_ADDR_R = (1 << 30),
516         FLASH_ADDR_ERR = (1 << 29),
517 };
518
519 /*
520  *  Stop CQ Processing Register (CQ_STOP) bit definitions.
521  */
522 enum {
523         CQ_STOP_QUEUE_MASK = (0x007f0000),
524         CQ_STOP_TYPE_MASK = (0x03000000),
525         CQ_STOP_TYPE_START = 0x00000100,
526         CQ_STOP_TYPE_STOP = 0x00000200,
527         CQ_STOP_TYPE_READ = 0x00000300,
528         CQ_STOP_EN = (1 << 15),
529 };
530
531 /*
532  *  MAC Protocol Address Index Register (MAC_ADDR_IDX) bit definitions.
533  */
534 enum {
535         MAC_ADDR_IDX_SHIFT = 4,
536         MAC_ADDR_TYPE_SHIFT = 16,
537         MAC_ADDR_TYPE_COUNT = 10,
538         MAC_ADDR_TYPE_MASK = 0x000f0000,
539         MAC_ADDR_TYPE_CAM_MAC = 0x00000000,
540         MAC_ADDR_TYPE_MULTI_MAC = 0x00010000,
541         MAC_ADDR_TYPE_VLAN = 0x00020000,
542         MAC_ADDR_TYPE_MULTI_FLTR = 0x00030000,
543         MAC_ADDR_TYPE_FC_MAC = 0x00040000,
544         MAC_ADDR_TYPE_MGMT_MAC = 0x00050000,
545         MAC_ADDR_TYPE_MGMT_VLAN = 0x00060000,
546         MAC_ADDR_TYPE_MGMT_V4 = 0x00070000,
547         MAC_ADDR_TYPE_MGMT_V6 = 0x00080000,
548         MAC_ADDR_TYPE_MGMT_TU_DP = 0x00090000,
549         MAC_ADDR_ADR = (1 << 25),
550         MAC_ADDR_RS = (1 << 26),
551         MAC_ADDR_E = (1 << 27),
552         MAC_ADDR_MR = (1 << 30),
553         MAC_ADDR_MW = (1 << 31),
554         MAX_MULTICAST_ENTRIES = 32,
555
556         /* Entry count and words per entry
557          * for each address type in the filter.
558          */
559         MAC_ADDR_MAX_CAM_ENTRIES = 512,
560         MAC_ADDR_MAX_CAM_WCOUNT = 3,
561         MAC_ADDR_MAX_MULTICAST_ENTRIES = 32,
562         MAC_ADDR_MAX_MULTICAST_WCOUNT = 2,
563         MAC_ADDR_MAX_VLAN_ENTRIES = 4096,
564         MAC_ADDR_MAX_VLAN_WCOUNT = 1,
565         MAC_ADDR_MAX_MCAST_FLTR_ENTRIES = 4096,
566         MAC_ADDR_MAX_MCAST_FLTR_WCOUNT = 1,
567         MAC_ADDR_MAX_FC_MAC_ENTRIES = 4,
568         MAC_ADDR_MAX_FC_MAC_WCOUNT = 2,
569         MAC_ADDR_MAX_MGMT_MAC_ENTRIES = 8,
570         MAC_ADDR_MAX_MGMT_MAC_WCOUNT = 2,
571         MAC_ADDR_MAX_MGMT_VLAN_ENTRIES = 16,
572         MAC_ADDR_MAX_MGMT_VLAN_WCOUNT = 1,
573         MAC_ADDR_MAX_MGMT_V4_ENTRIES = 4,
574         MAC_ADDR_MAX_MGMT_V4_WCOUNT = 1,
575         MAC_ADDR_MAX_MGMT_V6_ENTRIES = 4,
576         MAC_ADDR_MAX_MGMT_V6_WCOUNT = 4,
577         MAC_ADDR_MAX_MGMT_TU_DP_ENTRIES = 4,
578         MAC_ADDR_MAX_MGMT_TU_DP_WCOUNT = 1,
579 };
580
581 /*
582  *  MAC Protocol Address Index Register (SPLT_HDR) bit definitions.
583  */
584 enum {
585         SPLT_HDR_EP = (1 << 31),
586 };
587
588 /*
589  *  FCoE Receive Configuration Register (FC_RCV_CFG) bit definitions.
590  */
591 enum {
592         FC_RCV_CFG_ECT = (1 << 15),
593         FC_RCV_CFG_DFH = (1 << 20),
594         FC_RCV_CFG_DVF = (1 << 21),
595         FC_RCV_CFG_RCE = (1 << 27),
596         FC_RCV_CFG_RFE = (1 << 28),
597         FC_RCV_CFG_TEE = (1 << 29),
598         FC_RCV_CFG_TCE = (1 << 30),
599         FC_RCV_CFG_TFE = (1 << 31),
600 };
601
602 /*
603  *  NIC Receive Configuration Register (NIC_RCV_CFG) bit definitions.
604  */
605 enum {
606         NIC_RCV_CFG_PPE = (1 << 0),
607         NIC_RCV_CFG_VLAN_MASK = 0x00060000,
608         NIC_RCV_CFG_VLAN_ALL = 0x00000000,
609         NIC_RCV_CFG_VLAN_MATCH_ONLY = 0x00000002,
610         NIC_RCV_CFG_VLAN_MATCH_AND_NON = 0x00000004,
611         NIC_RCV_CFG_VLAN_NONE_AND_NON = 0x00000006,
612         NIC_RCV_CFG_RV = (1 << 3),
613         NIC_RCV_CFG_DFQ_MASK = (0x7f000000),
614         NIC_RCV_CFG_DFQ_SHIFT = 8,
615         NIC_RCV_CFG_DFQ = 0,    /* HARDCODE default queue to 0. */
616 };
617
618 /*
619  *   Mgmt Receive Configuration Register (MGMT_RCV_CFG) bit definitions.
620  */
621 enum {
622         MGMT_RCV_CFG_ARP = (1 << 0),
623         MGMT_RCV_CFG_DHC = (1 << 1),
624         MGMT_RCV_CFG_DHS = (1 << 2),
625         MGMT_RCV_CFG_NP = (1 << 3),
626         MGMT_RCV_CFG_I6N = (1 << 4),
627         MGMT_RCV_CFG_I6R = (1 << 5),
628         MGMT_RCV_CFG_DH6 = (1 << 6),
629         MGMT_RCV_CFG_UD1 = (1 << 7),
630         MGMT_RCV_CFG_UD0 = (1 << 8),
631         MGMT_RCV_CFG_BCT = (1 << 9),
632         MGMT_RCV_CFG_MCT = (1 << 10),
633         MGMT_RCV_CFG_DM = (1 << 11),
634         MGMT_RCV_CFG_RM = (1 << 12),
635         MGMT_RCV_CFG_STL = (1 << 13),
636         MGMT_RCV_CFG_VLAN_MASK = 0xc0000000,
637         MGMT_RCV_CFG_VLAN_ALL = 0x00000000,
638         MGMT_RCV_CFG_VLAN_MATCH_ONLY = 0x00004000,
639         MGMT_RCV_CFG_VLAN_MATCH_AND_NON = 0x00008000,
640         MGMT_RCV_CFG_VLAN_NONE_AND_NON = 0x0000c000,
641 };
642
643 /*
644  *  Routing Index Register (RT_IDX) bit definitions.
645  */
646 enum {
647         RT_IDX_IDX_SHIFT = 8,
648         RT_IDX_TYPE_MASK = 0x000f0000,
649         RT_IDX_TYPE_SHIFT = 16,
650         RT_IDX_TYPE_RT = 0x00000000,
651         RT_IDX_TYPE_RT_INV = 0x00010000,
652         RT_IDX_TYPE_NICQ = 0x00020000,
653         RT_IDX_TYPE_NICQ_INV = 0x00030000,
654         RT_IDX_DST_MASK = 0x00700000,
655         RT_IDX_DST_RSS = 0x00000000,
656         RT_IDX_DST_CAM_Q = 0x00100000,
657         RT_IDX_DST_COS_Q = 0x00200000,
658         RT_IDX_DST_DFLT_Q = 0x00300000,
659         RT_IDX_DST_DEST_Q = 0x00400000,
660         RT_IDX_RS = (1 << 26),
661         RT_IDX_E = (1 << 27),
662         RT_IDX_MR = (1 << 30),
663         RT_IDX_MW = (1 << 31),
664
665         /* Nic Queue format - type 2 bits */
666         RT_IDX_BCAST = (1 << 0),
667         RT_IDX_MCAST = (1 << 1),
668         RT_IDX_MCAST_MATCH = (1 << 2),
669         RT_IDX_MCAST_REG_MATCH = (1 << 3),
670         RT_IDX_MCAST_HASH_MATCH = (1 << 4),
671         RT_IDX_FC_MACH = (1 << 5),
672         RT_IDX_ETH_FCOE = (1 << 6),
673         RT_IDX_CAM_HIT = (1 << 7),
674         RT_IDX_CAM_BIT0 = (1 << 8),
675         RT_IDX_CAM_BIT1 = (1 << 9),
676         RT_IDX_VLAN_TAG = (1 << 10),
677         RT_IDX_VLAN_MATCH = (1 << 11),
678         RT_IDX_VLAN_FILTER = (1 << 12),
679         RT_IDX_ETH_SKIP1 = (1 << 13),
680         RT_IDX_ETH_SKIP2 = (1 << 14),
681         RT_IDX_BCAST_MCAST_MATCH = (1 << 15),
682         RT_IDX_802_3 = (1 << 16),
683         RT_IDX_LLDP = (1 << 17),
684         RT_IDX_UNUSED018 = (1 << 18),
685         RT_IDX_UNUSED019 = (1 << 19),
686         RT_IDX_UNUSED20 = (1 << 20),
687         RT_IDX_UNUSED21 = (1 << 21),
688         RT_IDX_ERR = (1 << 22),
689         RT_IDX_VALID = (1 << 23),
690         RT_IDX_TU_CSUM_ERR = (1 << 24),
691         RT_IDX_IP_CSUM_ERR = (1 << 25),
692         RT_IDX_MAC_ERR = (1 << 26),
693         RT_IDX_RSS_TCP6 = (1 << 27),
694         RT_IDX_RSS_TCP4 = (1 << 28),
695         RT_IDX_RSS_IPV6 = (1 << 29),
696         RT_IDX_RSS_IPV4 = (1 << 30),
697         RT_IDX_RSS_MATCH = (1 << 31),
698
699         /* Hierarchy for the NIC Queue Mask */
700         RT_IDX_ALL_ERR_SLOT = 0,
701         RT_IDX_MAC_ERR_SLOT = 0,
702         RT_IDX_IP_CSUM_ERR_SLOT = 1,
703         RT_IDX_TCP_UDP_CSUM_ERR_SLOT = 2,
704         RT_IDX_BCAST_SLOT = 3,
705         RT_IDX_MCAST_MATCH_SLOT = 4,
706         RT_IDX_ALLMULTI_SLOT = 5,
707         RT_IDX_UNUSED6_SLOT = 6,
708         RT_IDX_UNUSED7_SLOT = 7,
709         RT_IDX_RSS_MATCH_SLOT = 8,
710         RT_IDX_RSS_IPV4_SLOT = 8,
711         RT_IDX_RSS_IPV6_SLOT = 9,
712         RT_IDX_RSS_TCP4_SLOT = 10,
713         RT_IDX_RSS_TCP6_SLOT = 11,
714         RT_IDX_CAM_HIT_SLOT = 12,
715         RT_IDX_UNUSED013 = 13,
716         RT_IDX_UNUSED014 = 14,
717         RT_IDX_PROMISCUOUS_SLOT = 15,
718         RT_IDX_MAX_RT_SLOTS = 8,
719         RT_IDX_MAX_NIC_SLOTS = 16,
720 };
721
722 /*
723  * Serdes Address Register (XG_SERDES_ADDR) bit definitions.
724  */
725 enum {
726         XG_SERDES_ADDR_RDY = (1 << 31),
727         XG_SERDES_ADDR_R = (1 << 30),
728
729         XG_SERDES_ADDR_STS = 0x00001E06,
730         XG_SERDES_ADDR_XFI1_PWR_UP = 0x00000005,
731         XG_SERDES_ADDR_XFI2_PWR_UP = 0x0000000a,
732         XG_SERDES_ADDR_XAUI_PWR_DOWN = 0x00000001,
733
734         /* Serdes coredump definitions. */
735         XG_SERDES_XAUI_AN_START = 0x00000000,
736         XG_SERDES_XAUI_AN_END = 0x00000034,
737         XG_SERDES_XAUI_HSS_PCS_START = 0x00000800,
738         XG_SERDES_XAUI_HSS_PCS_END = 0x0000880,
739         XG_SERDES_XFI_AN_START = 0x00001000,
740         XG_SERDES_XFI_AN_END = 0x00001034,
741         XG_SERDES_XFI_TRAIN_START = 0x10001050,
742         XG_SERDES_XFI_TRAIN_END = 0x1000107C,
743         XG_SERDES_XFI_HSS_PCS_START = 0x00001800,
744         XG_SERDES_XFI_HSS_PCS_END = 0x00001838,
745         XG_SERDES_XFI_HSS_TX_START = 0x00001c00,
746         XG_SERDES_XFI_HSS_TX_END = 0x00001c1f,
747         XG_SERDES_XFI_HSS_RX_START = 0x00001c40,
748         XG_SERDES_XFI_HSS_RX_END = 0x00001c5f,
749         XG_SERDES_XFI_HSS_PLL_START = 0x00001e00,
750         XG_SERDES_XFI_HSS_PLL_END = 0x00001e1f,
751 };
752
753 /*
754  *  NIC Probe Mux Address Register (PRB_MX_ADDR) bit definitions.
755  */
756 enum {
757         PRB_MX_ADDR_ARE = (1 << 16),
758         PRB_MX_ADDR_UP = (1 << 15),
759         PRB_MX_ADDR_SWP = (1 << 14),
760
761         /* Module select values. */
762         PRB_MX_ADDR_MAX_MODS = 21,
763         PRB_MX_ADDR_MOD_SEL_SHIFT = 9,
764         PRB_MX_ADDR_MOD_SEL_TBD = 0,
765         PRB_MX_ADDR_MOD_SEL_IDE1 = 1,
766         PRB_MX_ADDR_MOD_SEL_IDE2 = 2,
767         PRB_MX_ADDR_MOD_SEL_FRB = 3,
768         PRB_MX_ADDR_MOD_SEL_ODE1 = 4,
769         PRB_MX_ADDR_MOD_SEL_ODE2 = 5,
770         PRB_MX_ADDR_MOD_SEL_DA1 = 6,
771         PRB_MX_ADDR_MOD_SEL_DA2 = 7,
772         PRB_MX_ADDR_MOD_SEL_IMP1 = 8,
773         PRB_MX_ADDR_MOD_SEL_IMP2 = 9,
774         PRB_MX_ADDR_MOD_SEL_OMP1 = 10,
775         PRB_MX_ADDR_MOD_SEL_OMP2 = 11,
776         PRB_MX_ADDR_MOD_SEL_ORS1 = 12,
777         PRB_MX_ADDR_MOD_SEL_ORS2 = 13,
778         PRB_MX_ADDR_MOD_SEL_REG = 14,
779         PRB_MX_ADDR_MOD_SEL_MAC1 = 16,
780         PRB_MX_ADDR_MOD_SEL_MAC2 = 17,
781         PRB_MX_ADDR_MOD_SEL_VQM1 = 18,
782         PRB_MX_ADDR_MOD_SEL_VQM2 = 19,
783         PRB_MX_ADDR_MOD_SEL_MOP = 20,
784         /* Bit fields indicating which modules
785          * are valid for each clock domain.
786          */
787         PRB_MX_ADDR_VALID_SYS_MOD = 0x000f7ff7,
788         PRB_MX_ADDR_VALID_PCI_MOD = 0x000040c1,
789         PRB_MX_ADDR_VALID_XGM_MOD = 0x00037309,
790         PRB_MX_ADDR_VALID_FC_MOD = 0x00003001,
791         PRB_MX_ADDR_VALID_TOTAL = 34,
792
793         /* Clock domain values. */
794         PRB_MX_ADDR_CLOCK_SHIFT = 6,
795         PRB_MX_ADDR_SYS_CLOCK = 0,
796         PRB_MX_ADDR_PCI_CLOCK = 2,
797         PRB_MX_ADDR_FC_CLOCK = 5,
798         PRB_MX_ADDR_XGM_CLOCK = 6,
799
800         PRB_MX_ADDR_MAX_MUX = 64,
801 };
802
803 /*
804  * Control Register Set Map
805  */
806 enum {
807         PROC_ADDR = 0,          /* Use semaphore */
808         PROC_DATA = 0x04,       /* Use semaphore */
809         SYS = 0x08,
810         RST_FO = 0x0c,
811         FSC = 0x10,
812         CSR = 0x14,
813         LED = 0x18,
814         ICB_RID = 0x1c,         /* Use semaphore */
815         ICB_L = 0x20,           /* Use semaphore */
816         ICB_H = 0x24,           /* Use semaphore */
817         CFG = 0x28,
818         BIOS_ADDR = 0x2c,
819         STS = 0x30,
820         INTR_EN = 0x34,
821         INTR_MASK = 0x38,
822         ISR1 = 0x3c,
823         ISR2 = 0x40,
824         ISR3 = 0x44,
825         ISR4 = 0x48,
826         REV_ID = 0x4c,
827         FRC_ECC_ERR = 0x50,
828         ERR_STS = 0x54,
829         RAM_DBG_ADDR = 0x58,
830         RAM_DBG_DATA = 0x5c,
831         ECC_ERR_CNT = 0x60,
832         SEM = 0x64,
833         GPIO_1 = 0x68,          /* Use semaphore */
834         GPIO_2 = 0x6c,          /* Use semaphore */
835         GPIO_3 = 0x70,          /* Use semaphore */
836         RSVD2 = 0x74,
837         XGMAC_ADDR = 0x78,      /* Use semaphore */
838         XGMAC_DATA = 0x7c,      /* Use semaphore */
839         NIC_ETS = 0x80,
840         CNA_ETS = 0x84,
841         FLASH_ADDR = 0x88,      /* Use semaphore */
842         FLASH_DATA = 0x8c,      /* Use semaphore */
843         CQ_STOP = 0x90,
844         PAGE_TBL_RID = 0x94,
845         WQ_PAGE_TBL_LO = 0x98,
846         WQ_PAGE_TBL_HI = 0x9c,
847         CQ_PAGE_TBL_LO = 0xa0,
848         CQ_PAGE_TBL_HI = 0xa4,
849         MAC_ADDR_IDX = 0xa8,    /* Use semaphore */
850         MAC_ADDR_DATA = 0xac,   /* Use semaphore */
851         COS_DFLT_CQ1 = 0xb0,
852         COS_DFLT_CQ2 = 0xb4,
853         ETYPE_SKIP1 = 0xb8,
854         ETYPE_SKIP2 = 0xbc,
855         SPLT_HDR = 0xc0,
856         FC_PAUSE_THRES = 0xc4,
857         NIC_PAUSE_THRES = 0xc8,
858         FC_ETHERTYPE = 0xcc,
859         FC_RCV_CFG = 0xd0,
860         NIC_RCV_CFG = 0xd4,
861         FC_COS_TAGS = 0xd8,
862         NIC_COS_TAGS = 0xdc,
863         MGMT_RCV_CFG = 0xe0,
864         RT_IDX = 0xe4,
865         RT_DATA = 0xe8,
866         RSVD7 = 0xec,
867         XG_SERDES_ADDR = 0xf0,
868         XG_SERDES_DATA = 0xf4,
869         PRB_MX_ADDR = 0xf8,     /* Use semaphore */
870         PRB_MX_DATA = 0xfc,     /* Use semaphore */
871 };
872
873 #ifdef CONFIG_HAVE_EFFICIENT_UNALIGNED_ACCESS
874 #define SMALL_BUFFER_SIZE 256
875 #define SMALL_BUF_MAP_SIZE SMALL_BUFFER_SIZE
876 #define SPLT_SETTING  FSC_DBRST_1024
877 #define SPLT_LEN 0
878 #define QLGE_SB_PAD 0
879 #else
880 #define SMALL_BUFFER_SIZE 512
881 #define SMALL_BUF_MAP_SIZE (SMALL_BUFFER_SIZE / 2)
882 #define SPLT_SETTING  FSC_SH
883 #define SPLT_LEN (SPLT_HDR_EP | \
884         min(SMALL_BUF_MAP_SIZE, 1023))
885 #define QLGE_SB_PAD 32
886 #endif
887
888 /*
889  * CAM output format.
890  */
891 enum {
892         CAM_OUT_ROUTE_FC = 0,
893         CAM_OUT_ROUTE_NIC = 1,
894         CAM_OUT_FUNC_SHIFT = 2,
895         CAM_OUT_RV = (1 << 4),
896         CAM_OUT_SH = (1 << 15),
897         CAM_OUT_CQ_ID_SHIFT = 5,
898 };
899
900 /*
901  * Mailbox  definitions
902  */
903 enum {
904         /* Asynchronous Event Notifications */
905         AEN_SYS_ERR = 0x00008002,
906         AEN_LINK_UP = 0x00008011,
907         AEN_LINK_DOWN = 0x00008012,
908         AEN_IDC_CMPLT = 0x00008100,
909         AEN_IDC_REQ = 0x00008101,
910         AEN_IDC_EXT = 0x00008102,
911         AEN_DCBX_CHG = 0x00008110,
912         AEN_AEN_LOST = 0x00008120,
913         AEN_AEN_SFP_IN = 0x00008130,
914         AEN_AEN_SFP_OUT = 0x00008131,
915         AEN_FW_INIT_DONE = 0x00008400,
916         AEN_FW_INIT_FAIL = 0x00008401,
917
918         /* Mailbox Command Opcodes. */
919         MB_CMD_NOP = 0x00000000,
920         MB_CMD_EX_FW = 0x00000002,
921         MB_CMD_MB_TEST = 0x00000006,
922         MB_CMD_CSUM_TEST = 0x00000007,  /* Verify Checksum */
923         MB_CMD_ABOUT_FW = 0x00000008,
924         MB_CMD_COPY_RISC_RAM = 0x0000000a,
925         MB_CMD_LOAD_RISC_RAM = 0x0000000b,
926         MB_CMD_DUMP_RISC_RAM = 0x0000000c,
927         MB_CMD_WRITE_RAM = 0x0000000d,
928         MB_CMD_INIT_RISC_RAM = 0x0000000e,
929         MB_CMD_READ_RAM = 0x0000000f,
930         MB_CMD_STOP_FW = 0x00000014,
931         MB_CMD_MAKE_SYS_ERR = 0x0000002a,
932         MB_CMD_WRITE_SFP = 0x00000030,
933         MB_CMD_READ_SFP = 0x00000031,
934         MB_CMD_INIT_FW = 0x00000060,
935         MB_CMD_GET_IFCB = 0x00000061,
936         MB_CMD_GET_FW_STATE = 0x00000069,
937         MB_CMD_IDC_REQ = 0x00000100,    /* Inter-Driver Communication */
938         MB_CMD_IDC_ACK = 0x00000101,    /* Inter-Driver Communication */
939         MB_CMD_SET_WOL_MODE = 0x00000110,       /* Wake On Lan */
940         MB_WOL_DISABLE = 0,
941         MB_WOL_MAGIC_PKT = (1 << 1),
942         MB_WOL_FLTR = (1 << 2),
943         MB_WOL_UCAST = (1 << 3),
944         MB_WOL_MCAST = (1 << 4),
945         MB_WOL_BCAST = (1 << 5),
946         MB_WOL_LINK_UP = (1 << 6),
947         MB_WOL_LINK_DOWN = (1 << 7),
948         MB_WOL_MODE_ON = (1 << 16),             /* Wake on Lan Mode on */
949         MB_CMD_SET_WOL_FLTR = 0x00000111,       /* Wake On Lan Filter */
950         MB_CMD_CLEAR_WOL_FLTR = 0x00000112, /* Wake On Lan Filter */
951         MB_CMD_SET_WOL_MAGIC = 0x00000113,      /* Wake On Lan Magic Packet */
952         MB_CMD_CLEAR_WOL_MAGIC = 0x00000114,/* Wake On Lan Magic Packet */
953         MB_CMD_SET_WOL_IMMED = 0x00000115,
954         MB_CMD_PORT_RESET = 0x00000120,
955         MB_CMD_SET_PORT_CFG = 0x00000122,
956         MB_CMD_GET_PORT_CFG = 0x00000123,
957         MB_CMD_GET_LINK_STS = 0x00000124,
958         MB_CMD_SET_LED_CFG = 0x00000125, /* Set LED Configuration Register */
959                 QL_LED_BLINK = 0x03e803e8,
960         MB_CMD_GET_LED_CFG = 0x00000126, /* Get LED Configuration Register */
961         MB_CMD_SET_MGMNT_TFK_CTL = 0x00000160, /* Set Mgmnt Traffic Control */
962         MB_SET_MPI_TFK_STOP = (1 << 0),
963         MB_SET_MPI_TFK_RESUME = (1 << 1),
964         MB_CMD_GET_MGMNT_TFK_CTL = 0x00000161, /* Get Mgmnt Traffic Control */
965         MB_GET_MPI_TFK_STOPPED = (1 << 0),
966         MB_GET_MPI_TFK_FIFO_EMPTY = (1 << 1),
967         /* Sub-commands for IDC request.
968          * This describes the reason for the
969          * IDC request.
970          */
971         MB_CMD_IOP_NONE = 0x0000,
972         MB_CMD_IOP_PREP_UPDATE_MPI      = 0x0001,
973         MB_CMD_IOP_COMP_UPDATE_MPI      = 0x0002,
974         MB_CMD_IOP_PREP_LINK_DOWN       = 0x0010,
975         MB_CMD_IOP_DVR_START     = 0x0100,
976         MB_CMD_IOP_FLASH_ACC     = 0x0101,
977         MB_CMD_IOP_RESTART_MPI  = 0x0102,
978         MB_CMD_IOP_CORE_DUMP_MPI        = 0x0103,
979
980         /* Mailbox Command Status. */
981         MB_CMD_STS_GOOD = 0x00004000,   /* Success. */
982         MB_CMD_STS_INTRMDT = 0x00001000,        /* Intermediate Complete. */
983         MB_CMD_STS_INVLD_CMD = 0x00004001,      /* Invalid. */
984         MB_CMD_STS_XFC_ERR = 0x00004002,        /* Interface Error. */
985         MB_CMD_STS_CSUM_ERR = 0x00004003,       /* Csum Error. */
986         MB_CMD_STS_ERR = 0x00004005,    /* System Error. */
987         MB_CMD_STS_PARAM_ERR = 0x00004006,      /* Parameter Error. */
988 };
989
990 struct mbox_params {
991         u32 mbox_in[MAILBOX_COUNT];
992         u32 mbox_out[MAILBOX_COUNT];
993         int in_count;
994         int out_count;
995 };
996
997 struct flash_params_8012 {
998         u8 dev_id_str[4];
999         __le16 size;
1000         __le16 csum;
1001         __le16 ver;
1002         __le16 sub_dev_id;
1003         u8 mac_addr[6];
1004         __le16 res;
1005 };
1006
1007 /* 8000 device's flash is a different structure
1008  * at a different offset in flash.
1009  */
1010 #define FUNC0_FLASH_OFFSET 0x140200
1011 #define FUNC1_FLASH_OFFSET 0x140600
1012
1013 /* Flash related data structures. */
1014 struct flash_params_8000 {
1015         u8 dev_id_str[4];       /* "8000" */
1016         __le16 ver;
1017         __le16 size;
1018         __le16 csum;
1019         __le16 reserved0;
1020         __le16 total_size;
1021         __le16 entry_count;
1022         u8 data_type0;
1023         u8 data_size0;
1024         u8 mac_addr[6];
1025         u8 data_type1;
1026         u8 data_size1;
1027         u8 mac_addr1[6];
1028         u8 data_type2;
1029         u8 data_size2;
1030         __le16 vlan_id;
1031         u8 data_type3;
1032         u8 data_size3;
1033         __le16 last;
1034         u8 reserved1[464];
1035         __le16  subsys_ven_id;
1036         __le16  subsys_dev_id;
1037         u8 reserved2[4];
1038 };
1039
1040 union flash_params {
1041         struct flash_params_8012 flash_params_8012;
1042         struct flash_params_8000 flash_params_8000;
1043 };
1044
1045 /*
1046  * doorbell space for the rx ring context
1047  */
1048 struct rx_doorbell_context {
1049         u32 cnsmr_idx;          /* 0x00 */
1050         u32 valid;              /* 0x04 */
1051         u32 reserved[4];        /* 0x08-0x14 */
1052         u32 lbq_prod_idx;       /* 0x18 */
1053         u32 sbq_prod_idx;       /* 0x1c */
1054 };
1055
1056 /*
1057  * doorbell space for the tx ring context
1058  */
1059 struct tx_doorbell_context {
1060         u32 prod_idx;           /* 0x00 */
1061         u32 valid;              /* 0x04 */
1062         u32 reserved[4];        /* 0x08-0x14 */
1063         u32 lbq_prod_idx;       /* 0x18 */
1064         u32 sbq_prod_idx;       /* 0x1c */
1065 };
1066
1067 /* DATA STRUCTURES SHARED WITH HARDWARE. */
1068 struct tx_buf_desc {
1069         __le64 addr;
1070         __le32 len;
1071 #define TX_DESC_LEN_MASK        0x000fffff
1072 #define TX_DESC_C       0x40000000
1073 #define TX_DESC_E       0x80000000
1074 } __packed;
1075
1076 /*
1077  * IOCB Definitions...
1078  */
1079
1080 #define OPCODE_OB_MAC_IOCB                      0x01
1081 #define OPCODE_OB_MAC_TSO_IOCB          0x02
1082 #define OPCODE_IB_MAC_IOCB                      0x20
1083 #define OPCODE_IB_MPI_IOCB                      0x21
1084 #define OPCODE_IB_AE_IOCB                       0x3f
1085
1086 struct ob_mac_iocb_req {
1087         u8 opcode;
1088         u8 flags1;
1089 #define OB_MAC_IOCB_REQ_OI      0x01
1090 #define OB_MAC_IOCB_REQ_I       0x02
1091 #define OB_MAC_IOCB_REQ_D       0x08
1092 #define OB_MAC_IOCB_REQ_F       0x10
1093         u8 flags2;
1094         u8 flags3;
1095 #define OB_MAC_IOCB_DFP 0x02
1096 #define OB_MAC_IOCB_V   0x04
1097         __le32 reserved1[2];
1098         __le16 frame_len;
1099 #define OB_MAC_IOCB_LEN_MASK 0x3ffff
1100         __le16 reserved2;
1101         u32 tid;
1102         u32 txq_idx;
1103         __le32 reserved3;
1104         __le16 vlan_tci;
1105         __le16 reserved4;
1106         struct tx_buf_desc tbd[TX_DESC_PER_IOCB];
1107 } __packed;
1108
1109 struct ob_mac_iocb_rsp {
1110         u8 opcode;              /* */
1111         u8 flags1;              /* */
1112 #define OB_MAC_IOCB_RSP_OI      0x01    /* */
1113 #define OB_MAC_IOCB_RSP_I       0x02    /* */
1114 #define OB_MAC_IOCB_RSP_E       0x08    /* */
1115 #define OB_MAC_IOCB_RSP_S       0x10    /* too Short */
1116 #define OB_MAC_IOCB_RSP_L       0x20    /* too Large */
1117 #define OB_MAC_IOCB_RSP_P       0x40    /* Padded */
1118         u8 flags2;              /* */
1119         u8 flags3;              /* */
1120 #define OB_MAC_IOCB_RSP_B       0x80    /* */
1121         u32 tid;
1122         u32 txq_idx;
1123         __le32 reserved[13];
1124 } __packed;
1125
1126 struct ob_mac_tso_iocb_req {
1127         u8 opcode;
1128         u8 flags1;
1129 #define OB_MAC_TSO_IOCB_OI      0x01
1130 #define OB_MAC_TSO_IOCB_I       0x02
1131 #define OB_MAC_TSO_IOCB_D       0x08
1132 #define OB_MAC_TSO_IOCB_IP4     0x40
1133 #define OB_MAC_TSO_IOCB_IP6     0x80
1134         u8 flags2;
1135 #define OB_MAC_TSO_IOCB_LSO     0x20
1136 #define OB_MAC_TSO_IOCB_UC      0x40
1137 #define OB_MAC_TSO_IOCB_TC      0x80
1138         u8 flags3;
1139 #define OB_MAC_TSO_IOCB_IC      0x01
1140 #define OB_MAC_TSO_IOCB_DFP     0x02
1141 #define OB_MAC_TSO_IOCB_V       0x04
1142         __le32 reserved1[2];
1143         __le32 frame_len;
1144         u32 tid;
1145         u32 txq_idx;
1146         __le16 total_hdrs_len;
1147         __le16 net_trans_offset;
1148 #define OB_MAC_TRANSPORT_HDR_SHIFT 6
1149         __le16 vlan_tci;
1150         __le16 mss;
1151         struct tx_buf_desc tbd[TX_DESC_PER_IOCB];
1152 } __packed;
1153
1154 struct ob_mac_tso_iocb_rsp {
1155         u8 opcode;
1156         u8 flags1;
1157 #define OB_MAC_TSO_IOCB_RSP_OI  0x01
1158 #define OB_MAC_TSO_IOCB_RSP_I   0x02
1159 #define OB_MAC_TSO_IOCB_RSP_E   0x08
1160 #define OB_MAC_TSO_IOCB_RSP_S   0x10
1161 #define OB_MAC_TSO_IOCB_RSP_L   0x20
1162 #define OB_MAC_TSO_IOCB_RSP_P   0x40
1163         u8 flags2;              /* */
1164         u8 flags3;              /* */
1165 #define OB_MAC_TSO_IOCB_RSP_B   0x8000
1166         u32 tid;
1167         u32 txq_idx;
1168         __le32 reserved2[13];
1169 } __packed;
1170
1171 struct ib_mac_iocb_rsp {
1172         u8 opcode;              /* 0x20 */
1173         u8 flags1;
1174 #define IB_MAC_IOCB_RSP_OI      0x01    /* Override intr delay */
1175 #define IB_MAC_IOCB_RSP_I       0x02    /* Disable Intr Generation */
1176 #define IB_MAC_CSUM_ERR_MASK 0x1c       /* A mask to use for csum errs */
1177 #define IB_MAC_IOCB_RSP_TE      0x04    /* Checksum error */
1178 #define IB_MAC_IOCB_RSP_NU      0x08    /* No checksum rcvd */
1179 #define IB_MAC_IOCB_RSP_IE      0x10    /* IPv4 checksum error */
1180 #define IB_MAC_IOCB_RSP_M_MASK  0x60    /* Multicast info */
1181 #define IB_MAC_IOCB_RSP_M_NONE  0x00    /* Not mcast frame */
1182 #define IB_MAC_IOCB_RSP_M_HASH  0x20    /* HASH mcast frame */
1183 #define IB_MAC_IOCB_RSP_M_REG   0x40    /* Registered mcast frame */
1184 #define IB_MAC_IOCB_RSP_M_PROM  0x60    /* Promiscuous mcast frame */
1185 #define IB_MAC_IOCB_RSP_B       0x80    /* Broadcast frame */
1186         u8 flags2;
1187 #define IB_MAC_IOCB_RSP_P       0x01    /* Promiscuous frame */
1188 #define IB_MAC_IOCB_RSP_V       0x02    /* Vlan tag present */
1189 #define IB_MAC_IOCB_RSP_ERR_MASK        0x1c    /*  */
1190 #define IB_MAC_IOCB_RSP_ERR_CODE_ERR    0x04
1191 #define IB_MAC_IOCB_RSP_ERR_OVERSIZE    0x08
1192 #define IB_MAC_IOCB_RSP_ERR_UNDERSIZE   0x10
1193 #define IB_MAC_IOCB_RSP_ERR_PREAMBLE    0x14
1194 #define IB_MAC_IOCB_RSP_ERR_FRAME_LEN   0x18
1195 #define IB_MAC_IOCB_RSP_ERR_CRC         0x1c
1196 #define IB_MAC_IOCB_RSP_U       0x20    /* UDP packet */
1197 #define IB_MAC_IOCB_RSP_T       0x40    /* TCP packet */
1198 #define IB_MAC_IOCB_RSP_FO      0x80    /* Failover port */
1199         u8 flags3;
1200 #define IB_MAC_IOCB_RSP_RSS_MASK        0x07    /* RSS mask */
1201 #define IB_MAC_IOCB_RSP_M_NONE  0x00    /* No RSS match */
1202 #define IB_MAC_IOCB_RSP_M_IPV4  0x04    /* IPv4 RSS match */
1203 #define IB_MAC_IOCB_RSP_M_IPV6  0x02    /* IPv6 RSS match */
1204 #define IB_MAC_IOCB_RSP_M_TCP_V4        0x05    /* TCP with IPv4 */
1205 #define IB_MAC_IOCB_RSP_M_TCP_V6        0x03    /* TCP with IPv6 */
1206 #define IB_MAC_IOCB_RSP_V4      0x08    /* IPV4 */
1207 #define IB_MAC_IOCB_RSP_V6      0x10    /* IPV6 */
1208 #define IB_MAC_IOCB_RSP_IH      0x20    /* Split after IP header */
1209 #define IB_MAC_IOCB_RSP_DS      0x40    /* data is in small buffer */
1210 #define IB_MAC_IOCB_RSP_DL      0x80    /* data is in large buffer */
1211         __le32 data_len;        /* */
1212         __le64 data_addr;       /* */
1213         __le32 rss;             /* */
1214         __le16 vlan_id;         /* 12 bits */
1215 #define IB_MAC_IOCB_RSP_C       0x1000  /* VLAN CFI bit */
1216 #define IB_MAC_IOCB_RSP_COS_SHIFT       12      /* class of service value */
1217 #define IB_MAC_IOCB_RSP_VLAN_MASK       0x0ffff
1218
1219         __le16 reserved1;
1220         __le32 reserved2[6];
1221         u8 reserved3[3];
1222         u8 flags4;
1223 #define IB_MAC_IOCB_RSP_HV      0x20
1224 #define IB_MAC_IOCB_RSP_HS      0x40
1225 #define IB_MAC_IOCB_RSP_HL      0x80
1226         __le32 hdr_len;         /* */
1227         __le64 hdr_addr;        /* */
1228 } __packed;
1229
1230 struct ib_ae_iocb_rsp {
1231         u8 opcode;
1232         u8 flags1;
1233 #define IB_AE_IOCB_RSP_OI               0x01
1234 #define IB_AE_IOCB_RSP_I                0x02
1235         u8 event;
1236 #define LINK_UP_EVENT              0x00
1237 #define LINK_DOWN_EVENT            0x01
1238 #define CAM_LOOKUP_ERR_EVENT       0x06
1239 #define SOFT_ECC_ERROR_EVENT       0x07
1240 #define MGMT_ERR_EVENT             0x08
1241 #define TEN_GIG_MAC_EVENT          0x09
1242 #define GPI0_H2L_EVENT          0x10
1243 #define GPI0_L2H_EVENT          0x20
1244 #define GPI1_H2L_EVENT          0x11
1245 #define GPI1_L2H_EVENT          0x21
1246 #define PCI_ERR_ANON_BUF_RD        0x40
1247         u8 q_id;
1248         __le32 reserved[15];
1249 } __packed;
1250
1251 /*
1252  * These three structures are for generic
1253  * handling of ib and ob iocbs.
1254  */
1255 struct ql_net_rsp_iocb {
1256         u8 opcode;
1257         u8 flags0;
1258         __le16 length;
1259         __le32 tid;
1260         __le32 reserved[14];
1261 } __packed;
1262
1263 struct net_req_iocb {
1264         u8 opcode;
1265         u8 flags0;
1266         __le16 flags1;
1267         __le32 tid;
1268         __le32 reserved1[30];
1269 } __packed;
1270
1271 /*
1272  * tx ring initialization control block for chip.
1273  * It is defined as:
1274  * "Work Queue Initialization Control Block"
1275  */
1276 struct wqicb {
1277         __le16 len;
1278 #define Q_LEN_V         (1 << 4)
1279 #define Q_LEN_CPP_CONT  0x0000
1280 #define Q_LEN_CPP_16    0x0001
1281 #define Q_LEN_CPP_32    0x0002
1282 #define Q_LEN_CPP_64    0x0003
1283 #define Q_LEN_CPP_512   0x0006
1284         __le16 flags;
1285 #define Q_PRI_SHIFT     1
1286 #define Q_FLAGS_LC      0x1000
1287 #define Q_FLAGS_LB      0x2000
1288 #define Q_FLAGS_LI      0x4000
1289 #define Q_FLAGS_LO      0x8000
1290         __le16 cq_id_rss;
1291 #define Q_CQ_ID_RSS_RV 0x8000
1292         __le16 rid;
1293         __le64 addr;
1294         __le64 cnsmr_idx_addr;
1295 } __packed;
1296
1297 /*
1298  * rx ring initialization control block for chip.
1299  * It is defined as:
1300  * "Completion Queue Initialization Control Block"
1301  */
1302 struct cqicb {
1303         u8 msix_vect;
1304         u8 reserved1;
1305         u8 reserved2;
1306         u8 flags;
1307 #define FLAGS_LV        0x08
1308 #define FLAGS_LS        0x10
1309 #define FLAGS_LL        0x20
1310 #define FLAGS_LI        0x40
1311 #define FLAGS_LC        0x80
1312         __le16 len;
1313 #define LEN_V           (1 << 4)
1314 #define LEN_CPP_CONT    0x0000
1315 #define LEN_CPP_32      0x0001
1316 #define LEN_CPP_64      0x0002
1317 #define LEN_CPP_128     0x0003
1318         __le16 rid;
1319         __le64 addr;
1320         __le64 prod_idx_addr;
1321         __le16 pkt_delay;
1322         __le16 irq_delay;
1323         __le64 lbq_addr;
1324         __le16 lbq_buf_size;
1325         __le16 lbq_len;         /* entry count */
1326         __le64 sbq_addr;
1327         __le16 sbq_buf_size;
1328         __le16 sbq_len;         /* entry count */
1329 } __packed;
1330
1331 struct ricb {
1332         u8 base_cq;
1333 #define RSS_L4K 0x80
1334         u8 flags;
1335 #define RSS_L6K 0x01
1336 #define RSS_LI  0x02
1337 #define RSS_LB  0x04
1338 #define RSS_LM  0x08
1339 #define RSS_RI4 0x10
1340 #define RSS_RT4 0x20
1341 #define RSS_RI6 0x40
1342 #define RSS_RT6 0x80
1343         __le16 mask;
1344         u8 hash_cq_id[1024];
1345         __le32 ipv6_hash_key[10];
1346         __le32 ipv4_hash_key[4];
1347 } __packed;
1348
1349 /* SOFTWARE/DRIVER DATA STRUCTURES. */
1350
1351 struct oal {
1352         struct tx_buf_desc oal[TX_DESC_PER_OAL];
1353 };
1354
1355 struct map_list {
1356         DEFINE_DMA_UNMAP_ADDR(mapaddr);
1357         DEFINE_DMA_UNMAP_LEN(maplen);
1358 };
1359
1360 struct tx_ring_desc {
1361         struct sk_buff *skb;
1362         struct ob_mac_iocb_req *queue_entry;
1363         u32 index;
1364         struct oal oal;
1365         struct map_list map[MAX_SKB_FRAGS + 2];
1366         int map_cnt;
1367         struct tx_ring_desc *next;
1368 };
1369
1370 #define QL_TXQ_IDX(qdev, skb) (smp_processor_id()%(qdev->tx_ring_count))
1371
1372 struct tx_ring {
1373         /*
1374          * queue info.
1375          */
1376         struct wqicb wqicb;     /* structure used to inform chip of new queue */
1377         void *wq_base;          /* pci_alloc:virtual addr for tx */
1378         dma_addr_t wq_base_dma; /* pci_alloc:dma addr for tx */
1379         __le32 *cnsmr_idx_sh_reg;       /* shadow copy of consumer idx */
1380         dma_addr_t cnsmr_idx_sh_reg_dma;        /* dma-shadow copy of consumer */
1381         u32 wq_size;            /* size in bytes of queue area */
1382         u32 wq_len;             /* number of entries in queue */
1383         void __iomem *prod_idx_db_reg;  /* doorbell area index reg at offset 0x00 */
1384         void __iomem *valid_db_reg;     /* doorbell area valid reg at offset 0x04 */
1385         u16 prod_idx;           /* current value for prod idx */
1386         u16 cq_id;              /* completion (rx) queue for tx completions */
1387         u8 wq_id;               /* queue id for this entry */
1388         u8 reserved1[3];
1389         struct tx_ring_desc *q; /* descriptor list for the queue */
1390         spinlock_t lock;
1391         atomic_t tx_count;      /* counts down for every outstanding IO */
1392         struct delayed_work tx_work;
1393         struct ql_adapter *qdev;
1394         u64 tx_packets;
1395         u64 tx_bytes;
1396         u64 tx_errors;
1397 };
1398
1399 struct qlge_page_chunk {
1400         struct page *page;
1401         void *va; /* virt addr including offset */
1402         unsigned int offset;
1403 };
1404
1405 struct qlge_bq_desc {
1406         union {
1407                 /* for large buffers */
1408                 struct qlge_page_chunk pg_chunk;
1409                 /* for small buffers */
1410                 struct sk_buff *skb;
1411         } p;
1412         dma_addr_t dma_addr;
1413         /* address in ring where the buffer address is written for the device */
1414         __le64 *buf_ptr;
1415         u32 index;
1416 };
1417
1418 /* buffer queue */
1419 struct qlge_bq {
1420         __le64 *base;
1421         dma_addr_t base_dma;
1422         __le64 *base_indirect;
1423         dma_addr_t base_indirect_dma;
1424         struct qlge_bq_desc *queue;
1425         /* prod_idx is the index of the first buffer that may NOT be used by
1426          * hw, ie. one after the last. Advanced by sw.
1427          */
1428         void __iomem *prod_idx_db_reg;
1429         /* next index where sw should refill a buffer for hw */
1430         u16 next_to_use;
1431         /* next index where sw expects to find a buffer filled by hw */
1432         u16 next_to_clean;
1433         enum {
1434                 QLGE_SB,                /* small buffer */
1435                 QLGE_LB,                /* large buffer */
1436         } type;
1437 };
1438
1439 #define QLGE_BQ_CONTAINER(bq) \
1440 ({ \
1441         typeof(bq) _bq = bq; \
1442         (struct rx_ring *)((char *)_bq - (_bq->type == QLGE_SB ? \
1443                                           offsetof(struct rx_ring, sbq) : \
1444                                           offsetof(struct rx_ring, lbq))); \
1445 })
1446
1447 /* Experience shows that the device ignores the low 4 bits of the tail index.
1448  * Refill up to a x16 multiple.
1449  */
1450 #define QLGE_BQ_ALIGN(index) ALIGN_DOWN(index, 16)
1451
1452 #define QLGE_BQ_WRAP(index) ((index) & (QLGE_BQ_LEN - 1))
1453
1454 #define QLGE_BQ_HW_OWNED(bq) \
1455 ({ \
1456         typeof(bq) _bq = bq; \
1457         QLGE_BQ_WRAP(QLGE_BQ_ALIGN((_bq)->next_to_use) - \
1458                      (_bq)->next_to_clean); \
1459 })
1460
1461 struct rx_ring {
1462         struct cqicb cqicb;     /* The chip's completion queue init control block. */
1463
1464         /* Completion queue elements. */
1465         void *cq_base;
1466         dma_addr_t cq_base_dma;
1467         u32 cq_size;
1468         u32 cq_len;
1469         u16 cq_id;
1470         __le32 *prod_idx_sh_reg;        /* Shadowed producer register. */
1471         dma_addr_t prod_idx_sh_reg_dma;
1472         void __iomem *cnsmr_idx_db_reg; /* PCI doorbell mem area + 0 */
1473         u32 cnsmr_idx;          /* current sw idx */
1474         struct ql_net_rsp_iocb *curr_entry;     /* next entry on queue */
1475         void __iomem *valid_db_reg;     /* PCI doorbell mem area + 0x04 */
1476
1477         /* Large buffer queue elements. */
1478         struct qlge_bq lbq;
1479         struct qlge_page_chunk master_chunk;
1480         dma_addr_t chunk_dma_addr;
1481
1482         /* Small buffer queue elements. */
1483         struct qlge_bq sbq;
1484
1485         /* Misc. handler elements. */
1486         u32 irq;                /* Which vector this ring is assigned. */
1487         u32 cpu;                /* Which CPU this should run on. */
1488         struct delayed_work refill_work;
1489         char name[IFNAMSIZ + 5];
1490         struct napi_struct napi;
1491         u8 reserved;
1492         struct ql_adapter *qdev;
1493         u64 rx_packets;
1494         u64 rx_multicast;
1495         u64 rx_bytes;
1496         u64 rx_dropped;
1497         u64 rx_errors;
1498 };
1499
1500 /*
1501  * RSS Initialization Control Block
1502  */
1503 struct hash_id {
1504         u8 value[4];
1505 };
1506
1507 struct nic_stats {
1508         /*
1509          * These stats come from offset 200h to 278h
1510          * in the XGMAC register.
1511          */
1512         u64 tx_pkts;
1513         u64 tx_bytes;
1514         u64 tx_mcast_pkts;
1515         u64 tx_bcast_pkts;
1516         u64 tx_ucast_pkts;
1517         u64 tx_ctl_pkts;
1518         u64 tx_pause_pkts;
1519         u64 tx_64_pkt;
1520         u64 tx_65_to_127_pkt;
1521         u64 tx_128_to_255_pkt;
1522         u64 tx_256_511_pkt;
1523         u64 tx_512_to_1023_pkt;
1524         u64 tx_1024_to_1518_pkt;
1525         u64 tx_1519_to_max_pkt;
1526         u64 tx_undersize_pkt;
1527         u64 tx_oversize_pkt;
1528
1529         /*
1530          * These stats come from offset 300h to 3C8h
1531          * in the XGMAC register.
1532          */
1533         u64 rx_bytes;
1534         u64 rx_bytes_ok;
1535         u64 rx_pkts;
1536         u64 rx_pkts_ok;
1537         u64 rx_bcast_pkts;
1538         u64 rx_mcast_pkts;
1539         u64 rx_ucast_pkts;
1540         u64 rx_undersize_pkts;
1541         u64 rx_oversize_pkts;
1542         u64 rx_jabber_pkts;
1543         u64 rx_undersize_fcerr_pkts;
1544         u64 rx_drop_events;
1545         u64 rx_fcerr_pkts;
1546         u64 rx_align_err;
1547         u64 rx_symbol_err;
1548         u64 rx_mac_err;
1549         u64 rx_ctl_pkts;
1550         u64 rx_pause_pkts;
1551         u64 rx_64_pkts;
1552         u64 rx_65_to_127_pkts;
1553         u64 rx_128_255_pkts;
1554         u64 rx_256_511_pkts;
1555         u64 rx_512_to_1023_pkts;
1556         u64 rx_1024_to_1518_pkts;
1557         u64 rx_1519_to_max_pkts;
1558         u64 rx_len_err_pkts;
1559         /* Receive Mac Err stats */
1560         u64 rx_code_err;
1561         u64 rx_oversize_err;
1562         u64 rx_undersize_err;
1563         u64 rx_preamble_err;
1564         u64 rx_frame_len_err;
1565         u64 rx_crc_err;
1566         u64 rx_err_count;
1567         /*
1568          * These stats come from offset 500h to 5C8h
1569          * in the XGMAC register.
1570          */
1571         u64 tx_cbfc_pause_frames0;
1572         u64 tx_cbfc_pause_frames1;
1573         u64 tx_cbfc_pause_frames2;
1574         u64 tx_cbfc_pause_frames3;
1575         u64 tx_cbfc_pause_frames4;
1576         u64 tx_cbfc_pause_frames5;
1577         u64 tx_cbfc_pause_frames6;
1578         u64 tx_cbfc_pause_frames7;
1579         u64 rx_cbfc_pause_frames0;
1580         u64 rx_cbfc_pause_frames1;
1581         u64 rx_cbfc_pause_frames2;
1582         u64 rx_cbfc_pause_frames3;
1583         u64 rx_cbfc_pause_frames4;
1584         u64 rx_cbfc_pause_frames5;
1585         u64 rx_cbfc_pause_frames6;
1586         u64 rx_cbfc_pause_frames7;
1587         u64 rx_nic_fifo_drop;
1588 };
1589
1590 /* Firmware coredump internal register address/length pairs. */
1591 enum {
1592         MPI_CORE_REGS_ADDR = 0x00030000,
1593         MPI_CORE_REGS_CNT = 127,
1594         MPI_CORE_SH_REGS_CNT = 16,
1595         TEST_REGS_ADDR = 0x00001000,
1596         TEST_REGS_CNT = 23,
1597         RMII_REGS_ADDR = 0x00001040,
1598         RMII_REGS_CNT = 64,
1599         FCMAC1_REGS_ADDR = 0x00001080,
1600         FCMAC2_REGS_ADDR = 0x000010c0,
1601         FCMAC_REGS_CNT = 64,
1602         FC1_MBX_REGS_ADDR = 0x00001100,
1603         FC2_MBX_REGS_ADDR = 0x00001240,
1604         FC_MBX_REGS_CNT = 64,
1605         IDE_REGS_ADDR = 0x00001140,
1606         IDE_REGS_CNT = 64,
1607         NIC1_MBX_REGS_ADDR = 0x00001180,
1608         NIC2_MBX_REGS_ADDR = 0x00001280,
1609         NIC_MBX_REGS_CNT = 64,
1610         SMBUS_REGS_ADDR = 0x00001200,
1611         SMBUS_REGS_CNT = 64,
1612         I2C_REGS_ADDR = 0x00001fc0,
1613         I2C_REGS_CNT = 64,
1614         MEMC_REGS_ADDR = 0x00003000,
1615         MEMC_REGS_CNT = 256,
1616         PBUS_REGS_ADDR = 0x00007c00,
1617         PBUS_REGS_CNT = 256,
1618         MDE_REGS_ADDR = 0x00010000,
1619         MDE_REGS_CNT = 6,
1620         CODE_RAM_ADDR = 0x00020000,
1621         CODE_RAM_CNT = 0x2000,
1622         MEMC_RAM_ADDR = 0x00100000,
1623         MEMC_RAM_CNT = 0x2000,
1624 };
1625
1626 #define MPI_COREDUMP_COOKIE 0x5555aaaa
1627 struct mpi_coredump_global_header {
1628         u32     cookie;
1629         u8      id_string[16];
1630         u32     time_lo;
1631         u32     time_hi;
1632         u32     image_size;
1633         u32     header_size;
1634         u8      info[220];
1635 };
1636
1637 struct mpi_coredump_segment_header {
1638         u32     cookie;
1639         u32     seg_num;
1640         u32     seg_size;
1641         u32     extra;
1642         u8      description[16];
1643 };
1644
1645 /* Firmware coredump header segment numbers. */
1646 enum {
1647         CORE_SEG_NUM = 1,
1648         TEST_LOGIC_SEG_NUM = 2,
1649         RMII_SEG_NUM = 3,
1650         FCMAC1_SEG_NUM = 4,
1651         FCMAC2_SEG_NUM = 5,
1652         FC1_MBOX_SEG_NUM = 6,
1653         IDE_SEG_NUM = 7,
1654         NIC1_MBOX_SEG_NUM = 8,
1655         SMBUS_SEG_NUM = 9,
1656         FC2_MBOX_SEG_NUM = 10,
1657         NIC2_MBOX_SEG_NUM = 11,
1658         I2C_SEG_NUM = 12,
1659         MEMC_SEG_NUM = 13,
1660         PBUS_SEG_NUM = 14,
1661         MDE_SEG_NUM = 15,
1662         NIC1_CONTROL_SEG_NUM = 16,
1663         NIC2_CONTROL_SEG_NUM = 17,
1664         NIC1_XGMAC_SEG_NUM = 18,
1665         NIC2_XGMAC_SEG_NUM = 19,
1666         WCS_RAM_SEG_NUM = 20,
1667         MEMC_RAM_SEG_NUM = 21,
1668         XAUI_AN_SEG_NUM = 22,
1669         XAUI_HSS_PCS_SEG_NUM = 23,
1670         XFI_AN_SEG_NUM = 24,
1671         XFI_TRAIN_SEG_NUM = 25,
1672         XFI_HSS_PCS_SEG_NUM = 26,
1673         XFI_HSS_TX_SEG_NUM = 27,
1674         XFI_HSS_RX_SEG_NUM = 28,
1675         XFI_HSS_PLL_SEG_NUM = 29,
1676         MISC_NIC_INFO_SEG_NUM = 30,
1677         INTR_STATES_SEG_NUM = 31,
1678         CAM_ENTRIES_SEG_NUM = 32,
1679         ROUTING_WORDS_SEG_NUM = 33,
1680         ETS_SEG_NUM = 34,
1681         PROBE_DUMP_SEG_NUM = 35,
1682         ROUTING_INDEX_SEG_NUM = 36,
1683         MAC_PROTOCOL_SEG_NUM = 37,
1684         XAUI2_AN_SEG_NUM = 38,
1685         XAUI2_HSS_PCS_SEG_NUM = 39,
1686         XFI2_AN_SEG_NUM = 40,
1687         XFI2_TRAIN_SEG_NUM = 41,
1688         XFI2_HSS_PCS_SEG_NUM = 42,
1689         XFI2_HSS_TX_SEG_NUM = 43,
1690         XFI2_HSS_RX_SEG_NUM = 44,
1691         XFI2_HSS_PLL_SEG_NUM = 45,
1692         SEM_REGS_SEG_NUM = 50
1693
1694 };
1695
1696 /* There are 64 generic NIC registers. */
1697 #define NIC_REGS_DUMP_WORD_COUNT                64
1698 /* XGMAC word count. */
1699 #define XGMAC_DUMP_WORD_COUNT           (XGMAC_REGISTER_END / 4)
1700 /* Word counts for the SERDES blocks. */
1701 #define XG_SERDES_XAUI_AN_COUNT         14
1702 #define XG_SERDES_XAUI_HSS_PCS_COUNT    33
1703 #define XG_SERDES_XFI_AN_COUNT          14
1704 #define XG_SERDES_XFI_TRAIN_COUNT               12
1705 #define XG_SERDES_XFI_HSS_PCS_COUNT     15
1706 #define XG_SERDES_XFI_HSS_TX_COUNT              32
1707 #define XG_SERDES_XFI_HSS_RX_COUNT              32
1708 #define XG_SERDES_XFI_HSS_PLL_COUNT     32
1709
1710 /* There are 2 CNA ETS and 8 NIC ETS registers. */
1711 #define ETS_REGS_DUMP_WORD_COUNT                10
1712
1713 /* Each probe mux entry stores the probe type plus 64 entries
1714  * that are each each 64-bits in length. There are a total of
1715  * 34 (PRB_MX_ADDR_VALID_TOTAL) valid probes.
1716  */
1717 #define PRB_MX_ADDR_PRB_WORD_COUNT              (1 + (PRB_MX_ADDR_MAX_MUX * 2))
1718 #define PRB_MX_DUMP_TOT_COUNT           (PRB_MX_ADDR_PRB_WORD_COUNT * \
1719                                                         PRB_MX_ADDR_VALID_TOTAL)
1720 /* Each routing entry consists of 4 32-bit words.
1721  * They are route type, index, index word, and result.
1722  * There are 2 route blocks with 8 entries each and
1723  *  2 NIC blocks with 16 entries each.
1724  * The totol entries is 48 with 4 words each.
1725  */
1726 #define RT_IDX_DUMP_ENTRIES                     48
1727 #define RT_IDX_DUMP_WORDS_PER_ENTRY     4
1728 #define RT_IDX_DUMP_TOT_WORDS           (RT_IDX_DUMP_ENTRIES * \
1729                                                 RT_IDX_DUMP_WORDS_PER_ENTRY)
1730 /* There are 10 address blocks in filter, each with
1731  * different entry counts and different word-count-per-entry.
1732  */
1733 #define MAC_ADDR_DUMP_ENTRIES \
1734         ((MAC_ADDR_MAX_CAM_ENTRIES * MAC_ADDR_MAX_CAM_WCOUNT) + \
1735         (MAC_ADDR_MAX_MULTICAST_ENTRIES * MAC_ADDR_MAX_MULTICAST_WCOUNT) + \
1736         (MAC_ADDR_MAX_VLAN_ENTRIES * MAC_ADDR_MAX_VLAN_WCOUNT) + \
1737         (MAC_ADDR_MAX_MCAST_FLTR_ENTRIES * MAC_ADDR_MAX_MCAST_FLTR_WCOUNT) + \
1738         (MAC_ADDR_MAX_FC_MAC_ENTRIES * MAC_ADDR_MAX_FC_MAC_WCOUNT) + \
1739         (MAC_ADDR_MAX_MGMT_MAC_ENTRIES * MAC_ADDR_MAX_MGMT_MAC_WCOUNT) + \
1740         (MAC_ADDR_MAX_MGMT_VLAN_ENTRIES * MAC_ADDR_MAX_MGMT_VLAN_WCOUNT) + \
1741         (MAC_ADDR_MAX_MGMT_V4_ENTRIES * MAC_ADDR_MAX_MGMT_V4_WCOUNT) + \
1742         (MAC_ADDR_MAX_MGMT_V6_ENTRIES * MAC_ADDR_MAX_MGMT_V6_WCOUNT) + \
1743         (MAC_ADDR_MAX_MGMT_TU_DP_ENTRIES * MAC_ADDR_MAX_MGMT_TU_DP_WCOUNT))
1744 #define MAC_ADDR_DUMP_WORDS_PER_ENTRY   2
1745 #define MAC_ADDR_DUMP_TOT_WORDS         (MAC_ADDR_DUMP_ENTRIES * \
1746                                                 MAC_ADDR_DUMP_WORDS_PER_ENTRY)
1747 /* Maximum of 4 functions whose semaphore registeres are
1748  * in the coredump.
1749  */
1750 #define MAX_SEMAPHORE_FUNCTIONS         4
1751 /* Defines for access the MPI shadow registers. */
1752 #define RISC_124                0x0003007c
1753 #define RISC_127                0x0003007f
1754 #define SHADOW_OFFSET   0xb0000000
1755 #define SHADOW_REG_SHIFT        20
1756
1757 struct ql_nic_misc {
1758         u32 rx_ring_count;
1759         u32 tx_ring_count;
1760         u32 intr_count;
1761         u32 function;
1762 };
1763
1764 struct ql_reg_dump {
1765
1766         /* segment 0 */
1767         struct mpi_coredump_global_header mpi_global_header;
1768
1769         /* segment 16 */
1770         struct mpi_coredump_segment_header nic_regs_seg_hdr;
1771         u32 nic_regs[64];
1772
1773         /* segment 30 */
1774         struct mpi_coredump_segment_header misc_nic_seg_hdr;
1775         struct ql_nic_misc misc_nic_info;
1776
1777         /* segment 31 */
1778         /* one interrupt state for each CQ */
1779         struct mpi_coredump_segment_header intr_states_seg_hdr;
1780         u32 intr_states[MAX_CPUS];
1781
1782         /* segment 32 */
1783         /* 3 cam words each for 16 unicast,
1784          * 2 cam words for each of 32 multicast.
1785          */
1786         struct mpi_coredump_segment_header cam_entries_seg_hdr;
1787         u32 cam_entries[(16 * 3) + (32 * 3)];
1788
1789         /* segment 33 */
1790         struct mpi_coredump_segment_header nic_routing_words_seg_hdr;
1791         u32 nic_routing_words[16];
1792
1793         /* segment 34 */
1794         struct mpi_coredump_segment_header ets_seg_hdr;
1795         u32 ets[8+2];
1796 };
1797
1798 struct ql_mpi_coredump {
1799         /* segment 0 */
1800         struct mpi_coredump_global_header mpi_global_header;
1801
1802         /* segment 1 */
1803         struct mpi_coredump_segment_header core_regs_seg_hdr;
1804         u32 mpi_core_regs[MPI_CORE_REGS_CNT];
1805         u32 mpi_core_sh_regs[MPI_CORE_SH_REGS_CNT];
1806
1807         /* segment 2 */
1808         struct mpi_coredump_segment_header test_logic_regs_seg_hdr;
1809         u32 test_logic_regs[TEST_REGS_CNT];
1810
1811         /* segment 3 */
1812         struct mpi_coredump_segment_header rmii_regs_seg_hdr;
1813         u32 rmii_regs[RMII_REGS_CNT];
1814
1815         /* segment 4 */
1816         struct mpi_coredump_segment_header fcmac1_regs_seg_hdr;
1817         u32 fcmac1_regs[FCMAC_REGS_CNT];
1818
1819         /* segment 5 */
1820         struct mpi_coredump_segment_header fcmac2_regs_seg_hdr;
1821         u32 fcmac2_regs[FCMAC_REGS_CNT];
1822
1823         /* segment 6 */
1824         struct mpi_coredump_segment_header fc1_mbx_regs_seg_hdr;
1825         u32 fc1_mbx_regs[FC_MBX_REGS_CNT];
1826
1827         /* segment 7 */
1828         struct mpi_coredump_segment_header ide_regs_seg_hdr;
1829         u32 ide_regs[IDE_REGS_CNT];
1830
1831         /* segment 8 */
1832         struct mpi_coredump_segment_header nic1_mbx_regs_seg_hdr;
1833         u32 nic1_mbx_regs[NIC_MBX_REGS_CNT];
1834
1835         /* segment 9 */
1836         struct mpi_coredump_segment_header smbus_regs_seg_hdr;
1837         u32 smbus_regs[SMBUS_REGS_CNT];
1838
1839         /* segment 10 */
1840         struct mpi_coredump_segment_header fc2_mbx_regs_seg_hdr;
1841         u32 fc2_mbx_regs[FC_MBX_REGS_CNT];
1842
1843         /* segment 11 */
1844         struct mpi_coredump_segment_header nic2_mbx_regs_seg_hdr;
1845         u32 nic2_mbx_regs[NIC_MBX_REGS_CNT];
1846
1847         /* segment 12 */
1848         struct mpi_coredump_segment_header i2c_regs_seg_hdr;
1849         u32 i2c_regs[I2C_REGS_CNT];
1850         /* segment 13 */
1851         struct mpi_coredump_segment_header memc_regs_seg_hdr;
1852         u32 memc_regs[MEMC_REGS_CNT];
1853
1854         /* segment 14 */
1855         struct mpi_coredump_segment_header pbus_regs_seg_hdr;
1856         u32 pbus_regs[PBUS_REGS_CNT];
1857
1858         /* segment 15 */
1859         struct mpi_coredump_segment_header mde_regs_seg_hdr;
1860         u32 mde_regs[MDE_REGS_CNT];
1861
1862         /* segment 16 */
1863         struct mpi_coredump_segment_header nic_regs_seg_hdr;
1864         u32 nic_regs[NIC_REGS_DUMP_WORD_COUNT];
1865
1866         /* segment 17 */
1867         struct mpi_coredump_segment_header nic2_regs_seg_hdr;
1868         u32 nic2_regs[NIC_REGS_DUMP_WORD_COUNT];
1869
1870         /* segment 18 */
1871         struct mpi_coredump_segment_header xgmac1_seg_hdr;
1872         u32 xgmac1[XGMAC_DUMP_WORD_COUNT];
1873
1874         /* segment 19 */
1875         struct mpi_coredump_segment_header xgmac2_seg_hdr;
1876         u32 xgmac2[XGMAC_DUMP_WORD_COUNT];
1877
1878         /* segment 20 */
1879         struct mpi_coredump_segment_header code_ram_seg_hdr;
1880         u32 code_ram[CODE_RAM_CNT];
1881
1882         /* segment 21 */
1883         struct mpi_coredump_segment_header memc_ram_seg_hdr;
1884         u32 memc_ram[MEMC_RAM_CNT];
1885
1886         /* segment 22 */
1887         struct mpi_coredump_segment_header xaui_an_hdr;
1888         u32 serdes_xaui_an[XG_SERDES_XAUI_AN_COUNT];
1889
1890         /* segment 23 */
1891         struct mpi_coredump_segment_header xaui_hss_pcs_hdr;
1892         u32 serdes_xaui_hss_pcs[XG_SERDES_XAUI_HSS_PCS_COUNT];
1893
1894         /* segment 24 */
1895         struct mpi_coredump_segment_header xfi_an_hdr;
1896         u32 serdes_xfi_an[XG_SERDES_XFI_AN_COUNT];
1897
1898         /* segment 25 */
1899         struct mpi_coredump_segment_header xfi_train_hdr;
1900         u32 serdes_xfi_train[XG_SERDES_XFI_TRAIN_COUNT];
1901
1902         /* segment 26 */
1903         struct mpi_coredump_segment_header xfi_hss_pcs_hdr;
1904         u32 serdes_xfi_hss_pcs[XG_SERDES_XFI_HSS_PCS_COUNT];
1905
1906         /* segment 27 */
1907         struct mpi_coredump_segment_header xfi_hss_tx_hdr;
1908         u32 serdes_xfi_hss_tx[XG_SERDES_XFI_HSS_TX_COUNT];
1909
1910         /* segment 28 */
1911         struct mpi_coredump_segment_header xfi_hss_rx_hdr;
1912         u32 serdes_xfi_hss_rx[XG_SERDES_XFI_HSS_RX_COUNT];
1913
1914         /* segment 29 */
1915         struct mpi_coredump_segment_header xfi_hss_pll_hdr;
1916         u32 serdes_xfi_hss_pll[XG_SERDES_XFI_HSS_PLL_COUNT];
1917
1918         /* segment 30 */
1919         struct mpi_coredump_segment_header misc_nic_seg_hdr;
1920         struct ql_nic_misc misc_nic_info;
1921
1922         /* segment 31 */
1923         /* one interrupt state for each CQ */
1924         struct mpi_coredump_segment_header intr_states_seg_hdr;
1925         u32 intr_states[MAX_RX_RINGS];
1926
1927         /* segment 32 */
1928         /* 3 cam words each for 16 unicast,
1929          * 2 cam words for each of 32 multicast.
1930          */
1931         struct mpi_coredump_segment_header cam_entries_seg_hdr;
1932         u32 cam_entries[(16 * 3) + (32 * 3)];
1933
1934         /* segment 33 */
1935         struct mpi_coredump_segment_header nic_routing_words_seg_hdr;
1936         u32 nic_routing_words[16];
1937         /* segment 34 */
1938         struct mpi_coredump_segment_header ets_seg_hdr;
1939         u32 ets[ETS_REGS_DUMP_WORD_COUNT];
1940
1941         /* segment 35 */
1942         struct mpi_coredump_segment_header probe_dump_seg_hdr;
1943         u32 probe_dump[PRB_MX_DUMP_TOT_COUNT];
1944
1945         /* segment 36 */
1946         struct mpi_coredump_segment_header routing_reg_seg_hdr;
1947         u32 routing_regs[RT_IDX_DUMP_TOT_WORDS];
1948
1949         /* segment 37 */
1950         struct mpi_coredump_segment_header mac_prot_reg_seg_hdr;
1951         u32 mac_prot_regs[MAC_ADDR_DUMP_TOT_WORDS];
1952
1953         /* segment 38 */
1954         struct mpi_coredump_segment_header xaui2_an_hdr;
1955         u32 serdes2_xaui_an[XG_SERDES_XAUI_AN_COUNT];
1956
1957         /* segment 39 */
1958         struct mpi_coredump_segment_header xaui2_hss_pcs_hdr;
1959         u32 serdes2_xaui_hss_pcs[XG_SERDES_XAUI_HSS_PCS_COUNT];
1960
1961         /* segment 40 */
1962         struct mpi_coredump_segment_header xfi2_an_hdr;
1963         u32 serdes2_xfi_an[XG_SERDES_XFI_AN_COUNT];
1964
1965         /* segment 41 */
1966         struct mpi_coredump_segment_header xfi2_train_hdr;
1967         u32 serdes2_xfi_train[XG_SERDES_XFI_TRAIN_COUNT];
1968
1969         /* segment 42 */
1970         struct mpi_coredump_segment_header xfi2_hss_pcs_hdr;
1971         u32 serdes2_xfi_hss_pcs[XG_SERDES_XFI_HSS_PCS_COUNT];
1972
1973         /* segment 43 */
1974         struct mpi_coredump_segment_header xfi2_hss_tx_hdr;
1975         u32 serdes2_xfi_hss_tx[XG_SERDES_XFI_HSS_TX_COUNT];
1976
1977         /* segment 44 */
1978         struct mpi_coredump_segment_header xfi2_hss_rx_hdr;
1979         u32 serdes2_xfi_hss_rx[XG_SERDES_XFI_HSS_RX_COUNT];
1980
1981         /* segment 45 */
1982         struct mpi_coredump_segment_header xfi2_hss_pll_hdr;
1983         u32 serdes2_xfi_hss_pll[XG_SERDES_XFI_HSS_PLL_COUNT];
1984
1985         /* segment 50 */
1986         /* semaphore register for all 5 functions */
1987         struct mpi_coredump_segment_header sem_regs_seg_hdr;
1988         u32 sem_regs[MAX_SEMAPHORE_FUNCTIONS];
1989 };
1990
1991 /*
1992  * intr_context structure is used during initialization
1993  * to hook the interrupts.  It is also used in a single
1994  * irq environment as a context to the ISR.
1995  */
1996 struct intr_context {
1997         struct ql_adapter *qdev;
1998         u32 intr;
1999         u32 irq_mask;           /* Mask of which rings the vector services. */
2000         u32 hooked;
2001         u32 intr_en_mask;       /* value/mask used to enable this intr */
2002         u32 intr_dis_mask;      /* value/mask used to disable this intr */
2003         u32 intr_read_mask;     /* value/mask used to read this intr */
2004         char name[IFNAMSIZ * 2];
2005         irq_handler_t handler;
2006 };
2007
2008 /* adapter flags definitions. */
2009 enum {
2010         QL_ADAPTER_UP = 0,      /* Adapter has been brought up. */
2011         QL_LEGACY_ENABLED = 1,
2012         QL_MSI_ENABLED = 2,
2013         QL_MSIX_ENABLED = 3,
2014         QL_DMA64 = 4,
2015         QL_PROMISCUOUS = 5,
2016         QL_ALLMULTI = 6,
2017         QL_PORT_CFG = 7,
2018         QL_CAM_RT_SET = 8,
2019         QL_SELFTEST = 9,
2020         QL_LB_LINK_UP = 10,
2021         QL_FRC_COREDUMP = 11,
2022         QL_EEH_FATAL = 12,
2023         QL_ASIC_RECOVERY = 14, /* We are in ascic recovery. */
2024 };
2025
2026 /* link_status bit definitions */
2027 enum {
2028         STS_LOOPBACK_MASK = 0x00000700,
2029         STS_LOOPBACK_PCS = 0x00000100,
2030         STS_LOOPBACK_HSS = 0x00000200,
2031         STS_LOOPBACK_EXT = 0x00000300,
2032         STS_PAUSE_MASK = 0x000000c0,
2033         STS_PAUSE_STD = 0x00000040,
2034         STS_PAUSE_PRI = 0x00000080,
2035         STS_SPEED_MASK = 0x00000038,
2036         STS_SPEED_100Mb = 0x00000000,
2037         STS_SPEED_1Gb = 0x00000008,
2038         STS_SPEED_10Gb = 0x00000010,
2039         STS_LINK_TYPE_MASK = 0x00000007,
2040         STS_LINK_TYPE_XFI = 0x00000001,
2041         STS_LINK_TYPE_XAUI = 0x00000002,
2042         STS_LINK_TYPE_XFI_BP = 0x00000003,
2043         STS_LINK_TYPE_XAUI_BP = 0x00000004,
2044         STS_LINK_TYPE_10GBASET = 0x00000005,
2045 };
2046
2047 /* link_config bit definitions */
2048 enum {
2049         CFG_JUMBO_FRAME_SIZE = 0x00010000,
2050         CFG_PAUSE_MASK = 0x00000060,
2051         CFG_PAUSE_STD = 0x00000020,
2052         CFG_PAUSE_PRI = 0x00000040,
2053         CFG_DCBX = 0x00000010,
2054         CFG_LOOPBACK_MASK = 0x00000007,
2055         CFG_LOOPBACK_PCS = 0x00000002,
2056         CFG_LOOPBACK_HSS = 0x00000004,
2057         CFG_LOOPBACK_EXT = 0x00000006,
2058         CFG_DEFAULT_MAX_FRAME_SIZE = 0x00002580,
2059 };
2060
2061 struct nic_operations {
2062
2063         int (*get_flash) (struct ql_adapter *);
2064         int (*port_initialize) (struct ql_adapter *);
2065 };
2066
2067 /*
2068  * The main Adapter structure definition.
2069  * This structure has all fields relevant to the hardware.
2070  */
2071 struct ql_adapter {
2072         struct ricb ricb;
2073         unsigned long flags;
2074         u32 wol;
2075
2076         struct nic_stats nic_stats;
2077
2078         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
2079
2080         /* PCI Configuration information for this device */
2081         struct pci_dev *pdev;
2082         struct net_device *ndev;        /* Parent NET device */
2083
2084         /* Hardware information */
2085         u32 chip_rev_id;
2086         u32 fw_rev_id;
2087         u32 func;               /* PCI function for this adapter */
2088         u32 alt_func;           /* PCI function for alternate adapter */
2089         u32 port;               /* Port number this adapter */
2090
2091         spinlock_t adapter_lock;
2092         spinlock_t stats_lock;
2093
2094         /* PCI Bus Relative Register Addresses */
2095         void __iomem *reg_base;
2096         void __iomem *doorbell_area;
2097         u32 doorbell_area_size;
2098
2099         u32 msg_enable;
2100
2101         /* Page for Shadow Registers */
2102         void *rx_ring_shadow_reg_area;
2103         dma_addr_t rx_ring_shadow_reg_dma;
2104         void *tx_ring_shadow_reg_area;
2105         dma_addr_t tx_ring_shadow_reg_dma;
2106
2107         u32 mailbox_in;
2108         u32 mailbox_out;
2109         struct mbox_params idc_mbc;
2110         struct mutex    mpi_mutex;
2111
2112         int tx_ring_size;
2113         int rx_ring_size;
2114         u32 intr_count;
2115         struct msix_entry *msi_x_entry;
2116         struct intr_context intr_context[MAX_RX_RINGS];
2117
2118         int tx_ring_count;      /* One per online CPU. */
2119         u32 rss_ring_count;     /* One per irq vector.  */
2120         /*
2121          * rx_ring_count =
2122          *  (CPU count * outbound completion rx_ring) +
2123          *  (irq_vector_cnt * inbound (RSS) completion rx_ring)
2124          */
2125         int rx_ring_count;
2126         int ring_mem_size;
2127         void *ring_mem;
2128
2129         struct rx_ring rx_ring[MAX_RX_RINGS];
2130         struct tx_ring tx_ring[MAX_TX_RINGS];
2131         unsigned int lbq_buf_order;
2132         u32 lbq_buf_size;
2133
2134         int rx_csum;
2135         u32 default_rx_queue;
2136
2137         u16 rx_coalesce_usecs;  /* cqicb->int_delay */
2138         u16 rx_max_coalesced_frames;    /* cqicb->pkt_int_delay */
2139         u16 tx_coalesce_usecs;  /* cqicb->int_delay */
2140         u16 tx_max_coalesced_frames;    /* cqicb->pkt_int_delay */
2141
2142         u32 xg_sem_mask;
2143         u32 port_link_up;
2144         u32 port_init;
2145         u32 link_status;
2146         struct ql_mpi_coredump *mpi_coredump;
2147         u32 core_is_dumped;
2148         u32 link_config;
2149         u32 led_config;
2150         u32 max_frame_size;
2151
2152         union flash_params flash;
2153
2154         struct workqueue_struct *workqueue;
2155         struct delayed_work asic_reset_work;
2156         struct delayed_work mpi_reset_work;
2157         struct delayed_work mpi_work;
2158         struct delayed_work mpi_port_cfg_work;
2159         struct delayed_work mpi_idc_work;
2160         struct delayed_work mpi_core_to_log;
2161         struct completion ide_completion;
2162         const struct nic_operations *nic_ops;
2163         u16 device_id;
2164         struct timer_list timer;
2165         atomic_t lb_count;
2166         /* Keep local copy of current mac address. */
2167         char current_mac_addr[ETH_ALEN];
2168 };
2169
2170 /*
2171  * Typical Register accessor for memory mapped device.
2172  */
2173 static inline u32 ql_read32(const struct ql_adapter *qdev, int reg)
2174 {
2175         return readl(qdev->reg_base + reg);
2176 }
2177
2178 /*
2179  * Typical Register accessor for memory mapped device.
2180  */
2181 static inline void ql_write32(const struct ql_adapter *qdev, int reg, u32 val)
2182 {
2183         writel(val, qdev->reg_base + reg);
2184 }
2185
2186 /*
2187  * Doorbell Registers:
2188  * Doorbell registers are virtual registers in the PCI memory space.
2189  * The space is allocated by the chip during PCI initialization.  The
2190  * device driver finds the doorbell address in BAR 3 in PCI config space.
2191  * The registers are used to control outbound and inbound queues. For
2192  * example, the producer index for an outbound queue.  Each queue uses
2193  * 1 4k chunk of memory.  The lower half of the space is for outbound
2194  * queues. The upper half is for inbound queues.
2195  */
2196 static inline void ql_write_db_reg(u32 val, void __iomem *addr)
2197 {
2198         writel(val, addr);
2199 }
2200
2201 /*
2202  * Doorbell Registers:
2203  * Doorbell registers are virtual registers in the PCI memory space.
2204  * The space is allocated by the chip during PCI initialization.  The
2205  * device driver finds the doorbell address in BAR 3 in PCI config space.
2206  * The registers are used to control outbound and inbound queues. For
2207  * example, the producer index for an outbound queue.  Each queue uses
2208  * 1 4k chunk of memory.  The lower half of the space is for outbound
2209  * queues. The upper half is for inbound queues.
2210  * Caller has to guarantee ordering.
2211  */
2212 static inline void ql_write_db_reg_relaxed(u32 val, void __iomem *addr)
2213 {
2214         writel_relaxed(val, addr);
2215 }
2216
2217 /*
2218  * Shadow Registers:
2219  * Outbound queues have a consumer index that is maintained by the chip.
2220  * Inbound queues have a producer index that is maintained by the chip.
2221  * For lower overhead, these registers are "shadowed" to host memory
2222  * which allows the device driver to track the queue progress without
2223  * PCI reads. When an entry is placed on an inbound queue, the chip will
2224  * update the relevant index register and then copy the value to the
2225  * shadow register in host memory.
2226  */
2227 static inline u32 ql_read_sh_reg(__le32  *addr)
2228 {
2229         u32 reg;
2230         reg =  le32_to_cpu(*addr);
2231         rmb();
2232         return reg;
2233 }
2234
2235 extern char qlge_driver_name[];
2236 extern const char qlge_driver_version[];
2237 extern const struct ethtool_ops qlge_ethtool_ops;
2238
2239 int ql_sem_spinlock(struct ql_adapter *qdev, u32 sem_mask);
2240 void ql_sem_unlock(struct ql_adapter *qdev, u32 sem_mask);
2241 int ql_read_xgmac_reg(struct ql_adapter *qdev, u32 reg, u32 *data);
2242 int ql_get_mac_addr_reg(struct ql_adapter *qdev, u32 type, u16 index,
2243                         u32 *value);
2244 int ql_get_routing_reg(struct ql_adapter *qdev, u32 index, u32 *value);
2245 int ql_write_cfg(struct ql_adapter *qdev, void *ptr, int size, u32 bit,
2246                  u16 q_id);
2247 void ql_queue_fw_error(struct ql_adapter *qdev);
2248 void ql_mpi_work(struct work_struct *work);
2249 void ql_mpi_reset_work(struct work_struct *work);
2250 void ql_mpi_core_to_log(struct work_struct *work);
2251 int ql_wait_reg_rdy(struct ql_adapter *qdev, u32 reg, u32 bit, u32 ebit);
2252 void ql_queue_asic_error(struct ql_adapter *qdev);
2253 void ql_set_ethtool_ops(struct net_device *ndev);
2254 int ql_read_xgmac_reg64(struct ql_adapter *qdev, u32 reg, u64 *data);
2255 void ql_mpi_idc_work(struct work_struct *work);
2256 void ql_mpi_port_cfg_work(struct work_struct *work);
2257 int ql_mb_get_fw_state(struct ql_adapter *qdev);
2258 int ql_cam_route_initialize(struct ql_adapter *qdev);
2259 int ql_read_mpi_reg(struct ql_adapter *qdev, u32 reg, u32 *data);
2260 int ql_write_mpi_reg(struct ql_adapter *qdev, u32 reg, u32 data);
2261 int ql_unpause_mpi_risc(struct ql_adapter *qdev);
2262 int ql_pause_mpi_risc(struct ql_adapter *qdev);
2263 int ql_hard_reset_mpi_risc(struct ql_adapter *qdev);
2264 int ql_soft_reset_mpi_risc(struct ql_adapter *qdev);
2265 int ql_dump_risc_ram_area(struct ql_adapter *qdev, void *buf, u32 ram_addr,
2266                           int word_count);
2267 int ql_core_dump(struct ql_adapter *qdev, struct ql_mpi_coredump *mpi_coredump);
2268 int ql_mb_about_fw(struct ql_adapter *qdev);
2269 int ql_mb_wol_set_magic(struct ql_adapter *qdev, u32 enable_wol);
2270 int ql_mb_wol_mode(struct ql_adapter *qdev, u32 wol);
2271 int ql_mb_set_led_cfg(struct ql_adapter *qdev, u32 led_config);
2272 int ql_mb_get_led_cfg(struct ql_adapter *qdev);
2273 void ql_link_on(struct ql_adapter *qdev);
2274 void ql_link_off(struct ql_adapter *qdev);
2275 int ql_mb_set_mgmnt_traffic_ctl(struct ql_adapter *qdev, u32 control);
2276 int ql_mb_get_port_cfg(struct ql_adapter *qdev);
2277 int ql_mb_set_port_cfg(struct ql_adapter *qdev);
2278 int ql_wait_fifo_empty(struct ql_adapter *qdev);
2279 void ql_get_dump(struct ql_adapter *qdev, void *buff);
2280 netdev_tx_t ql_lb_send(struct sk_buff *skb, struct net_device *ndev);
2281 void ql_check_lb_frame(struct ql_adapter *, struct sk_buff *);
2282 int ql_own_firmware(struct ql_adapter *qdev);
2283 int ql_clean_lb_rx_ring(struct rx_ring *rx_ring, int budget);
2284
2285 /* #define QL_ALL_DUMP */
2286 /* #define QL_REG_DUMP */
2287 /* #define QL_DEV_DUMP */
2288 /* #define QL_CB_DUMP */
2289 /* #define QL_IB_DUMP */
2290 /* #define QL_OB_DUMP */
2291
2292 #ifdef QL_REG_DUMP
2293 void ql_dump_xgmac_control_regs(struct ql_adapter *qdev);
2294 void ql_dump_routing_entries(struct ql_adapter *qdev);
2295 void ql_dump_regs(struct ql_adapter *qdev);
2296 #define QL_DUMP_REGS(qdev) ql_dump_regs(qdev)
2297 #define QL_DUMP_ROUTE(qdev) ql_dump_routing_entries(qdev)
2298 #define QL_DUMP_XGMAC_CONTROL_REGS(qdev) ql_dump_xgmac_control_regs(qdev)
2299 #else
2300 #define QL_DUMP_REGS(qdev)
2301 #define QL_DUMP_ROUTE(qdev)
2302 #define QL_DUMP_XGMAC_CONTROL_REGS(qdev)
2303 #endif
2304
2305 #ifdef QL_STAT_DUMP
2306 void ql_dump_stat(struct ql_adapter *qdev);
2307 #define QL_DUMP_STAT(qdev) ql_dump_stat(qdev)
2308 #else
2309 #define QL_DUMP_STAT(qdev)
2310 #endif
2311
2312 #ifdef QL_DEV_DUMP
2313 void ql_dump_qdev(struct ql_adapter *qdev);
2314 #define QL_DUMP_QDEV(qdev) ql_dump_qdev(qdev)
2315 #else
2316 #define QL_DUMP_QDEV(qdev)
2317 #endif
2318
2319 #ifdef QL_CB_DUMP
2320 void ql_dump_wqicb(struct wqicb *wqicb);
2321 void ql_dump_tx_ring(struct tx_ring *tx_ring);
2322 void ql_dump_ricb(struct ricb *ricb);
2323 void ql_dump_cqicb(struct cqicb *cqicb);
2324 void ql_dump_rx_ring(struct rx_ring *rx_ring);
2325 void ql_dump_hw_cb(struct ql_adapter *qdev, int size, u32 bit, u16 q_id);
2326 #define QL_DUMP_RICB(ricb) ql_dump_ricb(ricb)
2327 #define QL_DUMP_WQICB(wqicb) ql_dump_wqicb(wqicb)
2328 #define QL_DUMP_TX_RING(tx_ring) ql_dump_tx_ring(tx_ring)
2329 #define QL_DUMP_CQICB(cqicb) ql_dump_cqicb(cqicb)
2330 #define QL_DUMP_RX_RING(rx_ring) ql_dump_rx_ring(rx_ring)
2331 #define QL_DUMP_HW_CB(qdev, size, bit, q_id) \
2332                 ql_dump_hw_cb(qdev, size, bit, q_id)
2333 #else
2334 #define QL_DUMP_RICB(ricb)
2335 #define QL_DUMP_WQICB(wqicb)
2336 #define QL_DUMP_TX_RING(tx_ring)
2337 #define QL_DUMP_CQICB(cqicb)
2338 #define QL_DUMP_RX_RING(rx_ring)
2339 #define QL_DUMP_HW_CB(qdev, size, bit, q_id)
2340 #endif
2341
2342 #ifdef QL_OB_DUMP
2343 void ql_dump_tx_desc(struct tx_buf_desc *tbd);
2344 void ql_dump_ob_mac_iocb(struct ob_mac_iocb_req *ob_mac_iocb);
2345 void ql_dump_ob_mac_rsp(struct ob_mac_iocb_rsp *ob_mac_rsp);
2346 #define QL_DUMP_OB_MAC_IOCB(ob_mac_iocb) ql_dump_ob_mac_iocb(ob_mac_iocb)
2347 #define QL_DUMP_OB_MAC_RSP(ob_mac_rsp) ql_dump_ob_mac_rsp(ob_mac_rsp)
2348 #else
2349 #define QL_DUMP_OB_MAC_IOCB(ob_mac_iocb)
2350 #define QL_DUMP_OB_MAC_RSP(ob_mac_rsp)
2351 #endif
2352
2353 #ifdef QL_IB_DUMP
2354 void ql_dump_ib_mac_rsp(struct ib_mac_iocb_rsp *ib_mac_rsp);
2355 #define QL_DUMP_IB_MAC_RSP(ib_mac_rsp) ql_dump_ib_mac_rsp(ib_mac_rsp)
2356 #else
2357 #define QL_DUMP_IB_MAC_RSP(ib_mac_rsp)
2358 #endif
2359
2360 #ifdef  QL_ALL_DUMP
2361 void ql_dump_all(struct ql_adapter *qdev);
2362 #define QL_DUMP_ALL(qdev) ql_dump_all(qdev)
2363 #else
2364 #define QL_DUMP_ALL(qdev)
2365 #endif
2366
2367 #endif /* _QLGE_H_ */