]> asedeno.scripts.mit.edu Git - linux.git/blobdiff - arch/nds32/Kconfig.cpu
Merge tag 'please-pull-misc-5.5' of git://git.kernel.org/pub/scm/linux/kernel/git...
[linux.git] / arch / nds32 / Kconfig.cpu
index f80a4ab63da24f8a8f4ef13b2879ef7a4ea38ee5..f88a12fdf0f352a485cdeb264b042da863791904 100644 (file)
@@ -13,7 +13,7 @@ config FPU
        default n
        help
          If FPU ISA is used in user space, this configuration shall be Y to
-          enable required support in kerenl such as fpu context switch and
+          enable required support in kernel such as fpu context switch and
           fpu exception handler.
 
          If no FPU ISA is used in user space, say N.
@@ -27,7 +27,7 @@ config LAZY_FPU
           enhance system performance by reducing the context switch
          frequency of the FPU register.
 
-         For nomal case, say Y.
+         For normal case, say Y.
 
 config SUPPORT_DENORMAL_ARITHMETIC
        bool "Denormal arithmetic support"
@@ -36,7 +36,7 @@ config SUPPORT_DENORMAL_ARITHMETIC
        help
          Say Y here to enable arithmetic of denormalized number. Enabling
          this feature can enhance the precision for tininess number.
-         However, performance loss in float pointe calculations is
+         However, performance loss in float point calculations is
          possibly significant due to additional FPU exception.
 
          If the calculated tolerance for tininess number is not critical,
@@ -73,7 +73,7 @@ choice
          the cache aliasing issue. The rest cpus(N13, N10 and D10) are
          implemented as VIPT data cache. It may cause the cache aliasing issue
          if its cache way size is larger than page size. You can specify the
-         CPU type direcly or choose CPU_V3 if unsure.
+         CPU type directly or choose CPU_V3 if unsure.
 
           A kernel built for N10 is able to run on N15, D15, N13, N10 or D10.
           A kernel built for N15 is able to run on N15 or D15.