]> asedeno.scripts.mit.edu Git - linux.git/commitdiff
unicore32/PCI: Replace pci_fixup_irqs() call with host bridge IRQ mapping hooks
authorLorenzo Pieralisi <lorenzo.pieralisi@arm.com>
Mon, 31 Jul 2017 16:37:55 +0000 (17:37 +0100)
committerBjorn Helgaas <bhelgaas@google.com>
Thu, 3 Aug 2017 21:29:34 +0000 (16:29 -0500)
The pci_fixup_irqs() function allocates IRQs for all PCI devices present in
a system; those PCI devices possibly belong to different PCI bus trees (and
possibly rooted at different host bridges) and may well be enabled (ie
probed and bound to a driver) by the time pci_fixup_irqs() is called when
probing a given host bridge driver.

Furthermore, current kernel code relying on pci_fixup_irqs() to assign
legacy PCI IRQs to devices does not work at all for hotplugged devices in
that the code carrying out the IRQ fixup is called at host bridge driver
probe time, which just cannot take into account devices hotplugged after
the system has booted.

The introduction of map/swizzle function hooks in struct pci_host_bridge
allows us to define per-bridge map/swizzle functions that can be used at
device probe time in PCI core code to allocate IRQs for a given device
(through pci_assign_irq()).

Convert PCI host bridge initialization code to the
pci_scan_root_bus_bridge() API (that allows to pass a struct
pci_host_bridge with initialized map/swizzle pointers) and remove the
pci_fixup_irqs() call from arch code.

Signed-off-by: Lorenzo Pieralisi <lorenzo.pieralisi@arm.com>
Signed-off-by: Bjorn Helgaas <bhelgaas@google.com>
Cc: Guan Xuetao <gxt@mprc.pku.edu.cn>
arch/unicore32/kernel/pci.c

index 1053bca1f8aa1592f03c8bff0759d8673b3f3217..9f26840e41b121212db984605317642da3f2d140 100644 (file)
@@ -101,7 +101,7 @@ void pci_puv3_preinit(void)
        writel(readl(PCIBRI_CMD) | PCIBRI_CMD_IO | PCIBRI_CMD_MEM, PCIBRI_CMD);
 }
 
-static int __init pci_puv3_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
+static int pci_puv3_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
 {
        if (dev->bus->number == 0) {
 #ifdef CONFIG_ARCH_FPGA /* 4 pci slots */
@@ -252,19 +252,46 @@ void pcibios_fixup_bus(struct pci_bus *bus)
 }
 EXPORT_SYMBOL(pcibios_fixup_bus);
 
+static struct resource busn_resource = {
+       .name   = "PCI busn",
+       .start  = 0,
+       .end    = 255,
+       .flags  = IORESOURCE_BUS,
+};
+
 static int __init pci_common_init(void)
 {
        struct pci_bus *puv3_bus;
+       struct pci_host_bridge *bridge;
+       int ret;
+
+       bridge = pci_alloc_host_bridge(0);
+       if (!bridge)
+               return -ENOMEM;
 
        pci_puv3_preinit();
 
-       puv3_bus = pci_scan_bus(0, &pci_puv3_ops, NULL);
+       pci_add_resource(&bridge->windows, &ioport_resource);
+       pci_add_resource(&bridge->windows, &iomem_resource);
+       pci_add_resource(&bridge->windows, &busn_resource);
+       bridge->sysdata = NULL;
+       bridge->busnr = 0;
+       bridge->ops = &pci_puv3_ops;
+       bridge->swizzle_irq = pci_common_swizzle;
+       bridge->map_irq = pci_puv3_map_irq;
+
+       /* Scan our single hose.  */
+       ret = pci_scan_root_bus_bridge(bridge);
+       if (ret) {
+               pci_free_host_bridge(bridge);
+               return;
+       }
+
+       puv3_bus = bridge->bus;
 
        if (!puv3_bus)
                panic("PCI: unable to scan bus!");
 
-       pci_fixup_irqs(pci_common_swizzle, pci_puv3_map_irq);
-
        pci_bus_size_bridges(puv3_bus);
        pci_bus_assign_resources(puv3_bus);
        pci_bus_add_devices(puv3_bus);