]> asedeno.scripts.mit.edu Git - linux.git/commitdiff
spi: sh-msiof: Fix timeout failures for TX-only DMA transfers
authorGeert Uytterhoeven <geert+renesas@glider.be>
Wed, 3 Jan 2018 17:11:14 +0000 (18:11 +0100)
committerMark Brown <broonie@kernel.org>
Wed, 3 Jan 2018 17:42:42 +0000 (17:42 +0000)
When using RX (with or without TX), the DMA interrupt triggers
completion when the RX FIFO has been emptied, i.e. after the full
transfer has finished.

However, when using TX without RX, the DMA interrupt triggers completion
as soon as the DMA engine has filled the TX FIFO, i.e. before the full
transfer has finished.  Then sh_msiof_modify_ctr_wait() will spin until
the transfer has really finished and the TFSE bit is cleared, for at
most 1 ms.  For slow speeds and/or large transfers, this may cause
timeouts and transfer failures:

    spi_sh_msiof e6e10000.spi: failed to shut down hardware
    74x164 spi2.0: SPI transfer failed: -110
    spi_master spi2: failed to transfer one message from queue
    74x164 spi2.0: Failed writing: -110

Fix this by waiting explicitly until the TX FIFO has been emptied.

Based on a patch in the BSP by Hiromitsu Yamasaki.

Signed-off-by: Geert Uytterhoeven <geert+renesas@glider.be>
Signed-off-by: Mark Brown <broonie@kernel.org>
drivers/spi/spi-sh-msiof.c

index fcd261f98b9fd92189f1eb9acd8aee7be484af82..06bc4b170c47d3d7c476a0efbfcc7ad816084818 100644 (file)
@@ -784,11 +784,21 @@ static int sh_msiof_dma_once(struct sh_msiof_spi_priv *p, const void *tx,
                goto stop_dma;
        }
 
-       /* wait for tx fifo to be emptied / rx fifo to be filled */
+       /* wait for tx/rx DMA completion */
        ret = sh_msiof_wait_for_completion(p);
        if (ret)
                goto stop_reset;
 
+       if (!rx) {
+               reinit_completion(&p->done);
+               sh_msiof_write(p, IER, IER_TEOFE);
+
+               /* wait for tx fifo to be emptied */
+               ret = sh_msiof_wait_for_completion(p);
+               if (ret)
+                       goto stop_reset;
+       }
+
        /* clear status bits */
        sh_msiof_reset_str(p);