]> asedeno.scripts.mit.edu Git - linux.git/commitdiff
drm/tilcdc: Fix setting clock divider for omap-l138
authorDavid Lechner <david@lechnology.com>
Wed, 14 Mar 2018 22:58:45 +0000 (17:58 -0500)
committerJyri Sarha <jsarha@ti.com>
Wed, 9 May 2018 16:55:18 +0000 (19:55 +0300)
This fixes setting the clock divider on the TI OMAP-L138 LCDK board.

The clock drivers for OMAP-L138 are being covernted to the common clock
framework. When this happens, clk_set_rate() will no longer return an
error. However, on this SoC, the clock rate cannot actually be changed
because the clock has to maintain a fixed ratio to the ARM clock. So
after attempting to set the clock rate, we need to check to see if the
new rate is actually close enough. If not, then follow the previous
error path to adjust the divider in LCDC IP block to compensate for not
being able to change the parent clock rate.

Tested working on a TI OMAP-L138 LCDK board.

Signed-off-by: David Lechner <david@lechnology.com>
Signed-off-by: Jyri Sarha <jsarha@ti.com>
drivers/gpu/drm/tilcdc/tilcdc_crtc.c

index 1b278a22c8b7214c9f35d6d5aad7b22ce25cd3b3..1067e702c22c70d5a1ee509adbe9036779a17f81 100644 (file)
@@ -224,7 +224,7 @@ static void tilcdc_crtc_set_clk(struct drm_crtc *crtc)
 
        ret = clk_set_rate(priv->clk, req_rate * clkdiv);
        clk_rate = clk_get_rate(priv->clk);
-       if (ret < 0) {
+       if (ret < 0 || tilcdc_pclk_diff(req_rate, clk_rate) > 5) {
                /*
                 * If we fail to set the clock rate (some architectures don't
                 * use the common clock framework yet and may not implement