]> asedeno.scripts.mit.edu Git - linux.git/commitdiff
ARM: dts: meson8: add the temperature calibration data for the SAR ADC
authorMartin Blumenstingl <martin.blumenstingl@googlemail.com>
Fri, 18 Jan 2019 22:52:23 +0000 (23:52 +0100)
committerKevin Hilman <khilman@baylibre.com>
Mon, 11 Feb 2019 20:52:26 +0000 (12:52 -0800)
The SAR ADC can measure the chip temperature of the SoC. This only
works if the chip is calibrated and if the calibration data is written
to the correct registers. The calibration data is stored in the upper
two bytes of eFuse offset 0x1f4.

This adds the eFuse cell for the temperature calibration data and
passes it to the SAR ADC. We also need to pass the HHI sysctrl node to
the SAR ADC because the 4th TSC (temperature sensor calibration
coefficient) bit is stored in the HHI region (unlike bits [3:0] which
are stored directly inside the SAR ADC's register area).

On boards that have the SAR ADC enabled channel 8 can be used to
measure the chip temperature.

Signed-off-by: Martin Blumenstingl <martin.blumenstingl@googlemail.com>
Signed-off-by: Kevin Hilman <khilman@baylibre.com>
arch/arm/boot/dts/meson8.dtsi

index 66b167537aaae6f449bf9a72c58c232f150a0008..a9781243453ecb5a81a118465801efafb3e2e2cd 100644 (file)
@@ -449,6 +449,11 @@ &efuse {
        compatible = "amlogic,meson8-efuse";
        clocks = <&clkc CLKID_EFUSE>;
        clock-names = "core";
+
+       temperature_calib: calib@1f4 {
+               /* only the upper two bytes are relevant */
+               reg = <0x1f4 0x4>;
+       };
 };
 
 &ethmac {
@@ -536,6 +541,9 @@ &saradc {
        clocks = <&clkc CLKID_XTAL>,
                <&clkc CLKID_SAR_ADC>;
        clock-names = "clkin", "core";
+       amlogic,hhi-sysctrl = <&hhi>;
+       nvmem-cells = <&temperature_calib>;
+       nvmem-cell-names = "temperature_calib";
 };
 
 &sdio {